CN100378918C - 应变半导体覆绝缘层型基底及其制造方法 - Google Patents

应变半导体覆绝缘层型基底及其制造方法 Download PDF

Info

Publication number
CN100378918C
CN100378918C CNB2005101156272A CN200510115627A CN100378918C CN 100378918 C CN100378918 C CN 100378918C CN B2005101156272 A CNB2005101156272 A CN B2005101156272A CN 200510115627 A CN200510115627 A CN 200510115627A CN 100378918 C CN100378918 C CN 100378918C
Authority
CN
China
Prior art keywords
layer
substrate
strain
manufacture method
coating type
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
CNB2005101156272A
Other languages
English (en)
Other versions
CN1790619A (zh
Inventor
杨育佳
李文钦
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Taiwan Semiconductor Manufacturing Co TSMC Ltd
Original Assignee
Taiwan Semiconductor Manufacturing Co TSMC Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Taiwan Semiconductor Manufacturing Co TSMC Ltd filed Critical Taiwan Semiconductor Manufacturing Co TSMC Ltd
Publication of CN1790619A publication Critical patent/CN1790619A/zh
Application granted granted Critical
Publication of CN100378918C publication Critical patent/CN100378918C/zh
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7842Field effect transistors with field effect produced by an insulated gate means for exerting mechanical stress on the crystal lattice of the channel region, e.g. using a flexible substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/76Making of isolation regions between components
    • H01L21/762Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
    • H01L21/7624Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology
    • H01L21/76251Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology using bonding techniques
    • H01L21/76254Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology using bonding techniques with separation/delamination along an ion implanted layer, e.g. Smart-cut, Unibond
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/10Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/1025Channel region of field-effect devices
    • H01L29/1029Channel region of field-effect devices of field-effect transistors
    • H01L29/1033Channel region of field-effect devices of field-effect transistors with insulated gate, e.g. characterised by the length, the width, the geometric contour or the doping structure
    • H01L29/1054Channel region of field-effect devices of field-effect transistors with insulated gate, e.g. characterised by the length, the width, the geometric contour or the doping structure with a variation of the composition, e.g. channel with strained layer for increasing the mobility
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78651Silicon transistors
    • H01L29/78654Monocrystalline silicon transistors

Abstract

本发明提出一种应变半导体覆绝缘层型基底的结构及其制造方法。首先提供一标的晶片和一施体晶片,施体晶片包括一主体半导体基底和位于其上的一应变半导体层,其中主体半导体基底的晶格常数不同于半导体层的自然晶格常数。接着将施体晶片黏着标的晶片的表面后,将应变半导体层自施体晶片分离,使应变硅层黏结至标的晶片。

Description

应变半导体覆绝缘层型基底及其制造方法
本申请是分案申请,原案申请号为03153954.8,申请日为2003年8月21日,发明名称为:应变半导体覆绝缘层型基底的制造方法。
技术领域
本发明是有关于一种半导体制程,且特别是有关于一种应变半导体硅覆绝缘层型基底,例如是应变硅覆绝缘层型基底(strained-silicon-on-insulator substrate;简称SSOI substrate)的结构及其制造方法。
背景技术
随着栅极组件尺寸的缩小化,要使金氧半场效晶体管(MOSFET)组件能在低操作电压下,具有高驱动电流和高速的效能是相当困难的。因此,许多人在努力寻求改善金氧半场效晶体管组件的效能的方法。
利用应变引发的能带结构变型来增加载子的迁移率,以增加场效晶体管的驱动电流,可改善场效晶体管组件的效能,且此种方法已被应用于各种组件中,当硅MOSFET组件的信道处于双轴拉伸应变的情况时,可增加电子及电洞的迁移率。电子和电洞的迁移率的增加,则可以分别改善N信道和P信道MOSFET的驱动电流。
如图1A所示,传统的应变硅层116的制造,是在主体硅基底114上借助厚缓冲层或复合层结构,而于松弛的硅锗层112上磊晶成长出一应变硅层116。首先,会在先在硅基底114上形成一层厚度为微米等级的厚硅锗梯度缓冲层110。通常制备厚硅锗梯度缓冲层110需要数十分钟至数小时的时间,且制程成本相当昂贵。接着,在厚硅锗梯度缓冲层110上形成一层松弛的硅锗层112,其自然晶格常数大于硅。由于其晶格常数不同,因此松弛的结晶硅与松弛的结晶硅锗的晶格会无法相配,如图1B所示。如图1C所示,当在松弛的硅锗层112上磊晶成长薄硅层116时,薄硅层116的晶格会被迫对准松弛的硅锗层112的晶格,使得薄硅层116会处于双轴拉伸的情况。晶体管118是形成在硅层116中,其中晶体管118包括源极120、汲极122和栅极124。形成在应变硅层116中的晶体管,其电性效能会得到改善。
然而,这样的基底结构很难与传统的CMOS制程相整合,且会有以下的缺点。第一,成长厚梯度硅锗缓冲层是相当昂贵且费时的制程。第二,厚梯度硅锗缓冲层会与其下方的基底之间晶格错排,而产生分散且是三度空间的缺陷网。在硅锗缓冲层中的差排会增殖至晶片表面,其差排密度高达1E4至1E5 cm-2。如此高的差排密度会严重影响此基底结构在集成电路上的应用。
第三,表面粗糙度会是严重的问题,且会造成主动组件的迁移率降低。此外,传统的CMOS制程会使用高温制程,特别是在形成隔离结构(例如浅沟槽隔离结构或场氧化结构)的期间。这样的高温制程会造成缺陷密度的增加。
近来,T.A.Langdo等人在2002 IEEE国际SOI会议中发表Preparation of novel SiGe-free strained Si on insulator substrates,该等人提出在硅基底上成长复合梯度硅锗层,接着成长松弛的硅锗层和拉伸应变的硅层,以形成施体晶片(donor wafer)。接着将氢植入施体晶片内以产生一开裂面,并将此施体晶片键结至氧化的硅标的晶片。第一次回火会影响沿开裂面的分裂,第二次回火会增加键结强度,以形成应变硅覆绝缘层型基底。
然而此制程有以下缺点。第一,应变硅层的表面粗糙度约为5埃均方根,会影响组件的特性和施体晶片和标的晶片之间的键结强度。第二,应变硅层仍会遭遇到高缺陷密度的问题,因为其是覆盖于一梯度硅锗缓冲层上,而其中具有大量向上增殖的穿透性差排。因此,在应变硅层中的任何缺陷亦会转移至最后的SSOI晶片中。
发明内容
本发明的目的在于提供一种具有低缺陷密度和较佳表面粗糙度的应变半导体覆绝缘层型基底及其制造方法。
一种应变半导体覆绝缘层型基底的制造方法,包括:提供一主体半导体基底,该主体半导体基底具有一晶格常数不同于硅的晶格常数;在该主体半导体基底上形成一应变硅层,以形成一施体晶片,该施体晶片具有一上表面;提供一标的晶片,该标的晶片包括一基底和位于该基底上的一绝缘层,该绝缘层包括一高应力层,该标的晶片具有一上表面;将该施体晶片的该上表面键结至该标的晶片的该上表面;进行一分离制程,以将该应变硅层自该施体晶片分离,该应变硅层黏结至该标的晶片;以及加强该应变硅层和该标的晶片之间的键结,其中该应变硅层具有拉伸应变时,该高应力层为一压缩应力层,该压缩应力膜是高硅含量氮化硅膜,而该应变硅层中具有压缩应变时,该高应力层为一拉伸应力层,该压缩应力层是高氮含量的氮化硅膜。
一种应变半导体覆绝缘层型基底的制造方法,包括:提供一应变硅层于一第一应力提供层和一第二应力提供层之间,该第一应力提供层黏结至该应变硅层的一第一表面,该第二应力提供层是黏结至该应变硅层的一第二表面,该第二表面与该第一表面相对;以及移除该第一应力提供层。
本方面还提供一种应变半导体覆绝缘层型基底,其特征在于所述基底包括:一基底;一绝缘层形成于该基底上,该绝缘层包括一高应力层;一应变硅层,设置且邻接该高应力层;以及至少一晶体管设置于该应变硅层中;其中该应变硅层具有拉伸应变时,该高应力层为一压缩应力层,该压缩应力膜是高硅含量氮化硅膜,而该应变硅层中具有压缩应变时,该高应力层为一拉伸应力层,该压缩应力层是高氮含量的氮化硅膜。
与在硅主体基底上成长厚梯度SiGe缓冲层的传统技术相比,本发明所形的SSOI基底,具有较佳的表面粗糙度,且缺陷密度亦相当低。
附图说明
图1A是显示传统的具有松弛的薄膜层的基底结构;
图1B是绘示硅锗层和硅层在松弛状态下的晶格状态;
图1C是绘示松弛硅锗层表面的硅层的双轴拉伸的示意图;
图2A是绘示本发明的一种应变硅覆绝缘层型基底的结构,其中埋入式绝缘层为单层结构;
图2B是绘示本发明的另一种应变硅覆绝缘层型基底的结构,其中埋入式绝缘层为迭层结构;
图3是绘示本发明的SSOI晶片的制造流程图;
图4A至图4G是为一种形成SSOI基底的方法的示意图;
图5A和图5B是为另一种形成SSOI基底的方法的示意图;
图6A至图6E是为另一种制造SSOI基底的方法的示意图;
图7是绘示在本发明的SSOI基底上形成晶体管的示意图。
符号说明:
硅锗梯度缓冲层:110
松弛的硅锗层:112
主体硅基底:114
应变硅层:116、210
晶体管:118、750、752
源极:120、758
汲极:122、760
栅极:124、754
SSOI基底:200
埋入式绝缘层:212
绝缘层:212a、212c
高应力层:212b
基底:214
通道区:756
施体晶片:400、500
主体板模基底:430
离子:432
基底表面:434
植入层:436
板模基底的一部分:440
热氧化层:208
应变记忆层:540
具体实施方式
SSOI晶片的结构:
图2A是绘示本发明的一种应变硅覆绝缘层型基底200的结构,其包括覆盖于埋入式绝缘层212上的应变硅层210。埋入式绝缘层212可以是任何单层结构的绝缘材质,例如氧化硅、氮化硅、氧化铝等;或是迭层结构的绝缘材质,例如氮化硅/氧化硅、氧化硅/氮化硅/氧化硅等。图2B是绘示埋入式绝缘层212为迭层结构的示意图。
在一较佳实施例中,埋入式绝缘层212可以由一高应力层所组成。此由高应力层所构成的埋入式绝缘层212可用以维持或加强应变硅层210在SSOI晶片中的应变。因此,高应力层亦做为应变记忆层。借由在埋入式绝缘层212中使用高应力层或应变记忆层,可以维持或增强紧邻其上方的应变硅层210的应变。
上述的高应力层中的应力较佳的是大于300Mpa。此高应力层或应变记忆层的材质例如是具有高应力的含氮层,包括氮化硅(Si3N4)、氮氧化硅(SiOxNy)、氨氧化硅(SiOxNy:Hz)、或其组合。当此高应力层或应变记忆层形成于硅基底上时,硅基底的表面会遭受到应力,使其硅晶格的晶格常数会改变,意即,硅表面会处于应变状态。因此,可以借由在下方提供高应力层或应变记忆层,如图2A的212,并紧临应变硅层210,而得以维持或甚至增强在SSOI基底200中的应变硅层210中的应变。
此高应力层或应变记忆层亦可以为夹置于两绝缘层中的迭层结构,如图2B所示,埋入式绝缘层212的结构为绝缘层212a、高应力层212b和绝缘层212c。在此情况下,绝缘层212a和212c两者可均为氧化物,例如氧化硅,当然亦可以使用其它的绝缘材质。
此高应力层或应变记忆层亦可以为一面与应变硅层210直接接触,另一面则和其底材间夹置一绝缘层。在此情况下,埋入式绝缘层212是由高应力层212b和绝缘层212c两迭层所构成。
埋入式绝缘层212是设置于一底材上,在此称基底214。此基底214的材质较佳的是硅,亦可是含轻掺杂,虽然掺杂不是必要的。其它例如锗、石英、蓝宝石(sapphire)和玻璃均可以做为基底214的材质。
以应变硅层210中的应变本质为拉伸应变为例。意即,应变硅层210在同平面方向的晶格常数是大于在松弛状态的硅的晶格常数。为了保持在应变硅层210中的拉伸应变,埋入式绝缘层212较佳的是包括具有高应力的压缩应力膜。压缩应力膜例如是借由电浆增强型化学气相沉积法(PECVD)沉积的高硅含量氮化硅膜,例如使用二氯硅烷(dichlorosilane)对氨气有高的流量比的沉积条件。
以应变硅层210中的应变本质为压缩应变为例。意即,应变硅层210在同平面方向的晶格常数小于在松弛状态的硅的晶格常数。为了保持在应变硅层210中的压缩应变,埋入式绝缘层212较佳的是包括具有高应力的拉伸应力膜。拉伸应力膜例如是借由电浆增强型化学气相沉积法(PECVD)沉积的高氮含量的氮化硅膜。在拉伸应力膜中的应力例如是20GPa。
以下表一是整理上述两种不同应变下的应变硅层210的特性。
表一 拉伸应变和压缩应变的应变硅层的特性
  拉伸应变的应变硅层   压缩应变的应变硅层
  应变硅层的硅晶格常数   小于松弛硅的晶格常数   大于松弛硅的晶格常数
  其下方的应力层的性质   具压缩应力   具拉伸应力
图7是绘示在本发明的SSOI基底上形成晶体管的示意图。图中,CMOS晶体管750和752可以形成在应变硅层210中。其中,包括NMOS晶体管750的应变硅层210的一部分会轻掺杂p型掺质(例如硼),包括PMOS晶体管752的应变硅层210的一部分会轻掺杂n型掺质(例如砷和/或磷)。每一个晶体管包括栅极754和通道区756,源极758和汲极760是被通道区756分开。其它的组件亦可以形成在应变硅层上。
SSOI晶片的制造方法:
图3是绘示本发明的SSOI晶片的制造流程图。
首先,提供两晶片,用以分别形成施体晶片(donor wafer)和标的晶片(target wafer)。
施体晶片:
如方块310所示,施体晶片(亦称板模基底,template substrate)是形成自晶格常数不同于硅的主体基底(例如半导体基底)。在方块312中,薄应变硅层是磊晶成长在晶格常数不同于硅的主体基底上,以形成施体晶片。值得注意的是,本发明所形成施体晶片并不需要梯度缓冲层。
标的晶片:
如方块314所示,借由在基底上形成绝缘层以提供一标的晶片(target wafer)。举例而言,在单层绝缘层的情况下,此绝缘层可以是借由在硅基底上热成长而形成的氧化硅。在具有高应力或应变记忆层的堆栈的绝缘层的情况下,可以借由在硅基底上热成长一层氧化硅,并接着使用PECVD制程沉积高应力氮化硅层。此氮化硅层还可以暴露在氧化环境下,以在氮化硅层的顶部部分形成一薄层的氮氧化硅层。此高应力层或应变记忆层较佳的是具有大于300Mpa的应力。
晶片组装和分离:
在施体晶片上的应变硅层可以借由晶片键结和分离制程(waferbonding and separation process)转移至标的晶片上,如方块316所示。举例而言,此晶片键结和分离制程可以是SmartcutTM制程、或NanocleaveTM制程,两者均是出自于Silicon Genesis Corporation。详细的晶片键结和分离制程可以参考美国专利第5,013,681、5,374,564、5,863,830、6,355,541、6,368,938和6,486,008号,此分离制程如方块318所示。
如果应变硅层具有拉伸应变,则施体晶片的主体基底的晶格常数应大于硅的晶格常数,例如主体硅锗晶片(SiGe wafer)。如果应变硅层具有压缩应变,则主体基底的晶格常数应具小于硅的晶格常数,例如主体硅锗碳晶片(SiGeC wafer)。为了使SiGeC的晶格常数小于硅,在主体Si1-x-yGexCy中锗的组成x和碳的组成y要符合y>0.1x的条件。
当本发明以松弛的主体半导体基底制备SSOI基底时,表面缺陷密度和表面粗糙度的问题会相当少。举例而言,与在硅基底上成长厚梯度SiGe缓冲层的传统技术相较,本发明相当容易在松弛的主体SiGe晶片上得到低缺陷密度和好的表面粗糙度。在上述的传统的方法中,在SiGe和其底层硅基底之间的晶格错排以及在不超过其临界厚度下所成长的SiGe缓冲层,会导致不可避免的错排片段(misfit segments)(如图1A标号A处)、穿透性差排(threading dislocations)(如图1A标号B处)和高表面粗糙度。在梯度SiGe缓冲层的线差排的位置和密度是不易控制的。
相反地,与最先进的硅基底相较,主体半导体基底具有低缺陷密度和表面粗糙度。在施体晶片方面,应变硅层是磊晶成长于主体半导体基底,因此,可以避免上述缺陷和表面粗糙度的问题,以达到低缺陷密度和良好的表面粗糙度。此外,在施体晶片上,应变硅层可以磊晶成长在任何具有单晶表面的主体基底上。
在晶片分离之后,进行回火制程,以强化应变硅层和标的晶片之间的键结,以形成应变硅覆绝缘层型晶片。最后的键结步骤如方块320所示。与最先进的主体硅基底相较,在SSOI晶片的应变硅层具有小于每平方公分1缺陷的缺陷密度,且小于2埃的均方根表面粗糙度。
以下将举三个例子进一步详细说明本发明的技术。
〔例1〕
图4A至图4G是为一种形成图2中的基底的方法的示意图。
标的晶片:
首先请参照图4A,标的晶片200包括一基底214(例如硅基底)和一绝缘层212(例如氧化物、氮化物或其组合)。在一较佳实施例中,此绝缘层212还可以包括上述的高应力层或应变记忆层。此应变记忆层较佳的是一应力超过300MPa的高应力膜,且较佳的是具有应力超过300MPa的氮化硅膜。图4A的标的晶片200的绝缘层212例如是借由热氧化制程将基底214表面氧化,并接着沉积一高应力膜(例如氮化硅)于其上而成。此绝缘层212的厚度约介于100至5,000埃之间。
施体晶片:
图4B和图4C是绘示形成施体晶片400的示意图。首先,提供主体板模基底430,其中板模基底的材质是在其松弛的状态,且具有不同于硅的晶格常数。在此板模基底430上成长一磊晶的应变硅层210。此应变硅层210的厚约介于20至1,000埃之间。应变硅层210的厚度较佳的是小于其临界厚度,大于此临界厚度则会变得不稳定,且可能会松弛化。
在施体晶片400中应变硅层210中应变(ε)的大小约小于4%,较佳的是约小于2%。自然应变可以是压缩或拉伸,其是根据使用的板模基底而定。如果板模基底430是由晶格常数大于硅的材质所组成,例如Si0.8Ge0.2,则在应变硅层210中的应变本质会为拉伸。如果板模基底430是由晶格常数小于硅的材质所组,例如Si0.98C0.02,则应变硅层210的应变会本质为压缩。
接着请参照图4C,将离子432(例如氢或择自由氦、氖、氩和氪所组成的族群的惰性气体)植入于施体晶片400中。植入的离子的波峰是在基底表面434下方深度为xd处。植入的离子会产生植入层436。在较佳的实施例中,植入的离子为氢离子,植入的剂量大约为1015cm-2。植入的能量是依据所需的深度而定,且范围约为1至500keV。离子可以借由不同的技术来进行植入,例如粒子束线离子植入(beam line ionimplantation)、电浆浸入离子植入(plasma immersion ionimplantation;PIII)、或离子浴(ion shower)。因为氢离子较易穿越板模基底430至选定深度而不会造成材质的伤害,故为较佳的选择。
晶片组装:
接下的步骤为标的晶片200的上表面(即应变硅层210的表面)的键结制程,如图4D和图4E所示。此键结制程可以是β键结制程(betabonding process),其为一种将施体晶片400和标的晶片200结合在一起的制程。此β键结是来自于静电力(electrostatic force)或凡得瓦力(van der Waals force)。此标的晶片200是做为机械支撑之用,用以将应变硅层210自施体晶片400转移至标的晶片200。此外,板模基底430的一部分440亦可以随应变硅层210转移至标的晶片200。此转移的板模基材440可以被选择性地移除。在进行β键结之前,预进行键结的标的晶片200和施体晶片400的表面是进行清洗,以自其表面移除任何残留的液体或粒子。
此键结制程形成如图4E所示的晶片组。根据本发明一较佳实施例,晶片上的应变硅层210是夹置于两应力提供层(stressors)之间,或是于两应力诱导媒介层(stress-inducing agents)之间。其中,一应力提供层是为板模基底430,其会因应变硅层210和板模基底430之间晶格的错排(mismatch),而诱导应变硅层210中的应变;另一应力提供层是为在埋入式绝缘层212中的高应力层或应变记忆层,其是与应变硅层210邻接。因此,与其它形成SSOI基底的技术相较,本发明的应变硅层210中的应变可以被维持或加强。
晶片分离:
接着将图4E中的晶片组使用晶片分离制程自植入层436处分离。举例而言,晶片分离制程可以经由热处理而达成。当晶片组的温度上升至某一程度,例如大约500℃左右,产生自植入层436内的微气泡会膨胀,促使压力上升。当微气泡的压力超过某一值时,施体晶片400会沿着分裂面分离。进行此可控制的分裂制程的方法,例如是Silicon GenesisCorporation的SmartCutTM制程。结晶的重排和微气泡的接合,会产生足够动力的巨气泡,使薄膜自施体晶片端分离。
分离出的其中一晶片是为可重复使用的板模基底400。另一晶片是为SSOI基底200,其表面(即应变硅层210表面)具有板模基底的一部分440,如第4F图所示。可以将在应变硅层210上的板模基底的一部分440蚀刻移除。
最后键结:
之后,进行应变硅层210和标的晶片200之间的最后键结,以产生预定的SSOI基底。此最后键结的步骤通常为进行高温回火,而回火的温度通常为700℃以上。最后键结的步骤会在应变硅层210和标的晶片200之间建立强键结。当晶片在足够高温足够的时间下回火时,会在接合处形成共价键(covalent bonds)。在回火期间,应变硅层210表面会成长一层热氧化层208,如图4G所示。此热氧化层208可以被移除,例如借由在稀释的氢氟酸下湿蚀刻。在一较佳实施例中,在如图4G所示的SSOI晶片200上的应变硅层210的应变,是为如图4C所示的施体晶片400上的应变硅层210的至少90%。
〔例2〕
其它之前所述之用在结合施体晶片和标的晶片的晶片键结和晶片分离技术,亦可以用来形成如图2所示的SSOI基底。图5A和图5B是为另一种形成图2中的SSOI基底的方法的示意图。在此例子中,标的晶片200与图4A的相同,意即,其包括基底214和设置于其上的绝缘层212。同样地,绝缘层212可以是氧化硅,基底214可以是硅基底。
施体晶片500可以包括板模基底430、磊晶成长于其上的应变硅层210、以及形成在应变硅层210上的应变记忆层540。此位于应变硅层212上的应变记忆层540,可以借由化学气相沉积制程(CVD process)沉积而形成。接着,将图5A和图5B所示的标的晶片200和施体晶片500的顶部表面互相键结,意即,将位于施体晶片500上的应变记忆层540键结至标的晶片200上的绝缘层212。
上述的埋入式绝缘层212可以是由许多介电层所构成的堆栈结构。例如,高应力氮化硅层/氧化硅层的堆栈结构。亦可以是应力大于300MPa的高应力氮化硅层设置于应力小于300MPa的低应力氮化硅层上的堆栈结构。
有关使用晶片键结和分离方法来制造SSOI基底的方法,如之前描述的其技术是为借由植入法用来诱导裂开面的产生。在这情况下,晶片分离是借由热处理来达成。此外,施体晶片500亦可以依据其它机制来诱发开裂制程以分离晶片。举例而言,晶片分离制程可以是原子层开裂制程(atomic layer cleaving process)或极微开裂制程(nanocleaveprocess),可参考Michael I.Current等人于2001 IEEE国际SOI会议,发表的Atomic layer cleaving with SiGe strain layers forfabrication of Si and Ge-rich SOI device layers。此极微开裂转移制程是利用应变层开裂面而发生膜层分离。
〔例3〕
图6A至图6E是为另一种制造SSOI基底的方法的示意图。
标的晶片:
首先,提供如图6A所示的标的晶片200,其包括基底214和位于其上的绝缘层212。承上所述,此绝缘层212可以包括高应力层或应变记忆层。其中,此高应力层或应变记忆层的压力大于300MPa。
施体晶片:
提供如图6B所示施体晶片400。施体晶片400包括松弛的板模基底430和位于其上的应变硅层210。应变硅层210的厚度较佳的是小于1000埃,且应变范围约为0.01%至4%。此板模基底430可以是如前所述的主体SiGe基底或是Si1-x-yGexCy基底。在应变硅层210和松弛板模基底430之间有一界面,大应变梯度会沿此界面而存在。此应变硅层210可以利化学气相沉积法磊晶成长而成。
晶片组装:
接着,施体晶片400的上表面键结至标的晶片200的上表面。晶片键结制程如图6C所示,得到的晶片组如图6D所示。
晶片分离:
接着,借由使用类似极微开裂制程,会在或靠近应变硅层210和板模基底430之间的界面发生切割或开裂。此开裂面会开始于接近应变硅层210和板模基底430之间的界面。
如果开裂面在板模基材处,有一些板模基底430的材质会覆盖在SSOI基底200的应变硅层210上,此部分可以借由蚀刻制程来加以移除。如果开裂面在应变硅层210处,则回收的板模基底430上方会有一薄层的应变硅材。如果板模基底430要再重复利用,则可以将其表面的硅层移除。
最后键结:
在晶片分离制程之后,在应变硅层210和标的晶片200之间进行最后键结,以产生预定的抗凹陷SOI基底。其通常需要高温回火制程,而回火温度约为700℃以上。因而形成如图6E所示的应变硅覆绝缘层的结构。晶片400是为模板基底,且可以回收和重复使用。
值得注意的是,可以使用施体晶片和标的晶片的其它组合,并借由上述的晶片键结和晶片分离方法,来制造SSOI基底。举例而言,施体晶片可以是氧化硅层上覆盖应变硅层,或者是氮化硅/氧化硅迭层上覆盖应变硅层。
亦值得注意的是,应变半导体层亦可以是硅以外的材质。举例而言,本发明可以用来形成锗、砷化镓、或其它半导体材质的应变层。此外,施体晶片还可包括具有多层结构形成在表面上的晶片。例如,施体晶片可以是表面具有SiGeC或SiC层的硅基底。

Claims (43)

1.一种应变半导体覆绝缘层型基底的制造方法,包括:
提供一主体半导体基底,该主体半导体基底具有一晶格常数不同于硅的晶格常数;
在该主体半导体基底上形成一应变硅层,以形成一施体晶片,该施体晶片具有一上表面;
提供一标的晶片,该标的晶片包括一基底和位于该基底上的一绝缘层,该绝缘层包括一高应力层,该标的晶片具有一上表面;
将该施体晶片的该上表面键结至该标的晶片的该上表面;
进行一分离制程,以将该应变硅层自该施体晶片分离,该应变硅层黏结至该标的晶片;以及
加强该应变硅层和该标的晶片之间的键结,其中该应变硅层具有拉伸应变时,该高应力层为一压缩应力层,而该应变硅层中具有压缩应变时,该高应力层为一拉伸应力层。
2.根据权利要求1所述的应变半导体覆绝缘层型基底的制造方法,其中该高应力层具有大于300Mpa的应力。
3.根据权利要求1所述的应变半导体覆绝缘层型基底的制造方法,其中该主体半导体基底的晶格常数大于硅的晶格常数。
4.根据权利要求3所述的应变半导体覆绝缘层型基底的制造方法,其中该主体半导体基底为一主体硅锗基底。
5.根据权利要求1所述的应变半导体覆绝缘层型基底的制造方法,其中该应变硅层是处于一拉伸应变。
6.根据权利要求5所述的应变半导体覆绝缘层型基底的制造方法,其中该拉伸应变的大小介于0.01%和4%之间。
7.根据权利要求1所述的应变半导体覆绝缘层型基底的制造方法,其中该主体半导体基底的该晶格常数小于硅的晶格常数。
8.根据权利要求7所述的应变半导体覆绝缘层型基底的制造方法,其中该主体半导体基底是为一主体硅锗碳基底。
9.根据权利要求1所述的应变半导体覆绝缘层型基底的制造方法,其中该应变硅层是处于一压缩应变。
10.根据权利要求9所述的应变半导体覆绝缘层型基底的制造方法,其中该压缩应变的大小介于0.01%和4%之间。
11.根据权利要求1所述的应变半导体覆绝缘层型基底的制造方法,其中该绝缘层为氧化硅。
12.根据权利要求1所述的应变半导体覆绝缘层型基底的制造方法,其中该绝缘层的厚度介于100和5000埃之间。
13.根据权利要求1所述的应变半导体覆绝缘层型基底的制造方法,其中该标的晶片包括一硅基底。
14.根据权利要求1所述的应变半导体覆绝缘层型基底的制造方法,其中该施体晶片还包括一介电层设于该应变硅层上。
15.根据权利要求14所述的应变半导体覆绝缘层型基底的制造方法,其中该介电层的材质是择自由氧化硅、氮化硅、氮氧化硅、氧化铝和其组合所组成的族群中。
16.根据权利要求14所述的应变半导体覆绝缘层型基底的制造方法,其中该介电层具有大于300Mpa的应力。
17.根据权利要求1所述的应变半导体覆绝缘层型基底的制造方法,其中该键结制程包括一β键结制程。
18.根据权利要求1所述的应变半导体覆绝缘层型基底的制造方法,其中该分离制程包括一可控制的开裂制程。
19.根据权利要求1所述的应变半导体覆绝缘层型基底的制造方法,其中加强该应变硅层和该标的晶片之间的键结的制程包括:回火该应变硅层和该标的晶片。
20.一种应变半导体覆绝缘层型基底的制造方法,包括:
提供一标的晶片,该标的晶片包括一基底以及位于其上的一高应力层;
将一施体晶片黏着至该标的晶片的一表面,该施体晶片包括一主体半导体基底和位于其上的一应变半导体层;以及
将该应变半导体层自该施体晶片分离,该应变半导体层黏结至该标的晶片,其中该应变半导体层具有拉伸应变时,该高应力层为一压缩应力层,而该应变半导体层中具有压缩应变时,该高应力层为一拉伸应力层。
21.根据权利要求20所述的应变半导体覆绝缘层型基底的制造方法,其中该应变半导体层包括一应变硅层。
22.根据权利要求21所述的应变半导体覆绝缘层型基底的制造方法,其中该施体晶片的该主体半导体基底具有一晶格常数不同于硅的晶格常数。
23.根据权利要求20所述的应变半导体覆绝缘层型基底的制造方法,其中该标的晶片包括:一硅基底,其中该高应力层包括形成于该硅基底上的一第一氧化层、形成于该第一氧化层上的一含氮层以及形成于该含氮层的一第二氧化层。
24.根据权利要求20所述的应变半导体覆绝缘层型基底的制造方法,其中该高应力层包括一绝缘层。
25.根据权利要求24所述的应变半导体覆绝缘层型基底的制造方法,其中该绝缘层包括一含氮层。
26.根据权利要求20所述的应变半导体覆绝缘层型基底的制造方法,其中该应变半导体层是自一施体晶片的一植入层处分离。
27.根据权利要求26所述的应变半导体覆绝缘层型基底的制造方法,其中该植入层包括一氢植入层。
28.根据权利要求26所述的应变半导体覆绝缘层型基底的制造方法,其中该植入层是掺杂择自由氦、氖、氩、氪、氙和其组合所组成的族群中的掺质。
29.根据权利要求20所述的应变半导体覆绝缘层型基底的制造方法,其中在将该施体晶片黏着至该标的晶片后,还包括加强该应变半导体层和该标的晶片之间的键结。
30.根据权利要求29所述的应变半导体覆绝缘层型基底的制造方法,其中加强该应变半导体层和该标的晶片之间的键结的制程包括:加热该应变半导体层和该标的晶片至一温度,该温度大于700℃。
31.一种应变半导体覆绝缘层型基底的制造方法,包括:
提供一应变硅层于一第一应力提供层和一第二应力提供层之间,该第一应力提供层黏结至该应变硅层的一第一表面,该第二应力提供层是黏结至该应变硅层的一第二表面,该第二表面与该第一表面相对;以及
移除该第一应力提供层,其中该第二应力提供层为包括一高应力层的一绝缘层。
32.根据权利要求31所述的应变半导体覆绝缘层型基底的制造方法,其中该第二应力提供层包括一含氮层。
33.根据权利要求32所述的应变半导体覆绝缘层型基底的制造方法,其中该含氮层是形成在一氧化层上,而该氧化层是形成于一基底上。
34.根据权利要求31所述的应变半导体覆绝缘层型基底的制造方法,其中该第一应力提供层包括一硅锗层。
35.根据权利要求34所述的应变半导体覆绝缘层型基底的制造方法,其中该第一应力提供层包括一SiGeC层。
36.根据权利要求34所述的应变半导体覆绝缘层型基底的制造方法,其中该第一应力提供层为一单晶材质。
37.根据权利要求31所述的应变半导体覆绝缘层型基底的制造方法,其中提供该应变硅层于该第一应力提供层和该第二应力提供层之间包括:将一施体晶片键结至一标的晶片,该施体晶片包括该第一应力提供层,该标的晶片包括该第二应力提供层和该应变硅层。
38.根据权利要求31所述的应变半导体覆绝缘层型基底的制造方法,其中在移除该第一应力提供层之前,该第一应力提供层是邻接该应变硅层的该第一表面。
39.一种应变半导体覆绝缘层型基底,其特征在于所述基底包括:
一基底;
一绝缘层形成于该基底上,该绝缘层包括一高应力层;
一应变硅层,设置且邻接该高应力层;以及
至少一晶体管设置于该应变硅层中;
其中该应变硅层具有拉伸应变时,该高应力层为一压缩应力层,而该应变硅层中具有压缩应变时,该高应力层为一拉伸应力层。
40.根据权利要求39所述的应变半导体覆绝缘层型基底,其特征在于:该基底包括一硅基底。
41.根据权利要求39所述的应变半导体覆绝缘层型基底,其特征在于该绝缘层包括:
一氧化层邻接且位于该基底上;以及
该高应力层邻接且位于该氧化层上。
42.根据权利要求39所述的应变半导体覆绝缘层型基底,其特征在于:该晶体管包括一NMOS场效晶体管。
43.根据权利要求39所述的应变半导体覆绝缘层型基底,其特征在于:该晶体管包括一PMOS场效晶体管。
CNB2005101156272A 2003-03-05 2003-08-21 应变半导体覆绝缘层型基底及其制造方法 Expired - Lifetime CN100378918C (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US10/379,873 2003-03-05
US10/379,873 US6911379B2 (en) 2003-03-05 2003-03-05 Method of forming strained silicon on insulator substrate

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
CNB031539548A Division CN1259692C (zh) 2003-03-05 2003-08-21 应变半导体覆绝缘层型基底的制造方法

Publications (2)

Publication Number Publication Date
CN1790619A CN1790619A (zh) 2006-06-21
CN100378918C true CN100378918C (zh) 2008-04-02

Family

ID=32926773

Family Applications (2)

Application Number Title Priority Date Filing Date
CNB2005101156272A Expired - Lifetime CN100378918C (zh) 2003-03-05 2003-08-21 应变半导体覆绝缘层型基底及其制造方法
CNB031539548A Expired - Lifetime CN1259692C (zh) 2003-03-05 2003-08-21 应变半导体覆绝缘层型基底的制造方法

Family Applications After (1)

Application Number Title Priority Date Filing Date
CNB031539548A Expired - Lifetime CN1259692C (zh) 2003-03-05 2003-08-21 应变半导体覆绝缘层型基底的制造方法

Country Status (4)

Country Link
US (1) US6911379B2 (zh)
CN (2) CN100378918C (zh)
SG (1) SG125932A1 (zh)
TW (1) TWI225283B (zh)

Families Citing this family (96)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20030227057A1 (en) 2002-06-07 2003-12-11 Lochtefeld Anthony J. Strained-semiconductor-on-insulator device structures
US6995430B2 (en) * 2002-06-07 2006-02-07 Amberwave Systems Corporation Strained-semiconductor-on-insulator device structures
US7074623B2 (en) * 2002-06-07 2006-07-11 Amberwave Systems Corporation Methods of forming strained-semiconductor-on-insulator finFET device structures
US20040043193A1 (en) * 2002-08-30 2004-03-04 Yih-Fang Chen Friction material with friction modifying layer
US6949451B2 (en) * 2003-03-10 2005-09-27 Taiwan Semiconductor Manufacturing Company, Ltd. SOI chip with recess-resistant buried insulator and method of manufacturing the same
US6815278B1 (en) * 2003-08-25 2004-11-09 International Business Machines Corporation Ultra-thin silicon-on-insulator and strained-silicon-direct-on-insulator with hybrid crystal orientations
FR2867307B1 (fr) * 2004-03-05 2006-05-26 Soitec Silicon On Insulator Traitement thermique apres detachement smart-cut
US7282449B2 (en) * 2004-03-05 2007-10-16 S.O.I.Tec Silicon On Insulator Technologies Thermal treatment of a semiconductor layer
FR2867310B1 (fr) * 2004-03-05 2006-05-26 Soitec Silicon On Insulator Technique d'amelioration de la qualite d'une couche mince prelevee
US7227205B2 (en) * 2004-06-24 2007-06-05 International Business Machines Corporation Strained-silicon CMOS device and method
TWI463526B (zh) * 2004-06-24 2014-12-01 Ibm 改良具應力矽之cmos元件的方法及以該方法製備而成的元件
EP1667223B1 (en) * 2004-11-09 2009-01-07 S.O.I. Tec Silicon on Insulator Technologies S.A. Method for manufacturing compound material wafers
US9508886B2 (en) 2007-10-06 2016-11-29 Solexel, Inc. Method for making a crystalline silicon solar cell substrate utilizing flat top laser beam
US8399331B2 (en) 2007-10-06 2013-03-19 Solexel Laser processing for high-efficiency thin crystalline silicon solar cell fabrication
US20090107545A1 (en) * 2006-10-09 2009-04-30 Soltaix, Inc. Template for pyramidal three-dimensional thin-film solar cell manufacturing and methods of use
US8129822B2 (en) * 2006-10-09 2012-03-06 Solexel, Inc. Template for three-dimensional thin-film solar cell manufacturing and methods of use
DE102004057764B4 (de) * 2004-11-30 2013-05-16 Advanced Micro Devices, Inc. Verfahren zur Herstellung eines Substrats mit kristallinen Halbleitergebieten mit unterschiedlichen Eigenschaften, die über einem kristallinen Vollsubstrat angeordnet sind und damit hergestelltes Halbleiterbauelement
US8420435B2 (en) 2009-05-05 2013-04-16 Solexel, Inc. Ion implantation fabrication process for thin-film crystalline silicon solar cells
US7262087B2 (en) * 2004-12-14 2007-08-28 International Business Machines Corporation Dual stressed SOI substrates
US7279406B2 (en) * 2004-12-22 2007-10-09 Texas Instruments Incorporated Tailoring channel strain profile by recessed material composition control
US7348610B2 (en) * 2005-02-24 2008-03-25 International Business Machines Corporation Multiple layer and crystal plane orientation semiconductor substrate
US7772088B2 (en) * 2005-02-28 2010-08-10 Silicon Genesis Corporation Method for manufacturing devices on a multi-layered substrate utilizing a stiffening backing substrate
US7605042B2 (en) 2005-04-18 2009-10-20 Toshiba America Electronic Components, Inc. SOI bottom pre-doping merged e-SiGe for poly height reduction
US7355221B2 (en) * 2005-05-12 2008-04-08 International Business Machines Corporation Field effect transistor having an asymmetrically stressed channel region
US20070117350A1 (en) * 2005-08-03 2007-05-24 Memc Electronic Materials, Inc. Strained silicon on insulator (ssoi) with layer transfer from oxidized donor
US20070042566A1 (en) * 2005-08-03 2007-02-22 Memc Electronic Materials, Inc. Strained silicon on insulator (ssoi) structure with improved crystallinity in the strained silicon layer
US20070048906A1 (en) * 2005-08-23 2007-03-01 Han Seung H Method for fabricating semiconductor device
WO2007024433A2 (en) * 2005-08-26 2007-03-01 Memc Electronic Materials, Inc. Method for the manufacture of a strained silicon-on-insulator structure
WO2007035398A2 (en) * 2005-09-15 2007-03-29 Amberwave Systems Corporation Control of strain in device layers by selective relaxation and prevention of relaxation
US7638410B2 (en) * 2005-10-03 2009-12-29 Los Alamos National Security, Llc Method of transferring strained semiconductor structure
US7521376B2 (en) * 2005-10-26 2009-04-21 International Business Machines Corporation Method of forming a semiconductor structure using a non-oxygen chalcogen passivation treatment
US7772635B2 (en) * 2005-10-27 2010-08-10 Micron Technology, Inc. Non-volatile memory device with tensile strained silicon layer
US8159030B2 (en) * 2005-11-30 2012-04-17 Globalfoundries Inc. Strained MOS device and methods for its fabrication
US8729635B2 (en) * 2006-01-18 2014-05-20 Macronix International Co., Ltd. Semiconductor device having a high stress material layer
US7544584B2 (en) 2006-02-16 2009-06-09 Micron Technology, Inc. Localized compressive strained semiconductor
US7514726B2 (en) * 2006-03-21 2009-04-07 The United States Of America As Represented By The Aministrator Of The National Aeronautics And Space Administration Graded index silicon geranium on lattice matched silicon geranium semiconductor alloy
US7279758B1 (en) * 2006-05-24 2007-10-09 International Business Machines Corporation N-channel MOSFETs comprising dual stressors, and methods for forming the same
US7671421B2 (en) * 2006-05-31 2010-03-02 International Business Machines Corporation CMOS structure and method for fabrication thereof using multiple crystallographic orientations and gate materials
US20070298586A1 (en) * 2006-06-21 2007-12-27 Nissan Motor Co., Ltd. Method of manufacturing semiconductor device
US7396776B2 (en) * 2006-07-10 2008-07-08 International Business Machines Corporation Semiconductor-on-insulator (SOI) structures including gradient nitrided buried oxide (BOX)
US8962447B2 (en) * 2006-08-03 2015-02-24 Micron Technology, Inc. Bonded strained semiconductor with a desired surface orientation and conductance direction
US8193076B2 (en) 2006-10-09 2012-06-05 Solexel, Inc. Method for releasing a thin semiconductor substrate from a reusable template
US8168465B2 (en) 2008-11-13 2012-05-01 Solexel, Inc. Three-dimensional semiconductor template for making high efficiency thin-film solar cells
US8053665B2 (en) * 2008-11-26 2011-11-08 Solexel, Inc. Truncated pyramid structures for see-through solar cells
US20100304521A1 (en) * 2006-10-09 2010-12-02 Solexel, Inc. Shadow Mask Methods For Manufacturing Three-Dimensional Thin-Film Solar Cells
US8293558B2 (en) * 2006-10-09 2012-10-23 Solexel, Inc. Method for releasing a thin-film substrate
US8035028B2 (en) * 2006-10-09 2011-10-11 Solexel, Inc. Pyramidal three-dimensional thin-film solar cells
US7999174B2 (en) * 2006-10-09 2011-08-16 Solexel, Inc. Solar module structures and assembly methods for three-dimensional thin-film solar cells
US20080264477A1 (en) * 2006-10-09 2008-10-30 Soltaix, Inc. Methods for manufacturing three-dimensional thin-film solar cells
DE102007004861B4 (de) * 2007-01-31 2010-02-18 Advanced Micro Devices, Inc., Sunnyvale Transistor mit eingebettetem Si/Ge-Material auf einem verspannten Halbleiter-auf-Isolator-Substrat und Verfahren zum Herstellen des Transistors
US7875511B2 (en) * 2007-03-13 2011-01-25 International Business Machines Corporation CMOS structure including differential channel stressing layer compositions
US7759233B2 (en) * 2007-03-23 2010-07-20 Micron Technology, Inc. Methods for stressing semiconductor material structures to improve electron and/or hole mobility of transistor channels fabricated therefrom, and semiconductor devices including such structures
US8293611B2 (en) * 2007-05-08 2012-10-23 Micron Technology, Inc. Implantation processes for straining transistor channels of semiconductor device structures and semiconductor devices with strained transistor channels
JP5459899B2 (ja) * 2007-06-01 2014-04-02 株式会社半導体エネルギー研究所 半導体装置の作製方法
US7767510B2 (en) * 2007-06-11 2010-08-03 Texas Instruments Incorporated Semiconductor device made by the method of producing hybrid orientnation (100) strained silicon with (110) silicon
US7855111B2 (en) * 2007-06-11 2010-12-21 Texas Instruments Incorporated Border region defect reduction in hybrid orientation technology (HOT) direct silicon bonded (DSB) substrates
DE102007033449A1 (de) * 2007-07-18 2009-01-29 Siltronic Ag Halbleiterscheibe mit Schichtaufbau und Verwendung der Halbleiterscheibe als Donorscheibe
WO2009026240A1 (en) * 2007-08-17 2009-02-26 Solexel, Inc. Methods for liquid transfer coating of three-dimensional substrates
US7558371B2 (en) * 2007-10-18 2009-07-07 The United States Of America As Represented By The Administrator Of The National Aeronautics And Space Administration Method of generating X-ray diffraction data for integral detection of twin defects in super-hetero-epitaxial materials
US20100144080A1 (en) * 2008-06-02 2010-06-10 Solexel, Inc. Method and apparatus to transfer coat uneven surface
US8288195B2 (en) * 2008-11-13 2012-10-16 Solexel, Inc. Method for fabricating a three-dimensional thin-film semiconductor substrate from a template
WO2010083422A1 (en) * 2009-01-15 2010-07-22 Solexel, Inc. Porous silicon electro-etching system and method
US8906218B2 (en) 2010-05-05 2014-12-09 Solexel, Inc. Apparatus and methods for uniformly forming porous semiconductor on a substrate
US9076642B2 (en) 2009-01-15 2015-07-07 Solexel, Inc. High-Throughput batch porous silicon manufacturing equipment design and processing methods
US7927975B2 (en) 2009-02-04 2011-04-19 Micron Technology, Inc. Semiconductor material manufacture
MY162405A (en) * 2009-02-06 2017-06-15 Solexel Inc Trench Formation Method For Releasing A Thin-Film Substrate From A Reusable Semiconductor Template
US8828517B2 (en) 2009-03-23 2014-09-09 Solexel, Inc. Structure and method for improving solar cell efficiency and mechanical strength
WO2010120850A1 (en) * 2009-04-14 2010-10-21 Solexel, Inc. High efficiency epitaxial chemical vapor deposition (cvd) reactor
US9099584B2 (en) * 2009-04-24 2015-08-04 Solexel, Inc. Integrated three-dimensional and planar metallization structure for thin film solar cells
EP2427914A4 (en) 2009-05-05 2013-06-05 Solexel Inc HIGH PRODUCTION PLANT FOR THE PRODUCTION OF POROUS SEMICONDUCTORS
US9318644B2 (en) 2009-05-05 2016-04-19 Solexel, Inc. Ion implantation and annealing for thin film crystalline solar cells
US8445314B2 (en) * 2009-05-22 2013-05-21 Solexel, Inc. Method of creating reusable template for detachable thin film substrate
MY159405A (en) * 2009-05-29 2016-12-30 Solexel Inc Three-dimensional thin-film semiconductor substrate with through-holes and methods of manufacturing
US8802477B2 (en) * 2009-06-09 2014-08-12 International Business Machines Corporation Heterojunction III-V photovoltaic cell fabrication
US8703521B2 (en) 2009-06-09 2014-04-22 International Business Machines Corporation Multijunction photovoltaic cell fabrication
US20130233378A1 (en) 2009-12-09 2013-09-12 Solexel, Inc. High-efficiency photovoltaic back-contact solar cell structures and manufacturing methods using semiconductor wafers
CN102844883B (zh) 2010-02-12 2016-01-20 速力斯公司 用于制造光电池和微电子器件的半导体衬底的双面可重复使用的模板
KR20130051013A (ko) 2010-06-09 2013-05-16 솔렉셀, 인크. 고생산성 박막 증착 방법 및 시스템
EP2601687A4 (en) 2010-08-05 2018-03-07 Solexel, Inc. Backplane reinforcement and interconnects for solar cells
US8997832B1 (en) 2010-11-23 2015-04-07 Western Digital (Fremont), Llc Method of fabricating micrometer scale components
US9748414B2 (en) 2011-05-20 2017-08-29 Arthur R. Zingher Self-activated front surface bias for a solar cell
US8685804B2 (en) 2011-10-03 2014-04-01 International Business Machines Corporation Enhancement of charge carrier mobility in transistors
FR2987166B1 (fr) * 2012-02-16 2017-05-12 Soitec Silicon On Insulator Procede de transfert d'une couche
US8617968B1 (en) 2012-06-18 2013-12-31 International Business Machines Corporation Strained silicon and strained silicon germanium on insulator metal oxide semiconductor field effect transistors (MOSFETs)
US9614026B2 (en) 2013-03-13 2017-04-04 The United States Of America As Represented By The Administrator Of The National Aeronautics And Space Administration High mobility transport layer structures for rhombohedral Si/Ge/SiGe devices
US9263586B2 (en) 2014-06-06 2016-02-16 Taiwan Semiconductor Manufacturing Company, Ltd. Quantum well fin-like field effect transistor (QWFinFET) having a two-section combo QW structure
US9922866B2 (en) * 2015-07-31 2018-03-20 International Business Machines Corporation Enhancing robustness of SOI substrate containing a buried N+ silicon layer for CMOS processing
FR3051596B1 (fr) * 2016-05-17 2022-11-18 Soitec Silicon On Insulator Procede de fabrication d'un substrat de type semi-conducteur contraint sur isolant
KR102626036B1 (ko) * 2016-08-19 2024-01-18 에스케이하이닉스 주식회사 반도체 장치
US10438838B2 (en) 2016-09-01 2019-10-08 Taiwan Semiconductor Manufacturing Co., Ltd. Semiconductor structure and related method
CN108878263B (zh) * 2018-06-25 2022-03-18 中国科学院微电子研究所 半导体结构与其制作方法
US11646242B2 (en) 2018-11-29 2023-05-09 Qorvo Us, Inc. Thermally enhanced semiconductor package with at least one heat extractor and process for making the same
WO2020153983A1 (en) 2019-01-23 2020-07-30 Qorvo Us, Inc. Rf semiconductor device and manufacturing method thereof
US20200235066A1 (en) 2019-01-23 2020-07-23 Qorvo Us, Inc. Rf devices with enhanced performance and methods of forming the same
US11923238B2 (en) 2019-12-12 2024-03-05 Qorvo Us, Inc. Method of forming RF devices with enhanced performance including attaching a wafer to a support carrier by a bonding technique without any polymer adhesive
US20220320046A1 (en) * 2021-03-31 2022-10-06 Taiwan Semiconductor Manufacturing Company Limited Semiconductor package including semiconductor dies having different lattice directions and method of forming the same

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2002080241A1 (en) * 2001-03-31 2002-10-10 International Business Machines Corporation Method of forming strained silicon on insulator (ssoi) and structures formed thereby
US20030025131A1 (en) * 2001-08-06 2003-02-06 Massachusetts Institute Of Technology Formation of planar strained layers
CN1416159A (zh) * 2001-10-30 2003-05-07 夏普公司 硅锗/绝缘体上外延硅互补金属氧化物半导体及其制造方法
US6593641B1 (en) * 2001-03-02 2003-07-15 Amberwave Systems Corporation Relaxed silicon germanium platform for high speed CMOS electronics and high speed analog circuits

Family Cites Families (52)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CA1040321A (en) * 1974-07-23 1978-10-10 Alfred C. Ipri Polycrystalline silicon resistive device for integrated circuits and method for making same
US5013681A (en) * 1989-09-29 1991-05-07 The United States Of America As Represented By The Secretary Of The Navy Method of producing a thin silicon-on-insulator layer
US5024723A (en) * 1990-05-07 1991-06-18 Goesele Ulrich M Method of producing a thin silicon on insulator layer by wafer bonding and chemical thinning
US5364930A (en) * 1990-10-16 1994-11-15 Northwestern University Synthetic C1q peptide fragments
FR2681472B1 (fr) * 1991-09-18 1993-10-29 Commissariat Energie Atomique Procede de fabrication de films minces de materiau semiconducteur.
US5213986A (en) * 1992-04-10 1993-05-25 North American Philips Corporation Process for making thin film silicon-on-insulator wafers employing wafer bonding and wafer thinning
JP3321882B2 (ja) * 1993-02-28 2002-09-09 ソニー株式会社 基板はり合わせ方法
US5659192A (en) * 1993-06-30 1997-08-19 Honeywell Inc. SOI substrate fabrication
US5461243A (en) * 1993-10-29 1995-10-24 International Business Machines Corporation Substrate for tensilely strained semiconductor
US5468657A (en) * 1994-06-17 1995-11-21 Sharp Microelectronics Technology, Inc. Nitridation of SIMOX buried oxide
JPH0832039A (ja) * 1994-07-12 1996-02-02 Nippondenso Co Ltd 半導体装置およびその製造方法
US5633588A (en) * 1994-09-16 1997-05-27 Hitachi Medical Corporation Superconducting magnet apparatus using superconducting multilayer composite member, method of magnetizing the same and magnetic resonance imaging system employing the same
FR2725074B1 (fr) * 1994-09-22 1996-12-20 Commissariat Energie Atomique Procede de fabrication d'une structure comportant une couche mince semi-conductrice sur un substrat
JP3171764B2 (ja) * 1994-12-19 2001-06-04 シャープ株式会社 半導体装置の製造方法
US5739896A (en) * 1995-02-03 1998-04-14 Eastman Kodak Company Method and apparatus for digitally printing and developing images onto photosensitive material
US5904539A (en) * 1996-03-21 1999-05-18 Advanced Micro Devices, Inc. Semiconductor trench isolation process resulting in a silicon mesa having enhanced mechanical and electrical properties
US5882981A (en) * 1996-07-30 1999-03-16 Texas Instruments Incorporated Mesa isolation Refill Process for Silicon on Insulator Technology Using Flowage Oxides as the Refill Material
US6023082A (en) * 1996-08-05 2000-02-08 Lockheed Martin Energy Research Corporation Strain-based control of crystal anisotropy for perovskite oxides on semiconductor-based material
DE69728022T2 (de) * 1996-12-18 2004-08-12 Canon K.K. Vefahren zum Herstellen eines Halbleiterartikels unter Verwendung eines Substrates mit einer porösen Halbleiterschicht
US6162705A (en) * 1997-05-12 2000-12-19 Silicon Genesis Corporation Controlled cleavage process and resulting device using beta annealing
DE69827824T3 (de) * 1997-06-24 2009-09-03 Massachusetts Institute Of Technology, Cambridge Kontrolle der verspannungsdichte durch verwendung von gradientenschichten und durch planarisierung
US6534380B1 (en) * 1997-07-18 2003-03-18 Denso Corporation Semiconductor substrate and method of manufacturing the same
JP2001511608A (ja) * 1997-07-29 2001-08-14 シリコン ジェネシス コーポレイション プラズマ侵入型イオン注入を使用するクラスタツール方法及び装置
US5882987A (en) * 1997-08-26 1999-03-16 International Business Machines Corporation Smart-cut process for the production of thin semiconductor material films
US6143070A (en) * 1998-05-15 2000-11-07 The United States Of America As Represented By The Secretary Of The Air Force Silicon-germanium bulk alloy growth by liquid encapsulated zone melting
US6171927B1 (en) * 1998-06-08 2001-01-09 Kuo-Tung Sung Device with differential field isolation thicknesses and related methods
JP3403076B2 (ja) * 1998-06-30 2003-05-06 株式会社東芝 半導体装置及びその製造方法
JP4476390B2 (ja) * 1998-09-04 2010-06-09 株式会社半導体エネルギー研究所 半導体装置の作製方法
US6350993B1 (en) * 1999-03-12 2002-02-26 International Business Machines Corporation High speed composite p-channel Si/SiGe heterostructure for field effect devices
US6355541B1 (en) * 1999-04-21 2002-03-12 Lockheed Martin Energy Research Corporation Method for transfer of thin-film of silicon carbide via implantation and wafer bonding
US6455398B1 (en) * 1999-07-16 2002-09-24 Massachusetts Institute Of Technology Silicon on III-V semiconductor bonding for monolithic optoelectronic integration
US6368938B1 (en) * 1999-10-05 2002-04-09 Silicon Wafer Technologies, Inc. Process for manufacturing a silicon-on-insulator substrate and semiconductor devices on said substrate
US6690043B1 (en) * 1999-11-26 2004-02-10 Kabushiki Kaisha Toshiba Semiconductor device and method of manufacturing the same
US6252284B1 (en) * 1999-12-09 2001-06-26 International Business Machines Corporation Planarized silicon fin device
US6326285B1 (en) * 2000-02-24 2001-12-04 International Business Machines Corporation Simultaneous multiple silicon on insulator (SOI) wafer production
TW452866B (en) * 2000-02-25 2001-09-01 Lee Tien Hsi Manufacturing method of thin film on a substrate
US6429061B1 (en) * 2000-07-26 2002-08-06 International Business Machines Corporation Method to fabricate a strained Si CMOS structure using selective epitaxial deposition of Si after device isolation formation
JP2002076336A (ja) * 2000-09-01 2002-03-15 Mitsubishi Electric Corp 半導体装置およびsoi基板
US6497763B2 (en) * 2001-01-19 2002-12-24 The United States Of America As Represented By The Secretary Of The Navy Electronic device with composite substrate
US6410371B1 (en) * 2001-02-26 2002-06-25 Advanced Micro Devices, Inc. Method of fabrication of semiconductor-on-insulator (SOI) wafer having a Si/SiGe/Si active layer
US6410938B1 (en) * 2001-04-03 2002-06-25 Advanced Micro Devices, Inc. Semiconductor-on-insulator device with nitrided buried oxide and method of fabricating
KR100456526B1 (ko) * 2001-05-22 2004-11-09 삼성전자주식회사 식각저지막을 갖는 에스오아이 기판, 그 제조방법, 그위에 제작된 에스오아이 집적회로 및 그것을 사용하여에스오아이 집적회로를 제조하는 방법
US6759282B2 (en) * 2001-06-12 2004-07-06 International Business Machines Corporation Method and structure for buried circuits and devices
US6358806B1 (en) * 2001-06-29 2002-03-19 Lsi Logic Corporation Silicon carbide CMOS channel
JP2003031495A (ja) * 2001-07-12 2003-01-31 Hitachi Ltd 半導体装置用基板の製造方法および半導体装置の製造方法
EP1306890A2 (en) * 2001-10-25 2003-05-02 Matsushita Electric Industrial Co., Ltd. Semiconductor substrate and device comprising SiC and method for fabricating the same
JP2003173951A (ja) * 2001-12-04 2003-06-20 Tokyo Electron Ltd 電子ビーム描画用マスクの製造方法および電子ビーム描画用マスクブランクス
JP2003229577A (ja) 2002-02-06 2003-08-15 Sony Corp 半導体装置の製造方法。
US6649492B2 (en) * 2002-02-11 2003-11-18 International Business Machines Corporation Strained Si based layer made by UHV-CVD, and devices therein
US6562703B1 (en) * 2002-03-13 2003-05-13 Sharp Laboratories Of America, Inc. Molecular hydrogen implantation method for forming a relaxed silicon germanium layer with high germanium content
JP2003289144A (ja) 2002-03-28 2003-10-10 Toshiba Corp 半導体装置およびその製造方法
US20030227057A1 (en) * 2002-06-07 2003-12-11 Lochtefeld Anthony J. Strained-semiconductor-on-insulator device structures

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6593641B1 (en) * 2001-03-02 2003-07-15 Amberwave Systems Corporation Relaxed silicon germanium platform for high speed CMOS electronics and high speed analog circuits
WO2002080241A1 (en) * 2001-03-31 2002-10-10 International Business Machines Corporation Method of forming strained silicon on insulator (ssoi) and structures formed thereby
US20030025131A1 (en) * 2001-08-06 2003-02-06 Massachusetts Institute Of Technology Formation of planar strained layers
CN1416159A (zh) * 2001-10-30 2003-05-07 夏普公司 硅锗/绝缘体上外延硅互补金属氧化物半导体及其制造方法

Also Published As

Publication number Publication date
TWI225283B (en) 2004-12-11
US20040173790A1 (en) 2004-09-09
CN1259692C (zh) 2006-06-14
TW200418131A (en) 2004-09-16
SG125932A1 (en) 2006-10-30
US6911379B2 (en) 2005-06-28
CN1527357A (zh) 2004-09-08
CN1790619A (zh) 2006-06-21

Similar Documents

Publication Publication Date Title
CN100378918C (zh) 应变半导体覆绝缘层型基底及其制造方法
US7485541B2 (en) Creation of high mobility channels in thin-body SOI devices
US7390725B2 (en) Strained silicon on insulator from film transfer and relaxation by hydrogen implantation
JP3512701B2 (ja) 半導体装置及びその製造方法
US7911016B2 (en) Method and structure for fabricating multiple tiled regions onto a plate using a controlled cleaving process
US6991998B2 (en) Ultra-thin, high quality strained silicon-on-insulator formed by elastic strain transfer
TWI264061B (en) Strained silicon-on-insulator (SSOI) and method to form same
CN100405534C (zh) 半导体结构的制造方法
US7253080B1 (en) Silicon-on-insulator semiconductor wafer
CN100388415C (zh) 半导体材料和形成半导体材料的方法
US10217812B2 (en) Silicon-on-insulator chip having multiple crystal orientations
US7265030B2 (en) Method of fabricating silicon on glass via layer transfer
US6995427B2 (en) Semiconductor structure for providing strained crystalline layer on insulator and method for fabricating same
JP2007535802A5 (zh)
JP2009105427A (ja) 半導体基板の製造方法
US20110086473A1 (en) Hybrid orientation semiconductor structure with reduced boundary defects and method of forming same
US20060220129A1 (en) Hybrid fully SOI-type multilayer structure
JP4296726B2 (ja) 半導体基板の製造方法及び電界効果型トランジスタの製造方法
JP2004342819A (ja) 半導体基板およびその製造方法
CN2720639Y (zh) 应变半导体覆绝缘层型基底
Ghyselen et al. Strained Silicon on Insulator wafers made by the Smart Cut™ technology

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CX01 Expiry of patent term
CX01 Expiry of patent term

Granted publication date: 20080402