CN100382007C - 用于从流欠载/过载状况中恢复的装置、系统与方法 - Google Patents

用于从流欠载/过载状况中恢复的装置、系统与方法 Download PDF

Info

Publication number
CN100382007C
CN100382007C CNB2004800340807A CN200480034080A CN100382007C CN 100382007 C CN100382007 C CN 100382007C CN B2004800340807 A CNB2004800340807 A CN B2004800340807A CN 200480034080 A CN200480034080 A CN 200480034080A CN 100382007 C CN100382007 C CN 100382007C
Authority
CN
China
Prior art keywords
sampling block
grouping
block
stream
controller
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CNB2004800340807A
Other languages
English (en)
Other versions
CN1882910A (zh
Inventor
佐哈尔·博金
布伦特·沙特兰德
小阿瑟·亨特
米希尔·沙赫
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Intel Corp
Original Assignee
Intel Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Intel Corp filed Critical Intel Corp
Publication of CN1882910A publication Critical patent/CN1882910A/zh
Application granted granted Critical
Publication of CN100382007C publication Critical patent/CN100382007C/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/16Sound input; Sound output
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • GPHYSICS
    • G10MUSICAL INSTRUMENTS; ACOUSTICS
    • G10LSPEECH ANALYSIS OR SYNTHESIS; SPEECH RECOGNITION; SPEECH OR VOICE PROCESSING; SPEECH OR AUDIO CODING OR DECODING
    • G10L19/00Speech or audio signals analysis-synthesis techniques for redundancy reduction, e.g. in vocoders; Coding or decoding of speech or audio signals, using source filter models or psychoacoustic analysis
    • G10L19/0018Speech coding using phonetic or linguistical decoding of the source; Reconstruction using text-to-speech synthesis

Abstract

描述了用来从流欠载和/或过载状况中恢复的机器可读介质、方法和装置。在一些实施方案中,音频控制器可以抛弃所述流的任何不完整采样块。

Description

用于从流欠载/过载状况中恢复的装置、系统与方法
技术领域
本发明涉及数据流欠载和/或过载的恢复。
背景技术
音频编解码器可以向音频控制器提供比该音频控制器被编程为可接受的采样数量更多的采样。如果该音频控制器不能接受这些额外的采样,则所述额外的采样可能会由于过载(over-run)而丢失。相反地,如果音频编解码器向音频控制器提供比该音频控制器被编程为可接受的数据量要少的数据,则该音频控制器可能会由于欠载(under-run)而将来自所述音频编解码器的其他数据解释为一个或更多个采样。欠载和过载这两种情况都可能导致音频质量降低和/或错误的情况。
发明内容
根据本发明的一个方面,提供了一种用于从流欠载和/或过载状况中恢复的方法,所述方法包括接收包括流的一个或更多个采样块的分组,以及在检测到所述分组的终点后,抛弃剩余的所述分组的任何不完整采样块。
根据本发明的另一方面,提供了一种用于从流欠载和/或过载状况中恢复的装置,所述装置包括存储器接口,所述存储器接口用来访问存储器,链路控制器,所述链路控制器用来接收包括多个采样块的分组,并且用来抛弃所述分组的不完整采样块。直接存储器访问(DMA)控制器,所述DMA控制器用来从所述链路控制器接收完整采样块,并且用来通过所述存储器接口将所述完整采样块传输给所述存储器。
根据本发明的再一方面,提供了一种用于从流欠载和/或过载状况中恢复的系统,所述系统包括处理器、存储器、音频控制器和音频编解码器,其中所述处理器通过向所述音频控制器提供所述音频编解码器的流的流标识符和所述流的采样块长度,配置所述音频控制器来处理所述流,以及响应于接收具有所述相关联的流标识符的分组,所述音频控制器基于所述流的所述采样块长度分类所述分组的采样块,向所述存储器传输被分类为完整采样块的采样块,并且抛弃被分类为不完整采样块的采样块。
附图说明
在附图中以示例性而非限定性的方式图示说明了这里所描述的发明。为了图示说明的简单和明晰,图中的要素没有必要按比例绘制。例如,为了清晰,一些要素的尺寸可能相对于其他要素被夸大。此外,在被认为适当的地方,在这些图中重复了参考标号,以指示对应或者类似的要素。
图1示出具有音频控制器的计算设备的实施方案。
图2示出由图1的音频控制器所传输的帧的实施方案。
图3示出图1的音频控制器的流量(flow)控制方法的实施方案。
具体实施方式
以下内容描述了数据流技术。在以下描述中,阐述了大量具体的细节,例如逻辑实现、操作码、指定操作数的方式、资源划分/共享/复制的实现、系统组件的类型和相互关系、以及逻辑划分/综合选择,以便提供对本发明更完整的理解。然而,本领域的技术人员将会理解,没有这些具体的细节也可以实现本发明。此外,没有详细地示出控制结构、门级电路和全部软件指令序列,以免模糊了本发明。本领域的普通技术人员利用所包括的描述,无需非常规的试验(undue experimentation)就能够实现适当的功能。
在说明书中提及“一种实施方案”、“实施方案”、“一种示例性的实施方案”等都是指所描述的实施方案可以包括具体的特点、结构或特性,但是并非每种实施方案都一定要包括所述具体的特点、结构或特性。而且,这些短语不一定是指同一种实施方案。此外,当关于某种实施方案来描述具体的特点、结构或特性时,认为无论是否明确地指出,本领域的技术人员在其知识范围内都可以结合其他实施方案来实现这种特点、结构或特性。
可以用硬件、固件、软件或它们的组合来实现本发明的实施方案。本发明的实施方案也可以实现为存储在机器可读介质上的指令,这些指令可被一个或更多个处理器读取并执行。机器可读介质可以包括用于存储或发送机器(例如计算设备)可读形式的信息的任何机制。例如,机器可读介质可以包括只读存储器(ROM);随机访问存储器(RAM);磁盘存储介质;光存储介质;闪存设备;电、光、声或其他形式的传播信号(例如载波、红外线信号、数字信号等),以及其他介质。
图1中示出计算设备100的实施方案。计算设备可以包括处理器100和经由处理器总线104相互耦合的芯片组102。芯片组102可以包括一个或更多个集成电路封装(package)或芯片,所述集成电路封装或芯片将处理器100耦合到存储器106和音频控制器108。芯片组102还可以经由一条或更多条总线112将处理器耦合到计算设备的其他组件110(例如BIOS固件、键盘、鼠标、存储设备、网络接口等等)。在一个实施方案中,芯片组102可以包括存储器控制器114,以经由存储器总线116访问存储器106。存储器控制器114可以响应于与处理器100、音频控制器108以及计算设备的其他组件110相关联的存储器事务(transaction),对存储器106进行访问。此外,存储器106可以包括提供可寻址存储位置的各种存储器件,存储器控制器114可以从所述可寻址位置读取数据,或是向所述可寻址位置写入数据。特别地,存储器106可以包括一种或更多种不同种类的存储设备,例如DRAM(动态随机访问存储器)设备、SDRAM(同步DRAM)设备、DDR(双倍数据率)SDRAM设备,或其他存储设备。
音频控制器108可以控制存储器106和音频编解码器118之间的数据流量。音频控制器108可以集成在芯片组102中。然而,如所描绘的,音频控制器108也可以从芯片组102中分离出来。在这样的实施方案中,音频控制器108可以包括总线接口120、链路控制器122,以及一个或更多个DMA(直接存储器访问)控制器124。音频控制器108的总线接口120可以将音频控制器108耦合到芯片组102的总线接口120,从而成为音频控制器108到存储器106的接口,所述存储器106耦合到芯片组102的存储器控制器114。
通过控制音频控制器108和编解码器118之间的链路,链路控制器122可以为音频控制器108提供到音频总线126以及耦合到音频总线126的编解码器11 8的接口。在一个实施方案中,音频总线126可以包括一个或更多个从每个编解码器118到音频控制器108的点对点串行输入链路。音频总线126还可以包括从音频控制器108到编解码器118的广播串行输出链路。链路控制器122可以生成帧128,并且可以根据音频总线协议经由音频总线126的链路接收帧128。
在一个实施方案中,每个DMA控制器124可以由处理器100单独地编程,以在存储器106的缓存和一个或更多个编解码器118之间引流(stream)数据。音频编解码器118可以与结合在计算设备中和/或以别的方式耦合到计算设备的声卡、调制解调器、传真机、音频捕捉设备等相对应。在一个实施方案中,音频编解码器118可以集成到芯片组102中,可以安装在计算设备的主板上,可以安装在耦合到计算设备的附加卡(add-incard)上,和/或可以是耦合到计算设备的接口端口(未示出)的外部设备(例如坞站(docking station)、音频混频器等)的一部分。
如图2中所示出,链路控制器122可以通过帧128从编解码器118接收音频流,所述帧128是由音频总线控制链路的控制信号130和音频总线串行数据输入链路的数据信号132所定义。特别地,控制信号130可以包括帧同步134,以指示帧128的开始。如所示出的,帧128可以包括命令/响应136、一个或更多个流标签(tag)、一个或更多个分组(packet)140以及可选的空字段(null field)142。命令/响应136可以包括请求帧128的接收者执行一些动作的命令,和/或可以包括对之前帧128的命令的响应。
一般来说,流标签138可以指示分组140的开始,可以标示该分组140与哪个流相关联,并且可以指示分组140的长度。在一个实施方案中,帧128的每个流标签138可以包括流标识符(ID)144,所述流标识符指示该分组140与哪个流相关联。此外,每个流标签138可以包括实际分组长度146,所述实际分组长度指示后续分组140的长度(例如字节(byte)的数量)。流标签138可以允许编解码器118在单个帧128内传输多个流和/或单个流的多个分组140。此外,空字段142可以包括填充(pad)位/字节,它们将帧128扩展到固定长度或是某个帧单元长度的倍数。在另一个实施方案中,空字段142可以与音频链路的静止(quiescent)时段相关联,在该静止时段中没有数据被传送。
如所示出的,每个分组140可以包括一个或更多个采样块148和可选空填充(null pad)150。空填充150可以将分组140填充到固定的分组长度或填充到某个帧单元长度的倍数。在另一个实施方案中,空填充150可以与音频链路的静止时段相关联,在该静止时段中没有数据被传送。分组140的每个采样块148可以包括用于多条通道(channel)中每条通道的单独的采样。例如,立体声采样块148可以包括右通道采样152和左通道采样152,所述左、右通道采样与在立体声音频信号期间的相同采样点相关联。类似地,5.1采样块148可以包括中间通道采样152、前右通道采样152、前左通道采样152、后右通道采样152、后右通道采样152以及低音通道采样152,所有这些采样都与在5.1通道音频信号期间的相同采样点相关联。
在一个实施方案中,处理器100可以以要从编解码器118传输到存储器106的缓冲区(buffer)的流的特性来编程音频控制器108。特别地,处理器100可以向该流分配DMA控制器124,可以设置采样长度(例如每个采样152的位的数量),可以设置采样块长度(例如每个采样块148的字节数量或采样152的数量),并且可以设置预期的分组长度(例如每个分组140的采样块数量或字节数量),以指示在每个分组140中编解码器118的预期发送量。
在这样的环境中,如果编解码器118发送分组140,所述分组140具有的实际分组长度146大于音频控制器118被配置为可接受的预期分组长度,则可能发生过载。在一个实施方案中,音频控制器108可以通过接受分组140的附加采样块148来从上述过载中恢复过来,因为所述附加采样块148是分组140的有效采样块148。如果编解码器1 18发送分组140,该分组140具有的实际分组长度146是采样块长度的非整数倍,则也可能发生过载/欠载。在一个实施方案中,音频控制器可以通过丢弃或抛弃任何不完整的(partial)采样块148来从过载/欠载状况中恢复过来。此外,如果编解码器118发送分组140,该分组140具有的实际分组长度146小于音频控制器124被配置为可接受的预期分组长度,则可能发生欠载。在一个实施方案中,音频控制器124可以通过仅接受分组140的已发送采样块148来从上述欠载中恢复过来,因为已发送采样块148是分组140仅有的有效采样块148。
图3中所示为音频控制器108从流过载和/或欠载中恢复的方法的实施方案。在方框200,处理器100可以编程音频控制器108,和/或音频控制器108可以另外配置为处理编解码器118的音频流。在一个实施方案中,处理器100可以通过向链路控制器122和/或DMA控制器124提供流的流ID 144,从而将该流分配给音频控制器108的DMA控制器124。此外,处理器100可以向链路控制器和/或DMA控制器124提供流的采样长度、采样块长度以及预期分组长度。
在方框202,音频控制器108可以从编解码器118接收流标签138,所述流标签138具有流ID 144,以及指示与该流标签138相关联的分组的字节数量的实际分组长度146。在方框204中,链路控制器122可以基于接收的实际分组长度146更新TBR(将要被接收)值。在一个实施方案中,链路控制器122可以通过将TBR值设置为等于接收的实际分组长度146来更新TBR值,从而指示将要被接收的分组140的字节数量。
在方框206,链路控制器可以确定是否已达到分组140的终点(end)。在一个实施方案中,链路控制器122可以基于用于该分组140的TBR值来确定已达到分组140的终点。特别地,响应于TBR值与分组终点值(例如0)具有预定关系(例如小于或等于),链路控制器122可以确定已达到分组140的终点。链路控制器122还可以响应于检测到以信号通知(signal)另一帧128开始的帧同步134和/或以信号通知帧128的另一分组开始的流标签138,确定已达到分组140的终点。
在方框208,响应于检测到分组140的终点,链路控制器122可以使分配给接收的分组140的流的DMA控制器124将接收的完整采样块148传输到存储器106的缓冲区。如所描绘的,DMA控制器124可以在向存储器106传输完整采样块148之前等待,直到流的终点,这可以提高向存储器106的传输效率。然而,在其他实施方案中,DMA控制器124可以更频繁地向存储器106传输完整的采样块148,以减少接收到完整采样块148的时刻与可在存储器106中获得所述完整采样块148的时刻之间的延时(latency)。
然而,如果链路控制器122没有检测到分组140的终点,则在方框210中,链路控制器122可以确定是否还有分组140的一个或更多个额外的完整采样块148将可以被接收。在一个实施方案中,链路控制器122可以基于TBR值确定可以被接收的额外的完整采样块148。特别地,音频控制器可以响应于确定TBR值与分组140的采样块长度具有预定的关系(例如,小于或等于),来确定分组140的额外完整采样块148可以被接收。在方框212,响应于确定额外完整采样块148不被接收,链路控制器122可以通过在检测到分组140的终点之前抛弃任何接收的分组数据来抛弃不完整的采样块。在一个实施方案中,响应于检测到以信号通知下一帧128开始的帧同步134、以信号通知帧128的另一分组140开始的流标签138或指示当前分组140终点的TBR值,链路控制器122可以确定已达到分组140的终点。
在方框214,链路控制器122可以缓冲从音频编解码器118接收的数据,并且可以针对同步事件(例如帧同步)监测控制信号130。在方框216,链路控制器122可以确定是否已接收到完整的采样块148。在一个实施方案中,链路控制器122可以将具有已定义字节数量的采样块148分类为完整采样块148,并且将具有字节数量比已定义字节数量少的采样块148分类为不完整采样块。在方框218,响应于确定已经接收到完整采样块148,DMA控制器124可以接受完整的采样块148,并且可以相应地更新TBR值。在一个实施方案中,DMA控制器124可以通过从TBR值中减去采样块长度或完整采样块148的字节数量来更新TBR值。接着,DMA控制器124可以返回到方框206,以确定是否已达到分组140的终点。响应于确定到此时仅仅已接收到不完整采样块148,DMA控制器124可以返回到方框214,以接收采样块148的剩余部分。
参照示例性的实施方案描述了本发明的某些特征。然而,这些描述不想被解释为限定性的。示例性实施方案的各种修改以及本发明的其他实施方案(它们对本发明所属领域的技术人员来说是很明显的)被视为落在本发明的精神和范围内。

Claims (22)

1.一种用于从流欠载和/或过载状况中恢复的方法,包括
接收包括流的一个或更多个采样块的分组,以及
在检测到所述分组的终点后,抛弃剩余的所述分组的任何不完整采样块。
2.如权利要求1所述的方法,还包括
接收所述分组的实际分组长度,以及
基于所述实际分组长度检测所述分组的所述终点。
3.如权利要求1所述的方法,还包括响应于接收所述流的同步信号,检测所述分组的所述终点。
4.如权利要求1所述的方法,还包括响应于检测所述流的另一个分组,检测所述分组的所述终点。
5.如权利要求1所述的方法,还包括
接收指示所述分组的完整采样块数量的预期分组长度,
接收指示所述分组的完整采样块数量的实际分组长度,以及
尽管所述预期分组长度指示比所述实际分组长度更少的完整采样块数量,接受所述实际分组长度所指示的所述完整采样块数量。
6.如权利要求1所述的方法,还包括
接收指示所述分组的完整采样块数量的预期分组长度,
接收指示所述分组的完整采样块数量的实际分组长度,以及
尽管所述预期分组长度指示比所述实际分组长度更多的完整采样块数量,仅接受所述实际分组长度所指示的所述完整采样块数量。
7.如权利要求1所述的方法,还包括仅仅向存储器的缓冲区传输所述分组的完整采样块。
8.如权利要求1所述的方法,还包括将任何具有的字节数比定义的字节数少的采样块分类为不完整的采样块。
9.一种用于从流欠载和/或过载状况中恢复的装置,包括
存储器接口,所述存储器接口用来访问存储器,
链路控制器,所述链路控制器用来接收包括多个采样块的分组,并且用来抛弃所述分组的不完整采样块。
直接存储器访问(DMA)控制器,所述DMA控制器用来从所述链路控制器接收完整采样块,并且用采通过所述存储器接口将所述完整采样块传输给所述存储器。
10.如权利要求9所述的装置,其中所述链路控制器还将任何具有的字节数比定义的字节数少的采样块分类为不完整的采样块。
11.如权利要求9所述的装置,其中所述链路控制器还
接收所述分组的流标识符,以及
响应于确定DMA控制器已经被配置为处理与所述流标识符相关联的流,向所述DMA控制器传输所述完整采样块。
12.如权利要求9所述的装置,其中所述链路控制器
用预期分组长度进行配置,所述预期分组长度指示预期用于所述流的每个分组的完整采样块数量,
接收指示所述分组的完整采样块数量的实际分组长度,以及
尽管所述预期分组长度指示比所述实际分组长度更少的完整采样块数量,接受所述实际分组长度所指示的所述完整采样块数量。
13.如权利要求9所述的装置,其中所述链路控制器
用预期分组长度进行配置,所述预期分组长度指示预期用于所述流的每个分组的完整采样块数量,
接收指示所述分组的完整采样块数量的实际分组长度,以及
尽管所述预期分组长度指示比所述实际分组长度更多的完整采样块数量,仅接受所述实际分组长度所指示的所述完整采样块数量。
14.如权利要求9所述的装置,其中所述分组的每个采样块至少包括第一音频通道的第一采样和第二音频通道的第二采样。
15.如权利要求14所述的装置,其中所述链路控制器将任何具有的字节数比定义的字节数少的采样块分类为不完整的采样块。
16.一种用于从流欠载和/或过载状况中恢复的系统,所述系统包括处理器、存储器、音频控制器和音频编解码器,其中
所述处理器通过向所述音频控制器提供所述音频编解码器的流的流标识符和所述流的采样块长度,配置所述音频控制器来处理所述流,以及
响应于接收具有所述相关联的流标识符的分组,所述音频控制器基于所述流的所述采样块长度分类所述分组的采样块,向所述存储器传输被分类为完整采样块的采样块,并且抛弃被分类为不完整采样块的采样块。
17.如权利要求16所述的系统,其中所述音频控制器将具有的字节数比所述采样块长度锁定义的字节数少的采样块分类为不完整的采样块。
18.如权利要求16所述的系统,其中
所述处理器在所述存储器内为所述流分配缓冲区,在所述存储器内为另一流分配另一缓冲区,并且配置所述音频控制器来处理所述另一流,以及
所述音频控制器向所述流的所述缓冲区传输所述流的完整采样块,并且向所述另一流的所述另一缓冲区传输所述另一流的完整采样块。
19.如权利要求18所述的系统,其中所述音频控制器从所述音频编解码器接收所述流和所述另一流。
20.如权利要求18所述的系统,其中所述音频控制器从所述音频编解码器接收所述流,并且从另一音频编解码器接收所述另一流。
21.如权利要求16所述的系统,其中
所述处理器还通过向所述音频控制器提供预期分组长度来为所述流配置所述音频控制器,所述预期分组长度指示预期用于所述流的每个分组的完整采样块数量,以及
尽管所述预期分组长度指示比实际分组长度更少的完整采样块数量,所述音频控制器向所述存储器传输所述实际分组长度所指示的所述完整采样块数量。
22.如权利要求16所述的系统,其中
所述处理器还通过向所述音频控制器提供预期分组长度来为所述流配置所述音频控制器,所述预期分组长度指示预期用于所述流的每个分组的完整采样块数量,以及
尽管所述预期分组长度指示比实际分组长度更多的完整采样块数量,所述音频控制器仅向所述存储器传输所述实际分组长度所指示的所述完整采样块数量。
CNB2004800340807A 2003-11-25 2004-11-10 用于从流欠载/过载状况中恢复的装置、系统与方法 Expired - Fee Related CN100382007C (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US10/723,135 2003-11-25
US10/723,135 US7370125B2 (en) 2003-11-25 2003-11-25 Stream under-run/over-run recovery

Publications (2)

Publication Number Publication Date
CN1882910A CN1882910A (zh) 2006-12-20
CN100382007C true CN100382007C (zh) 2008-04-16

Family

ID=34592177

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB2004800340807A Expired - Fee Related CN100382007C (zh) 2003-11-25 2004-11-10 用于从流欠载/过载状况中恢复的装置、系统与方法

Country Status (7)

Country Link
US (2) US7370125B2 (zh)
KR (1) KR100874286B1 (zh)
CN (1) CN100382007C (zh)
DE (1) DE112004002178B4 (zh)
GB (1) GB2423845B (zh)
TW (1) TWI287710B (zh)
WO (1) WO2005055048A2 (zh)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7568057B2 (en) * 2006-12-19 2009-07-28 Intel Corporation Method and apparatus for maintaining synchronization of audio in a computing system
US7774520B2 (en) * 2006-12-19 2010-08-10 Intel Corporation Method and apparatus for maintaining synchronization of audio in a computing system
TW201005537A (en) * 2008-07-29 2010-02-01 Ralink Technology Corp Controller, method, system and program for direct memory access
AU2010325897A1 (en) * 2009-12-04 2012-06-21 Tivo Inc. Multifunction multimedia device
US8719457B2 (en) 2011-04-17 2014-05-06 Apple Inc. Efficient connection management in a SAS target
US8869162B2 (en) 2011-04-26 2014-10-21 Microsoft Corporation Stream processing on heterogeneous hardware devices
SG11202003199VA (en) 2017-11-01 2020-05-28 Razer Asia Pacific Pte Ltd Method and apparatus for resampling audio signal

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2283152A (en) * 1993-10-19 1995-04-26 Ibm Audio transmission over a computer network
US6363428B1 (en) * 1999-02-01 2002-03-26 Sony Corporation Apparatus for and method of separating header information from data in an IEEE 1394-1995 serial bus network
WO2003050693A1 (en) * 2001-12-11 2003-06-19 Nokia Corporation Asynchronous serial data interface

Family Cites Families (30)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5530941A (en) * 1990-08-06 1996-06-25 Ncr Corporation System and method for prefetching data from a main computer memory into a cache memory
US5452432A (en) * 1990-08-14 1995-09-19 Chips And Technologies, Inc. Partially resettable, segmented DMA counter
US5303302A (en) * 1992-06-18 1994-04-12 Digital Equipment Corporation Network packet receiver with buffer logic for reassembling interleaved data packets
US5794070A (en) * 1993-06-30 1998-08-11 Intel Corporation Method and apparatus for fast DMA transfer on an industry standard architecture (ISA) bus
US5708849A (en) * 1994-01-26 1998-01-13 Intel Corporation Implementing scatter/gather operations in a direct memory access device on a personal computer
US5664197A (en) * 1995-04-21 1997-09-02 Intel Corporation Method and apparatus for handling bus master channel and direct memory access (DMA) channel access requests at an I/O controller
US5729762A (en) * 1995-04-21 1998-03-17 Intel Corporation Input output controller having interface logic coupled to DMA controller and plurality of address lines for carrying control information to DMA agent
US5805842A (en) * 1995-09-26 1998-09-08 Intel Corporation Apparatus, system and method for supporting DMA transfers on a multiplexed bus
US5678009A (en) * 1996-02-12 1997-10-14 Intel Corporation Method and apparatus providing fast access to a shared resource on a computer bus
US5838678A (en) * 1996-07-24 1998-11-17 Davis; Joseph W. Method and device for preprocessing streams of encoded data to facilitate decoding streams back-to back
US6131127A (en) * 1997-09-24 2000-10-10 Intel Corporation I/O transactions on a low pin count bus
US6157970A (en) * 1997-09-24 2000-12-05 Intel Corporation Direct memory access system using time-multiplexing for transferring address, data, and control and a separate control line for serially transmitting encoded DMA channel number
US6119189A (en) * 1997-09-24 2000-09-12 Intel Corporation Bus master transactions on a low pin count bus
US6567853B2 (en) * 1997-12-08 2003-05-20 International Business Machines Corporation Scalable I/O system for the efficient transfer of storage device data by a non-server reconnection
US6151654A (en) * 1997-12-24 2000-11-21 Intel Corporation Method and apparatus for encoded DMA acknowledges
US6456719B1 (en) * 1998-01-16 2002-09-24 Winbond Electronics Corp. Compressed audio error concealment apparatus and method
US5996038A (en) * 1998-01-26 1999-11-30 Intel Corporation Individually resettable bus expander bridge mechanism
US6108743A (en) * 1998-02-10 2000-08-22 Intel Corporation Technique for performing DMA including arbitration between a chained low priority DMA and high priority DMA occurring between two links in the chained low priority
US6275242B1 (en) * 1998-12-31 2001-08-14 Intel Corporation Method and apparatus for terminating direct memory access transfers from system memory to a video device
US6401144B1 (en) * 1999-02-26 2002-06-04 Intel Corporation Method and apparatus for managing data transfers between peripheral devices by encoding a start code in a line of data to initiate the data transfers
US6283152B1 (en) * 1999-03-01 2001-09-04 Cor-Val, Inc. Multiple sleeve valve assembly
US6385671B1 (en) * 1999-03-29 2002-05-07 Intel Corporation Method/apparatus for flushing DMA transmit packet in FIFO when self-ID code generated by counter after bus reset is different than FIFO message self-ID field
US6438686B1 (en) * 1999-04-20 2002-08-20 Intel Corporation Method and apparatus for eliminating contention with dual bus masters
GB9915327D0 (en) * 1999-06-30 1999-09-01 Nortel Networks Corp Packet interface and method of packetizing information
US6560657B1 (en) * 1999-12-23 2003-05-06 Intel Corporation System and method for controlling peripheral devices
US6567953B1 (en) 2000-03-29 2003-05-20 Intel Corporation Method and apparatus for host-based validating of data transferred between a device and a host
US20020018474A1 (en) * 2000-06-01 2002-02-14 Seabridge Ltd. Efficient packet transmission over ATM
WO2002071736A2 (en) * 2001-03-05 2002-09-12 Intervideo, Inc. Systems and methods of error resilience in a video decoder
WO2002084957A2 (en) * 2001-04-13 2002-10-24 Motorola, Inc., A Corporation Of The State Of Delaware Manipulating data streams in data stream processors
US20040190631A1 (en) * 2003-03-31 2004-09-30 Girish Hulmani PES data processing

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2283152A (en) * 1993-10-19 1995-04-26 Ibm Audio transmission over a computer network
US6363428B1 (en) * 1999-02-01 2002-03-26 Sony Corporation Apparatus for and method of separating header information from data in an IEEE 1394-1995 serial bus network
WO2003050693A1 (en) * 2001-12-11 2003-06-19 Nokia Corporation Asynchronous serial data interface

Also Published As

Publication number Publication date
KR100874286B1 (ko) 2008-12-18
WO2005055048A2 (en) 2005-06-16
GB2423845B (en) 2007-07-11
US7370125B2 (en) 2008-05-06
GB2423845A (en) 2006-09-06
GB0608260D0 (en) 2006-06-07
TW200528997A (en) 2005-09-01
US20050114564A1 (en) 2005-05-26
DE112004002178T5 (de) 2008-03-06
TWI287710B (en) 2007-10-01
US7694044B2 (en) 2010-04-06
KR20060087612A (ko) 2006-08-02
CN1882910A (zh) 2006-12-20
DE112004002178B4 (de) 2011-03-17
WO2005055048A3 (en) 2006-01-12
US20080250183A1 (en) 2008-10-09

Similar Documents

Publication Publication Date Title
CN1902613B (zh) 为串行点到点链路通过非数据符号处理进行通道到通道的偏斜校正
US5796739A (en) Subscriber input/output device of high-speed packet switching system with parallel common bus type
CN101594306B (zh) 为分组报头提供前缀
KR910019369A (ko) 미디어 액세스제어/호스트 시스템 인터페이스를 수행하기 위한 방법 및 장치
JPH021652A (ja) 情報伝送方式
US6934301B2 (en) Method and apparatus for converting data packets between a higher bandwidth network and a lower bandwidth network
US7694044B2 (en) Stream under-run/over-run recovery
CN1326057C (zh) 用于与总线连接的总线系统和总线接口
US20060227768A1 (en) System and method for communicating between a computer cluster and a remote user interface
US5682387A (en) Demand assign multiplexer providiing efficient demand assign function in multimedia systems having statistical multiplexing transmission
RU2142646C1 (ru) Система для мультиплексирования/демультиплексирования данных межпроцессорного обмена в режиме асинхронной передачи при обмене в режиме асинхронной передачи
AU596459B2 (en) Data transfer system having transfer discrimination circuit
CN105915518A (zh) 一种以太网数据帧实时解析方法及装置
KR20110134465A (ko) 데이터 전송 시스템 및 그 데이터 판독 방법
US4974225A (en) Data receiver interface circuit
CN103701715A (zh) 基于多路e1通道的以太网数据包发送、接收方法及装置
US20050143843A1 (en) Command pacing
Divia et al. Data Format over the ALICE DDL
CN105718401A (zh) 一种多路smii信号到一路mii信号的复用方法及系统
KR100200048B1 (ko) 엠팩-2 전송스트림 및 엠팩-1 시스템스트림 자동구분/처리시스템 및 방법
US7308004B1 (en) Method and apparatus of multiplexing and demultiplexing communication signals
CN114564441B (zh) 片上系统、数据处理方法及计算机设备
KR100499908B1 (ko) 오류 감시 장치 및 이를 운용하는 방법
CA1336103C (en) Data receiver interface circuit
US7447205B2 (en) Systems and methods to insert broadcast transactions into a fast data stream of transactions

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20080416

Termination date: 20171110

CF01 Termination of patent right due to non-payment of annual fee