CN100505549C - 模拟数字变换装置 - Google Patents

模拟数字变换装置 Download PDF

Info

Publication number
CN100505549C
CN100505549C CNB2005100521423A CN200510052142A CN100505549C CN 100505549 C CN100505549 C CN 100505549C CN B2005100521423 A CNB2005100521423 A CN B2005100521423A CN 200510052142 A CN200510052142 A CN 200510052142A CN 100505549 C CN100505549 C CN 100505549C
Authority
CN
China
Prior art keywords
signal
conversion unit
signal conversion
analog
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CNB2005100521423A
Other languages
English (en)
Other versions
CN1661922A (zh
Inventor
和田淳
谷邦之
小林重人
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sanyo Electric Co Ltd
Original Assignee
Sanyo Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from JP2004055221A external-priority patent/JP4141397B2/ja
Priority claimed from JP2004055220A external-priority patent/JP4086799B2/ja
Application filed by Sanyo Electric Co Ltd filed Critical Sanyo Electric Co Ltd
Publication of CN1661922A publication Critical patent/CN1661922A/zh
Application granted granted Critical
Publication of CN100505549C publication Critical patent/CN100505549C/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/12Analogue/digital converters
    • H03M1/34Analogue value compared with reference values
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/12Analogue/digital converters
    • H03M1/14Conversion in steps with each step involving the same or a different conversion means and delivering more than one bit
    • H03M1/16Conversion in steps with each step involving the same or a different conversion means and delivering more than one bit with scale factor modification, i.e. by changing the amplification between the steps
    • H03M1/162Conversion in steps with each step involving the same or a different conversion means and delivering more than one bit with scale factor modification, i.e. by changing the amplification between the steps the steps being performed sequentially in a single stage, i.e. recirculation type
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/12Analogue/digital converters
    • H03M1/14Conversion in steps with each step involving the same or a different conversion means and delivering more than one bit
    • H03M1/16Conversion in steps with each step involving the same or a different conversion means and delivering more than one bit with scale factor modification, i.e. by changing the amplification between the steps
    • H03M1/164Conversion in steps with each step involving the same or a different conversion means and delivering more than one bit with scale factor modification, i.e. by changing the amplification between the steps the steps being performed sequentially in series-connected stages
    • H03M1/167Conversion in steps with each step involving the same or a different conversion means and delivering more than one bit with scale factor modification, i.e. by changing the amplification between the steps the steps being performed sequentially in series-connected stages all stages comprising simultaneous converters
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/12Analogue/digital converters
    • H03M1/34Analogue value compared with reference values
    • H03M1/38Analogue value compared with reference values sequentially only, e.g. successive approximation type
    • H03M1/40Analogue value compared with reference values sequentially only, e.g. successive approximation type recirculation type
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/12Analogue/digital converters
    • H03M1/34Analogue value compared with reference values
    • H03M1/38Analogue value compared with reference values sequentially only, e.g. successive approximation type
    • H03M1/44Sequential comparisons in series-connected stages with change in value of analogue signal

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Analogue/Digital Conversion (AREA)

Abstract

提供一种通用性高的AD变换装置。AD变换装置具有包含多个信号变换单元,并使信号变换单元配置成多行多列的结构,该信号变换单元包括:AD变换电路,其将输入的模拟信号变换成规定位数的数字值;DA变换电路,其将AD变换电路的输出变换成模拟信号;减法电路,其从输入模拟信号中减去DA变换电路的输出信号;放大电路,其放大减法电路的输出信号。通过将信号变换单元进行各种组合而不用变更信号变换单元的布图,就可实现各种性能的AD变换装置。

Description

模拟数字变换装置
技术领域
本发明涉及信号变换技术,特别涉及将模拟信号变换到数字信号的模拟数字变换装置。
背景技术
作为用于将所输入的模拟信号变换到数字信号的电路的例子,有流水线(pipe line)型AD变换器(例如参考专利文献1)。流水线型AD变换器通过将进行低位模拟数字变换之信号变换单元多级连接而成,其通过各个信号变换单元阶段地进行AD变换。还提出了循环型AD变换器,其通过将包含减法放大输出部之信号变换单元的输出反馈到输入来通过相同的信号变换单元进行多次AD变换。
一般地,系统LSI上安装的模拟电路块是根据规定标准设计的。因此,当开发标准不同的模拟电路块时,必须进行重新设计。模拟电路块的设计、开发由于具有需要诸如布线配置、逻辑验证、试制、评价等很多工序,以及需要数月之开发周期的情况,因此其变成系统LSI开发的瓶颈。模拟数字变换电路也不例外,特别在近年达到惊人发展的图像和通信等领域中,对更高速和高精度AD变换电路的要求提高了,需要有缩短AD变换电路的开发周期的技术。
专利文献1:特开平9—275342号公报。
发明内容
本发明正是鉴于上述情况而提出,其目的在于提供一种通用性高的AD变换装置。
本发明的第一技术方案,提供一种模拟数字变换装置,其特征在于,包含多个信号变换单元,并将所述信号变换单元配置成多行多列;所述信号变换单元包括:AD变换电路,其将输入模拟信号变换成规定位数的数字值;DA变换电路,其将所述AD变换电路的输出变换成模拟信号;减法电路,其从所述输入模拟信号中减去所述DA变换电路的输出信号;多个所述信号变换单元当中的至少一个具有切换装置,其用于切换所述输入模拟信号的输入端或者切换该信号变换单元的输出模拟信号的输出端;所述切换装置是用于将所述输入端或者所述输出端与所述信号变换单元相连接的布线区域。通过将多个信号变换单元配置成矩阵形状,能够灵活地设计信号变换单元的组合和连接顺序等。
所述信号变换单元当中的至少一个还包括用于放大所述减法电路之输出信号的放大电路。由此,当通过使用信号变换单元的输出信号来获得更低位的数字信号时,能够提高变换精度。
所述信号变换单元当中的至少一个具有开关部,该开关部在该信号变换单元之输出模拟信号和来自该信号变换单元的外部的电路之信号之间,切换应输入哪一个来作为所述输入模拟信号。由此,有可能通过多次循环使用信号变换单元来进行AD变换,并能够减少电路面积。由于可以任意设定循环数,因此提高了设计的自由度。
所述信号变换单元当中的至少一个具有多个端子,该多个端子用于切换所述输入模拟信号的输入端或者该信号变换单元的输出模拟信号的输出端。在布线工序中,通过布线可以物理选择信号的输入端或者输出端。所述切换装置可以是开关元件。通过设置晶体管等开关元件,可以电选择信号的输入端或者输出端。由此,动态切换控制也变成可能,并且更加提高了AD变换装置的通用性。
本发明的第二技术方案,提供一种模拟数字变换装置,其特征在于,包括多个信号变换单元,每个信号变换单元包括将输入模拟信号变换成规定位数的数字值的AD变换电路、将所述AD变换电路的输出变换成模拟信号的DA变换电路、从所述输入模拟信号中减去所述DA变换电路的输出信号的减法电路;所述信号变换单元当中的至少一个具有开关元件,该开关元件被输入来自该信号变换单元的外部的电路之信号作为所述输入模拟信号,切换所述输入模拟信号的输入端或者所述信号变换单元的输出信号的输出端。
由于通过设置切换装置就能够自由地组合和使用信号变换单元的信号输入端或者输出端而不用变更信号变换单元的配置布图,因此能够实现根据各种标准的模拟数字变换装置。因此,能够提供通用性高的AD变换装置。多个信号变换单元可以配置成直线形状,也可以阵列配置成多行多列。
所述信号变换单元当中的至少一个还包括用于放大所述减法电路之输出信号的放大电路。由此,当通过使用信号变换单元的输出信号来获得更低位的数字信号时,能够提高变换精度。
所述信号变换单元当中的至少一个包括开关部,该开关部在该信号变换单元之输出信号和来自该信号变换单元的外部的电路之信号之间,切换应输入哪一个来作为所述输入模拟信号。由此,有可能通过多次循环使用信号变换单元来进行AD变换,并能够减少电路面积。由于可以任意设定循环数,因此提高了设计的自由度。
所述开关元件能够从所述信号变换单元相邻接的多个电路中选择所述输入端或者所述输出端。例如,由于能够从信号变换单元的上下左右所邻接的电路中选择出输入端或者输出端,因此可以在信号变换单元上下左右四边上配置切换装置。由此,使更加提高了设计的自由度。输入端或者输出端可以是其他的信号变换单元,也可以是除此之外的任意电路。
通过设置晶体管等开关元件,可以电选择信号的输入端或者输出端。由此,动态切换控制也变成可能,更加提高了AD变换装置的通用性。
模拟数字变换装置也可以包括用于控制所述开关元件之接通断开的切换控制装置。所述切换控制装置也可以基于该模拟数字变换装置所要求的性能,控制所述开关元件的接通断开。由于通过开关元件的接通断开,能够自由地变更信号变换单元的组合和连接顺序,因此能够与各种标准相对应。根据模拟数字变换装置所安装设备的操作模式,能够动态地变更模拟数字变换装置的性能。
当出现没有使用的信号变换单元时,所述切换控制装置通过控制所述开关元件的接通断开,降低向该信号变换单元的电力供应。可以断开向未使用之信号变换单元的电力供应。由此,能够降低AD变换装置的耗电。
根据本发明,能够提供通用性高的AD变换装置。
附图说明
图1是表示第一实施方式流水线型AD变换单元构成的示意图。
图2是表示第一实施方式循环型AD变换单元构成的示意图。
图3是表示现有AD变换装置构成的示意图。
图4是表示第一实施方式AD变换装置构成例子的示意图。
图5是表示图4所示AD变换装置之AD变换单元连接例的示意图。
图6是表示图4所示AD变换装置之AD变换单元连接例的示意图。
图7是表示第二实施方式流水线型AD变换单元构成的示意图。
图8是表示第二实施方式循环型AD变换单元构成的示意图。
图9是表示第二实施方式AD变换装置构成例子的示意图。
图10是表示图9所示AD变换装置之信号变换单元连接例的示意图。
图11是表示图9所示AD变换装置之信号变换单元连接例的示意图。
图12是表示第三实施方式流水线型AD变换单元构成的示意图。
图13是表示第三实施方式循环型AD变换单元构成的示意图。
图14是表示第三实施方式AD变换装置构成例子的示意图。
图中:10,50,80一流水线型AD变换单元;20,60,90—循环型AD变换单元;40,42,44,46,48—AD变换装置;11—放大电路;12—AD变换电路;13—DA变换电路;14—减法电路;15—放大电路;16—减法放大电路;17—编码器;18—输入端子;19—输出端子;72—输入切换部;74—输出切换部;76,78—开关元件;79—切换控制电路;SWI,SW2—开关元件。
具体实施方式
(第一实施方式)
本实施方式的AD变换装置具有将进行低位模拟数字变换的信号变换单元以多行多列进行阵列配置的结构。通过将信号变换单元不仅配置成直线形状,还将其配置成阵列,能够使布图(layout)自由度提高,并实现可与各种标准灵活对应的布图。作为各个信号变换单元,由于通过利用其操作已经确认的IP(知识产权),将其进行阵列配置而自由组合,可以设计出按照所要求标准的AD变换装置,因此其设计、开发所需要的周期以及成本等能够大幅度地减少。
图1表示第一实施方式信号变换单元10的构成。该信号变换单元10是流水线型AD变换装置的构成单位,以后称为“流水线型AD变换单元10”。流水线型AD变换单元10包括第一放大电路11、AD变换电路12、DA变换电路13以及减法放大电路16。减法放大电路16包括减法电路14和第二放大电路15。
输入端子18上输入的模拟信号Vin被输入到AD变换电路12,变换成规定位数的数字信号。该数字信号被输出到编码器17和DA变换电路13。DA变换电路13将从AD变换电路12输出的数字信号变换成模拟信号。此时,DA变换电路13将模拟信号放大2倍并输出到减法电路14。第一放大电路11采样保持输入的模拟信号Vin,将其2倍放大后输出到减法电路14。第一放大电路11和DA变换电路13的放大倍数可以是任意的,不局限于2倍。可以不设置第一放大电路11,此时,DA变换电路13不放大模拟信号而输出到减法电路14。减法电路14从由第一放大电路11输出的模拟信号中减去从DA变换电路输出的模拟信号。第二放大电路15将减法电路14的输出模拟信号2倍放大后输出。第二放大电路15的放大倍数是任意的,不局限于2倍。例如,当AD变换电路12将数字信号2位提取时,可以通过第一放大电路11和第二放大电路15来整体4倍放大。第二放大电路15的输出通过介入输出端子19被输出到外部,例如被输入到下一级的AD变换单元。
图2表示第一实施方式信号变换单元20的构成。该信号变换单元20是循环型AD变换装置的构成单位,以后称为“循环型AD变换单元20”。循环型AD变换单元20除了图1所示流水线型AD变换单元10的构成之外,还包括用于切换输入信号的开关元件SW1和SW2。当开关元件SW1为接通、开关元件SW2为断开时,在输入端子18上输入的模拟信号Vin被输入到AD变换电路12和第一放大电路11,并通过与流水线型AD变换单元10同样的操作提取出数字信号。这里,如果开关元件SW1变成断开、开关元件SW2变为接通时,第二放大电路15的输出模拟信号被反馈到AD变换电路12和第一放大电路11,并通过循环型AD变换单元20再次进行AD变换。这样,多次循环进行AD变换,最后,第二放大电路15的输出通过介入输出端子19被输出到外部,例如被输出到下一级的AD变换单元。当通过循环型AD变换单元20被AD变换到最低位时,第二放大电路15的输出可以不输出到外部,此时,也可以不设置输出端子19。循环型AD变换单元20由于通过控制循环数而能够改变性能,因此通过在AD变换装置中设置循环型AD变换单元20而使设计的自由度增加。
图3表示现有AD变换装置30的构成。AD变换装置30具有将图1所示流水线型AD变换单元10连接成直线形状的结构。这里,作为例子,各个流水线型AD变换单元10假设为具有在100MS/s(每秒兆采样)速度下提取3位数字信号之能力的单元。这种情况下,AD变换装置30在考虑冗余位之后,理论上具有在100MS/s下进行9位AD变换的能力。为了提高AD变换精度,在流水线型AD变换装置第二级以后的信号变换单元中,或者在通过将循环型AD变换单元进行多次循环使用之第二次以后的AD变换中,冗余位是在前级或者前次之AD变换中所获得位当中通过再次AD变换低位而获得的位。在这里,由于将冗余位假设为1位,在第2、3、4级之流水线型AD变换单元10中,将获得3—1=2位的数字信号。因此,在整体上获得3+2+2+2=9位的数字信号。以后,当提及AD变换装置的性能时,各个流水线型AD变换单元或者没有反馈时的循环型AD变换单元假定为在100MS/s下工作,以及假定将冗余位作为1位而算出总位数的理论值。
图4表示本实施方式AD变换装置40的构成。AD变换装置40具有将图1所示流水线型AD变换单元10或者图2所示循环型AD变换单元20阵列配置成多行多列的结构。图4中,尽管示出了将4个流水线型AD变换单元10或者循环型AD变换单元20阵列配置成2行2列的例子,但显然,也可以阵列配置成等于或大于3行,或者等于或大于3列。流水线型AD变换单元10和循环型AD变换单元20的组合可以是任意的,例如,可以将2个流水线型AD变换单元10和2个循环型AD变换单元20进行组合。也可以将循环型AD变换单元20不循环使用而只使用一次,从而用作为流水线型AD变换单元10的功能。
图3所示的现有流水线型AD变换装置30尽管根据信号的流动使流水线型AD变换单元10配置成直线形状,但象本实施方式的AD变换装置40那样,通过将AD变换单元2维阵列配置,能够灵活地设计与周围配置的其他电路之间的布线和布图等,即使在有诸如标准变更之类的情况下,不用使包含周围电路的大规模设计变更很大就能够进行灵活地对应。
图5(a)表示在图4所示AD变换装置40中连接流水线型AD变换单元10a和10b以及连接流水线型AD变换单元10c和10d的例子。假设使流水线型AD变换单元10的性能在100MS/s下为3位,则该AD变换装置40,理论上,在通过与时钟同步做成2系统结构的情况下用作为在100MS/s下获得5位数字信号之2系统的AD变换装置的作用,在通过将时钟反相进行交错(interleave)操作时用作为在200MS/s下获得5位数字信号之1系统的AD变换装置的作用。
图5(b)表示在图4所示AD变换装置40中将流水线型AD变换单元10a,10b,10c,以及10d从输入侧开始以10c,10a,10b,10d的顺序连接的例子。该AD变换装置40与图3所示现有AD变换装置30相同,理论上用作为在100MS/s下获得9位数字信号之AD变换装置的作用。
图6(a)表示在图4所示AD变换装置40中连接循环型AD变换单元20a和20b以及连接循环型AD变换单元20c和20d的例子。本例中,循环型AD变换单元20a和20c循环使用一次,循环型AD变换单元20b和20d循环使用两次。这里,所谓循环使用一次,意味着通过输入反馈一次来循环使用循环型AD变换单元20的输出信号,使得合计两次使用相同的循环型AD变换单元20。该AD变换装置40在通过与时钟同步做成2系统结构的情况下,理论上用作为在33MS/s下获得11位数字信号之2系统的AD变换装置的作用,在通过将时钟反相进行交错(interleave)操作时,理论上用作为在66MS/s下获得11位数字信号之1系统的AD变换装置的作用。
图6(b)表示在图4所示AD变换装置40中将循环型AD变换单元20a,20b,20c,以及20d从输入侧开始以20c,20a,20b,20d的顺序连接的例子。与图6(a)的情况相同,当循环使用1次循环型AD变换单元20a和20c以及循环使用2次循环型AD变换单元20b和20d时,该AD变换装置40由于在初始阶段之循环型AD变换单元20c的第一次AD变换下获得了3位、在以后1+2+3+3=9次AD变换下获得平均2位的数字信号,因此理论上用作为在33MS/s下获得21位数字信号之AD变换装置的作用。
这样,由于使用将AD变换单元纵横阵列配置的布图,只通过改变布线而不变更布图就能够比较容易地实现不同标准的AD变换装置。因此,能够实现通用性高的AD变换装置。将AD变换单元被阵列配置的电路构成预先登录在IP库中,可以在将来的LSI设计中利用。
(第二实施方式)
本实施方式中,在各个信号变换单元上设置了用于切换输入端或者输出端的切换装置。由此,通过自由组合信号变换单元而不变更布图,能够实现按照所要求标准的AD变换装置。在本实施方式中,作为切换装置,提出了这种技术,其设置了与邻接的其他信号变换单元或其他电路之间的布线区域,在制造时的布线工序中加入必要的布线,由此实现根据标准的AD变换装置。
图7表示本实施方式流水线型AD变换单元50的构成。本实施方式流水线型AD变换单元50除了图1所示第一实施方式流水线型AD变换单元10的构成之外,还包括用于切换输入端的输入切换部72和用于切换输出端的输出切换部74。输入切换部72和输出切换部74可以是设置用于连接流水线型AD变换单元50和其他电路的布线区域,其在布线工序中对必要位置布线,并确定信号的输入端和输出端。在图7的例子中,尽管输入切换部72具有可选择2个输入端的布线区域,输出切换部74具有可选择2个输出端的布线区域,但也可以选择3个或者3个以上的输入端或者输出端。例如,为了从四周相邻的其他信号变换单元中选择信号的输入端或者输出端,在流水线型AD变换单元50四边的每个边上设置输入切换部72和输出切换部74。
图8表示本实施方式循环型AD变换单元60的构成。本实施方式循环型AD变换单元60除了图2所示第一实施方式循环型AD变换单元20的构成之外,还包括用于切换信号输入端的输入切换部72和用于切换信号输出端的输出切换部74。图8中,能够选择2系统输入端,对于各个输入系统,准备了用于选择从外部输入信号或者输入反馈信号的开关元件SW1和SW2。在另外的例子中,可以使开关元件SW1和SW2公用,以与图7所示流水线型AD变换单元50的情况相同的形式,来设置输入切换部72和输出切换部74。在又一另外的例子中,可以使开关元件SW2a和SW2b公用。
图9(a)表示本实施方式AD变换装置42的构成。图9(b)表示本实施方式AD变换装置44的构成。图9(a)所示的AD变换装置42具有将图7所示流水线型AD变换单元50或者图8所示循环型AD变换单元60配置成2行2列矩阵形状的结构。图9(b)所示的AD变换装置44具有将流水线型AD变换单元50或者循环型AD变换单元60配置成2个直线形状的结构。在本实施方式中,流水线型AD变换单元50或者循环型AD变换单元60可以配置成2维阵列,也可以配置成直线形状。在图9(a)和图9(b)所示例子中,表示出将输入切换部72和输出切换部74设置在流水线型AD变换单元50或者循环型AD变换单元60的四边上。根据这种构成,当流水线型AD变换单元50或者循环型AD变换单元60配置成直线形状或者配置成2维阵列时,由于能够在上下左右邻接的其他的流水线型AD变换单元50或者循环型AD变换单元60之间自由地切换信号的输入端或者输出端,因此更加提高了设计的灵活性。
图10(a)表示通过利用图9(a)所示AD变换装置42的布图来实现具有与图5(a)所示AD变换装置40相同功能之AD变换装置的例子。在本图的AD变换装置42中,在流水线型AD变换单元50a输入切换部72的一个上设置了用于输入所输入模拟信号Vin的布线,通过布线使流水线型AD变换单元50a输出切换部74的一个和流水线型AD变换单元50b输入切换部72的一个相连接。同样,在流水线型AD变换单元50c输入切换部72的一个上设置了用于输入所输入模拟信号Vin的布线,通过布线使流水线型AD变换单元50c输出切换部74的一个和流水线型AD变换单元50d输入切换部72的一个相连接。
图10(b)表示通过利用图9(a)所示AD变换装置42的布图来实现具有与图5(b)所示AD变换装置40相同功能之AD变换装置的例子。在本图的AD变换装置42中,在流水线型AD变换单元50c输入切换部72的一个上设置了用于输入所输入模拟信号Vin的布线,通过各自的布线使流水线型AD变换单元50c输出切换部74的一个和流水线型AD变换单元50a输入切换部72的一个、流水线型AD变换单元50a输出切换部74的一个和流水线型AD变换单元50b输入切换部72的一个、流水线型AD变换单元50b输出切换部74的一个和流水线型AD变换单元50d输入切换部72的一个相连接。
图11(a)表示通过利用图9(b)所示AD变换装置44的布图来实现2系统AD变换装置的例子。本例中,循环使用一次循环型AD变换单元60a和60b。如果各个循环型AD变换单元60基于一次就能够获得在100MS/s下的3位数字信号,则该AD变换装置44在通过与时钟同步做成2系统结构的情况下,理论上其用作为在50MS/s下获得5位数字信号之2系统的AD变换装置的作用,在通过将时钟反相进行交错(interleave)操作的情况下,理论上其用作为在100MS/s下获得5位数字信号之1系统的AD变换装置的作用。
图11(b)表示通过利用图9(b)所示AD变换装置44的布图来实现将循环型AD变换单元60a和60b连接成直线形状之2系统AD变换装置的例子。本例中,循环使用一次循环型AD变换单元60a和60b。如果各个循环型AD变换单元60基于一次就能够获得在100MS/s下的3位数字信号,则该AD变换装置44在理论上用作为在50MS/s下获得9位数字信号之1系统的AD变换装置的作用。
这样,根据本实施方式,通过设置用于切换信号输入端或者输出端的切换装置,不用重新设计就能够提供可与各种使用容易对应的通用性高的AD变换装置。由于将这种通用性高的电路作为IP而重新使用,因此在能够大幅度降低AD变换装置之开发周期的同时,还能够大幅度降低开发的成本。
当制造规定标准的AD变换装置时,首先,通过利用具有将信号变换单元多个配置之结构的AD变换电路的布图来设计用于实现与标准吻合之功能的信号变换单元的组合以及确定布线,该信号变换单元通过布线能够切换信号的输入端或者输出端。然后,在制造的布线工序中,用例如金属来实现所设计的布线,以及连接各个信号变换单元。由此,只通过变更布线,就能够实现具有各种功能的AD变换装置。而且,AD变换装置的标准变更也变得容易了。
(第三实施方式)
在本实施方式中,作为用于切换信号输入端或者输出端的切换装置,设置了开关元件。由此,根据AD变换装置所要求的性能,通过接通断开开关元件,能够动态地变更信号变换单元的组合方式和连接形式,以及获得用于实现希望性能的AD变换装置。
图12表示本实施方式流水线型AD变换单元80的构成。本实施方式流水线型AD变换单元80除了图1所示第一实施方式流水线型AD变换单元10的构成之外,还包括用于切换信号输入端的开关元件76a和76b和用于切换信号输出端的开关元件78a和78b。在图12的例子中,尽管设置了2个用于输入切换的开关元件76、2个用于输出切换的开关元件78,但也可以设置3个或3个以上的开关元件,选择3个或者3个以上的输入端或者输出端。
图13表示本实施方式循环型AD变换单元90的构成。本实施方式循环型AD变换单元90除了图2所示第一实施方式循环型AD变换单元20的构成之外,还包括用于切换信号输入端的开关元件76a和76b和用于切换信号输出端的开关元件78a和78b。图13所示的例子中,在图2所示第一实施方式循环型AD变换单元20中设置的、当信号从外部输入时变成接通的开关元件SW1与用于输入端切换的开关元件76公用。
图14(a)表示本实施方式AD变换装置46的构成。图14(b)表示本实施方式AD变换装置48的构成。图14(a)所示的AD变换装置46具有将图12所示流水线型AD变换单元80或者图13所示循环型AD变换单元90配置成2行2列矩阵形状的结构。图14(b)所示的AD变换装置48具有将图12所示流水线型AD变换单元80或者图13所示循环型AD变换单元90配置成2个直线形状的结构。在本实施方式的AD变换装置中,流水线型AD变换单元50或者循环型AD变换单元60可以配置成2维阵列,也可以配置成直线形状。
切换控制电路79控制用于切换信号输入端之开关元件76和用于切换信号输出端之开关元件78的接通断开。例如,由于通过切换控制电路79控制开关元件76和78的接通断开,因此能够将图14(a)所示的AD变换装置46既用作为图10(a)所示的AD变换装置42的功能,也能够用作为图10(b)所示的AD变换装置42的功能。根据另外的连接形式,还能够用作为具有不同性能的AD变换装置的功能。切换控制电路79可以动态地控制和静态地控制开关元件76和78的接通断开。当动态地控制开关元件76和78的接通断开时,切换控制电路79接受用于变更AD变换装置的速度、位数、精度等性能的指令,为了实现通过变更信号变换单元的组合和连接顺序所要求的性能,可以变更开关元件76和78的接通断开。
切换控制电路79可以设置在AD变换装置的内部,也可以设置在AD变换装置所安装的设备中。当切换控制电路79设置在AD变换装置的内部时,切换控制电路79可以具有例如使诸如设备操作模式和开关元件76和78的接通断开相对应而存储的表,当设备通知诸如操作模式变更时,可以通过参考该表来控制开关元件76和78的接通断开。当切换控制电路79设置于设备中时,切换控制电路79例如可以通过CPU等实现,其基于设备的操作模式等来判断AD变换装置所要求的性能,为了实现该性能,可以控制开关元件76和78的接通断开。
根据上述构成和操作,通过由开关元件76和78的接通断开来变更AD变换装置的构成,能够实现可变更操作速度、位数、精度等性能的通用性高的AD变换装置。在电子设备中,即使在需要安装多个标准之AD变换装置的情况下,通过利用本实施方式的技术,也能够用一个AD变换装置来满足多个标准。由此,能够减少AD变换装置的电路面积和能够使设备小型化、轻便和低成本。
切换控制电路79在通过开关元件76和78的接通断开来切换AD变换装置的功能时,在没有使用的信号变换单元产生的情况下,可以控制该信号变换单元,使得隔断向该信号变换单元各个电路的电力供应。具体地,可以将备用信号发送到没有使用之信号变换单元的各个电路来断开电源。由此,能够减少AD变换装置的耗电。
上面结合实施方式说明了本发明。这些实施方式是例示性的,本领域技术人员应当理解,其各个构成要素和各个处理过程的组合可以构成各种各样的变形例,这些变形例也应属于本发明的范围内。

Claims (10)

1、一种模拟数字变换装置,其特征在于,
包含多个信号变换单元,并将所述信号变换单元配置成多行多列;
所述信号变换单元包括:
AD变换电路,其将输入模拟信号变换成规定位数的数字值;
DA变换电路,其将所述AD变换电路的输出变换成模拟信号;
减法电路,其从所述输入模拟信号中减去所述DA变换电路的输出信号;
多个所述信号变换单元当中的至少一个具有切换装置,其用于切换所述输入模拟信号的输入端或者切换该信号变换单元的输出模拟信号的输出端;
所述切换装置是用于将所述输入端或者所述输出端与所述信号变换单元相连接的布线区域。
2、根据权利要求1所述的模拟数字变换装置,其特征在于,所述信号变换单元当中的至少一个还包括用于放大所述减法电路之输出信号的放大电路。
3、根据权利要求1或者2所述的模拟数字变换装置,其特征在于,所述信号变换单元当中的至少一个具有开关部,该开关部在该信号变换单元之输出模拟信号和来自该信号变换单元的外部的电路之信号之间,切换应输入哪一个来作为所述输入模拟信号。
4、根据权利要求1或者2所述的模拟数字变换装置,其特征在于,所述信号变换单元当中的至少一个具有多个端子,该多个端子用于切换所述输入模拟信号的输入端或者该信号变换单元的输出模拟信号的输出端。
5、一种模拟数字变换装置,其特征在于,
包括多个信号变换单元,每个信号变换单元包括将输入模拟信号变换成规定位数的数字值的AD变换电路、将所述AD变换电路的输出变换成模拟信号的DA变换电路、从所述输入模拟信号中减去所述DA变换电路的输出信号的减法电路;
所述信号变换单元当中的至少一个具有开关元件,该开关元件被输入来自该信号变换单元的外部的电路之信号作为所述输入模拟信号,切换所述输入模拟信号的输入端或者所述信号变换单元的输出信号的输出端。
6、根据权利要求5所述的模拟数字变换装置,其特征在于,所述信号变换单元当中的至少一个还包括用于放大所述减法电路之输出信号的放大电路。
7、根据权利要求5或者6所述的模拟数字变换装置,其特征在于,所述信号变换单元当中的至少一个包括开关部,该开关部在该信号变换单元之输出信号和来自该信号变换单元的外部的电路之信号之间,切换应输入哪一个来作为所述输入模拟信号。
8、根据权利要求5或者6所述的模拟数字变换装置,其特征在于,所述开关元件能够从所述信号变换单元相邻接的多个电路中选择所述输入端或者所述输出端。
9、根据权利要求5或者6所述的模拟数字变换装置,其特征在于,
该模拟数字变换装置还包括用于控制所述开关元件之接通断开的切换控制装置;
所述切换控制装置基于该模拟数字变换装置所要求的性能,控制所述开关元件的接通断开。
10、根据权利要求9所述的模拟数字变换装置,其特征在于,当出现没有使用的信号变换单元时,所述切换控制装置通过控制所述开关元件的接通断开,降低向该信号变换单元的电力供应。
CNB2005100521423A 2004-02-27 2005-02-25 模拟数字变换装置 Expired - Fee Related CN100505549C (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP2004055221A JP4141397B2 (ja) 2004-02-27 2004-02-27 アナログデジタル変換装置
JP2004055220 2004-02-27
JP2004055221 2004-02-27
JP2004055220A JP4086799B2 (ja) 2004-02-27 2004-02-27 アナログデジタル変換装置

Publications (2)

Publication Number Publication Date
CN1661922A CN1661922A (zh) 2005-08-31
CN100505549C true CN100505549C (zh) 2009-06-24

Family

ID=34889407

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB2005100521423A Expired - Fee Related CN100505549C (zh) 2004-02-27 2005-02-25 模拟数字变换装置

Country Status (2)

Country Link
US (1) US7119728B2 (zh)
CN (1) CN100505549C (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7310058B2 (en) * 2005-07-13 2007-12-18 Texas Instruments (India) Private Limited Texas Instruments Incorporated Reducing the time to convert an analog input sample to a digital code in an analog to digital converter (ADC)
CN101779375A (zh) 2007-09-14 2010-07-14 松下电器产业株式会社 流水线型ad转换器
TWI611662B (zh) * 2013-03-08 2018-01-11 安娜卡敦設計公司 可組態的時間交錯類比至數位轉換器

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH065819B2 (ja) * 1989-06-29 1994-01-19 ヤマハ株式会社 A/d変換装置
US5654711A (en) * 1995-06-07 1997-08-05 Asahi Kasei Microsystems Ltd. Analog-to-digital converter with local feedback
JP3641523B2 (ja) 1996-04-05 2005-04-20 株式会社ルネサステクノロジ パイプライン型a/dコンバータ
US5907299A (en) * 1996-10-23 1999-05-25 Sonix Technologies, Inc. Analog-to digital converter with delta-sigma modulator
FI107482B (fi) * 1999-09-20 2001-08-15 Nokia Networks Oy Menetelmä analogia-digitaalimuuntimen kalibroimiseksi sekä kalibrointilaite
US6323800B1 (en) * 2000-02-17 2001-11-27 Advanced Micro Devices, Inc. Pipeline analog to digital (a/d) converter with lengthened hold operation of a first stage
US6580383B1 (en) * 2000-11-01 2003-06-17 Telasic Communications, Inc. High resolution ADC based on an oversampled subranging ADC
US6489904B1 (en) * 2001-07-27 2002-12-03 Fairchild Semiconductor Corporation Pipeline analog-to-digital converter with on-chip digital calibration
US6778126B2 (en) * 2002-11-21 2004-08-17 Analog Devices, Inc. Structures and methods that improve the linearity of analog-to-digital converters with introduced nonlinearities

Also Published As

Publication number Publication date
CN1661922A (zh) 2005-08-31
US20050190095A1 (en) 2005-09-01
US7119728B2 (en) 2006-10-10

Similar Documents

Publication Publication Date Title
CN100505549C (zh) 模拟数字变换装置
ATE250808T1 (de) Hochfrequenz-phasenschieberbaugruppe
US20120261555A1 (en) Method of operating ripple counter, image sensor having ripple counter, method of operating image sensor, and analog-to-digital converter of image sensor
CN102859881A (zh) 模数转换器
US20060012506A1 (en) Analog-to-digital converter cyclically repeating AD conversion
KR20120065806A (ko) 아날로그 디지털 변환기
KR101024466B1 (ko) 아날로그 출력모듈
CN102315850B (zh) 具有可变分辨率的单级循环模数转换器中的电流降低
US7456775B2 (en) Pipeline analog-to-digital converter capable of sharing comparators
WO2016049412A1 (en) Selectable programmable gain or operational amplifier
US20090289821A1 (en) Pipeline analog-to-digital converter having operational amplifier shared by sample and hold circuit and leading multiplying digital-to-analog converter
EP1220434B1 (en) Parallel power system and electronic apparatus using the power system
JP4141397B2 (ja) アナログデジタル変換装置
KR20070029821A (ko) 해상도를 높이기 위한 다중 파이프라인을 채택한차지-도메인 아날로그 디지털 컨버터
JP4086799B2 (ja) アナログデジタル変換装置
KR101141551B1 (ko) 파이프라인 아날로그-디지털 변환기
EP1402626A1 (en) Feed forward amplifying circuit
US7940121B2 (en) Operational amplifier and pipeline AD converter
JP2003174364A (ja) A/d変換器
CN100499734C (zh) Cmos图像传感器
US8358230B2 (en) Low power discrete-time electronic circuit
KR100303786B1 (ko) 무선가입자망시스템의기지국용무선주파수장치
CN101295985A (zh) 采用两相不均衡时钟方案的乘法数字模拟转换电路及应用
EP2288043B1 (en) Out-Door unit with multiple ports
CN219145504U (zh) 一种像素电路及图像传感器

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20090624

CF01 Termination of patent right due to non-payment of annual fee