CN101116174A - 晶片结合的mos去耦电容器 - Google Patents

晶片结合的mos去耦电容器 Download PDF

Info

Publication number
CN101116174A
CN101116174A CNA2005800479301A CN200580047930A CN101116174A CN 101116174 A CN101116174 A CN 101116174A CN A2005800479301 A CNA2005800479301 A CN A2005800479301A CN 200580047930 A CN200580047930 A CN 200580047930A CN 101116174 A CN101116174 A CN 101116174A
Authority
CN
China
Prior art keywords
layer
capacitor
hole
substrate
patterning
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CNA2005800479301A
Other languages
English (en)
Other versions
CN101116174B (zh
Inventor
R·P·劳斯
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Texas Instruments Inc
Original Assignee
Texas Instruments Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Texas Instruments Inc filed Critical Texas Instruments Inc
Publication of CN101116174A publication Critical patent/CN101116174A/zh
Application granted granted Critical
Publication of CN101116174B publication Critical patent/CN101116174B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/86Types of semiconductor device ; Multistep manufacturing processes therefor controllable only by variation of the electric current supplied, or only the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched
    • H01L29/92Capacitors with potential-jump barrier or surface barrier
    • H01L29/94Metal-insulator-semiconductors, e.g. MOS
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/481Internal lead connections, e.g. via connections, feedthrough structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/50Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor for integrated circuit devices, e.g. power bus, number of leads
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66083Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by variation of the electric current supplied or the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched, e.g. two-terminal devices
    • H01L29/66181Conductor-insulator-semiconductor capacitors, e.g. trench capacitors
    • H01L29/66189Conductor-insulator-semiconductor capacitors, e.g. trench capacitors with PN junction, e.g. hybrid capacitors
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/0002Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00

Abstract

本发明公开了一种形成可用作去耦电容器的MOS电容器(100)的技术。MOS电容器与其将服务的特定电路装置(170)分别形成。因而,电容器和它的制造工艺可在效率等方面被最优化。该电容器可用导电接触件制造,所述导电接触件允许通过装置(170)的导电垫将电容器熔合到装置(170)。因而,电容器(100)与装置(170)可被封装在一起,并且因为电容器不是从与装置(170)相同的衬底形成的,从而可节省宝贵的半导体区。电容器进一步包括深接触件(150、152),其上焊垫(180、182)可被形成以允许电容器和装置(170)电连接到外界。

Description

晶片结合的MOS去耦电容器
技术领域
【1】本发明一般涉及半导体器件,更具体地涉及精加工金属氧化物半导体(MOS)电容器,所述金属氧化物半导体电容器可被操作地耦合到集成电路以作为去耦电容器。
背景技术
【2】电容器,例如金属氧化物半导体(MOS)电容器,通常与集成电路(IC)相联系以简化对电路的一个或更多个部分提供稳定的电流供给。其中,电容器通过充当电荷库(charge reservoir)以向IC提供稳定的电流供给并减轻瞬态电流,所述电荷库稳定地将存储的电流放电而不管电路或部分电路被暴露到诸如本底噪声的功率的瞬变现象。因为这样的电容器将IC的一个或更多个部分从环境噪声中分离或去耦,所以它们经常被称作去耦电容器。
【3】可以理解的是,通常将去耦电容器定位在尽可能接近被保护的IC(或它的一部分)的位置是有益的。的确如此,因为IC的开关速度正不断增加以使得电子器件操作更快并执行更复杂的功能,而这些增加的开关速度放大了电路内的寄生电感,寄生电感抑制了电容器去耦噪声及稳定供给电流的能力。另外,当从IC中移除去耦电容器时,寄生电感通常会增加。
【4】虽然希望如此,但是将MOS电容器制造为IC的一部分是昂贵的,因为这样做会延长并复杂化制造工艺,而且,举例来说会消耗宝贵的半导体区。替代性地,去耦MOS电容器可被操作地耦合到环绕IC的封装上。然而,这增加了封装成本并且使电容器远离IC,恶化了与寄生电感相关的副作用。因此,希望能够以成本效益合算的方式制造MOS电容器,允许电容器可被操作地连接到集成电路以使其可用作去耦电容器。
发明内容
【5】本发明涉及以成本效益合算的方式形成MOS电容器,其允许电容器可被操作地耦合到集成电路的一部分以使电容器可用作去耦电容器。根据本发明的一个或更多个方面,一种形成MOS去耦电容器的方法包括图案化形成于电容器介电材料层之上的电容器上电极材料层和图案化形成于半导体衬底之上的电容器介电材料层。介电材料层形成于衬底以及图案化的电容器上电极层和电容器介电材料层之上。然后通孔形成于介电材料层内并下至图案化的电容器上电极材料层以及下至衬底。深入衬底的至少一个深接触通孔还形成于介电材料层内部。使用导电材料填充通孔,并且第一金属化层形成于介电材料层和填充的通孔之上。第一金属化层被图案化以在填充的通孔之上形成导电接触垫,然后电容器与集成电路装置对齐以使电容器的接触垫与集成电路装置的接触垫对齐。执行退火以熔合电容器的接触垫和集成电路装置的接触垫。然后去除一些衬底以暴露至少一个深接触通孔,并且第二金属化层形成于衬底以及至少一个深接触通孔之上。第二金属化层然后被图案化以在至少一个深接触通孔之上形成相应的焊垫。
附图描述
【6】图1是说明根据本发明的一个或更多个方面的用于形成MOS去耦电容器的示例性方法的流程图。
【7】图2-13是根据本发明的一个或更多个方面,如图1中列出的流程而形成的MOS去耦电容器的截面图。
具体实施方式
【8】本发明涉及形成可用作去耦电容器的MOS电容器。电容器是以成本效益合算的方式制造的,因为该电容器是通过适合制造电容器的制造工艺而被精加工于半导体晶片或晶片芯片(die)之中/之上的。特别地,就效率而言,电容器制造工艺的设计是可调节或最优化的。一旦被制造好,MOS电容器就被从晶片或冲模移走并被可操作地耦合到独立制造的集成电路,其因此能进行进一步的处理,包括封装。这样,去耦电容器可被安装于非常接近其将服务的电路装置的地方,这允许电容器对该装置有更大的影响。另外,根据本发明的一个或更多个方面将电容器耦合到IC不需要牺牲宝贵的半导体区。
【9】图1显示了根据本发明的一个或更多个方面的用于形成金属氧化物半导体(MOS)去耦电容器的示例性方法10。虽然方法10将在下文中被说明和描述为一系列的动作或事件,但是应该理解本发明并不限于所说明的这样的动作或事件的顺序。例如,一些动作可以不同的顺序出现和/或与除在此说明和/或描述的那些动作或事件之外的其它动作或事件同时出现。另外,根据本发明的一个或更多个方面,执行方法时并不是所有所说明的步骤都是必需的。此外,一个或更多个动作可在一个或更多个单独的动作或阶段中执行。应该理解,根据本发明的一个或更多个方面实现的方法可与在本说明书所说明和描述的结构的形成和/或加工结合以及与在本说明书未说明或描述的其它结构结合来执行。
【10】方法10开始于12,其中半导体衬底102被提供并且电容器介电材料层104形成于其上,然后电容器上电极材料层106形成于电容器介电材料层104之上(图2)。如在本说明书描述的所有层一样(除非另有说明),层104和106基本上是共形地(conformally)形成的。此外,有时可能需要用相同的或相似的材料形成不同的层以使所述层对随后的加工(例如,蚀刻、CMP)具有相似的反应。然而,在其它时候可能需要用不同材料形成不同的层以使它们对随后的加工具有不同的响应(例如,具有不同的蚀刻率)。
【11】应该理解,在本说明书所使用的衬底或半导体衬底可包含基本的半导体晶片或其任何部分(例如,一个或更多个晶片芯片)以及形成于其上和/或与其关联的任何外延层或其它类型半导体层。衬底可以包含,例如,硅、SiGe、GaAs、InP和/或SOI。在所说明的例子中,衬底102包括硅绝缘体(SOI)或其它绝缘体材料112,硅绝缘体(SOI)包含覆盖氧化物(例如,SiO2)薄层的硅材料层110,绝缘体材料112覆盖体硅衬底114。在SOI排列中,例如,层110通常被形成的厚度为大约10纳米到大约2微米之间,而层112被形成的厚度为大约100纳米到大约1微米之间。
【12】电容器介电材料层104可包含任意数量的适当的电介质或非导电材料。一些例子包含二氧化硅,高k介电材料,或许多这样的层。作为另外的例子,电容器介电材料层可包含下列材料中的一种或多种,单独的或组合的:SiO2、氧化铝(Al2O3),硅酸锆、硅酸铪、氮氧化硅铪(hafnium silicon oxynitride)、氮氧化铪、氮氧化锆、氮氧化硅锆(zirconium silicon oxynitride)、氮化硅铪(hafniumsilicon nitride)、氧化镧(La2O3)、氧化铪(HfO2)、氧化锆(ZrO2)、二氧化铈(CeO2)、氧化硅铋(bismuth silicon oxide)(Bi4Si2O12)、二氧化钛(TiO2)、氧化钽(Ta2O5)、氧化钨(WO3)、氧化钇(Y2O3)、氧化铝镧(lanthanum aluminum oxide)(LaAlO3)、钛酸锶钡(bariumstrontium titanate)、氧化锶钡(barium strontium oxide)、钛酸钡、钛酸锶、PbZrO3、PST、PZN、PZT和PMN。例如,电容器介电材料层104可被形成的厚度为大约1纳米或1纳米以上,并且可具有大约1纳米或小于1纳米的等同的氧化物厚度(EOT),而电容器上电极材料层106可被形成的厚度为大约50到大约200纳米之间,例如。上电极层106通常包含多晶硅、SiGe和/或金属(例如,氮化钛、钽、氮化钽、钨)。
【13】方法10然后前进到14,其中电容器上电极材料层106和电容器介电材料层104被图案化以分别建立电容器上电极120和电容器电介质122(图3)。通常,电容器上电极材料层106首先被图案化而电容器介电材料层104作为该工艺的一部分至少被部分图案化。例如,用于图案化电容器上电极材料层106的蚀刻剂也可去除一些电容器介电材料层104。类似地,与图案化电容器上电极材料层106相关联的清理步骤以及与硬质掩膜去除工艺相关联的清理步骤也可以去除一些栅极电容器(gate capacitor)介电材料层104。应该理解,衬底102可包含导电的n型或p型材料(例如,p+或n+)。在这样的排列中,衬底102用作MOS电容器100的底电极124。
【14】如在本说明书所描述的所有层一样(除非另外明确地指示),层104和106可采用任何适当方式图案化,例如通过蚀刻和/或光刻的技术。光刻术指的是用于在各种介质之间转印更多图案的工艺。在光刻术中,辐射敏感的抗蚀剂涂层(resist coating)被形成于图案将被转印的一个或更多个层之上。抗蚀剂,有时称为光致抗蚀剂,其本身首先通过暴露在辐射下而被图案化,在此辐射(有选择地)穿过包含图案的插入掩膜。结果,抗蚀剂涂层的暴露或未曝露的区域或多或少成为可溶解的,这取决于所使用的抗蚀剂的类型。然后显影剂被用于去除可溶性更强的区域,从而保留图案化的抗蚀剂。图案化的抗蚀剂因此能作为底层的掩膜,所述底层可被有选择地蚀刻以将图案转印于其上。
【15】应该理解,半导体衬底102还可被加工以在其中建立更重掺杂的区域。因而,在电容器上电极材料层106和电容器介电材料层104被图案化之后,方法10前进到16,其中衬底102可被选择性地掺杂(图4)。特别是,掺杂材料130可被有选择地施加于衬底102的区域以在那里形成更重掺杂的区域132、134。掺杂剂130可在掩膜材料层136(例如,光致抗蚀剂)的辅助下被有选择地应用,所述掩膜材料层136形成于衬底102之上并被图案化。掺杂剂130基本上由图案化的掩膜材料136阻挡,因此仅影响衬底102的暴露区域(以及可选的电容器上电极120-取决于掩膜材料层136的图案)。掺杂剂130改变了受影响区域132、134的电气性质,以使它们可用作MOS电容器的底电极。应该理解,可用任何适当的掺杂剂130对衬底102进行掺杂以在衬底内部灌注所需的电气性质。例如,如果衬底102最初包括p型材料,那么掺杂剂130可以是p型掺杂剂,其可被以一定量和/或一定的持续时间应用于衬底以使该区域132、134成为p+型区域。例如,这样的掺杂区域132、134各自的深度通常在衬底102中延伸至大约10纳米到大约500纳米之间。
【16】然后在18,介电材料层140形成于衬底102、电容器上电极1 20和电容器电介质122之上(图5)。如图解说明的例子所说明的更重掺杂的区域132、134形成于衬底102中的情况下,应该理解,图案化的掩膜材料136在形成介电材料层140之前被去除。介电材料层140可包含如上面所列出的与电容器介电材料层104有关的任何适当的非导电材料(一种或多种),并且例如被形成的厚度为大约500纳米到大约5微米之间。
【17】在20,通孔形成(例如,被蚀刻)于介电材料层140内(图6)。虽然未示出,但应该理解,可在图案化的掩膜(例如,光刻图案化的光致抗蚀剂)的辅助下通过蚀刻介电材料层140来形成通孔。在所说明的例子中,一个通孔144被向下形成至电容器上电极120,而通孔146、148被分别向下形成至掺杂区域132和134,深接触通孔150、152被形成至衬底102中(例如,通过蚀刻和光刻法)。应该理解,通孔简化了下至电容器100和衬底102的各个区域的电接触的形成,并且根据本发明的一个或更多个方面可形成任何适当数目的通孔。例如,如果区域132、134不是使用衬底102建立的以使n型或p型衬底102用作电容器100的底电极124,那么单个通孔(例如,146或148)可被形成下至衬底102以和该底电极124进行电接触。此外,深接触通孔,例如通孔150、152通常形成的深度为大约10微米到大约20微米之间,并且直径可被制得较大以减少不需要的电阻的形成。还应该理解,如在所说明的例子中,在衬底102包含SOI之处,深接触通孔,例如通孔150、152被形成通过衬底102的硅材料层110并下至绝缘体材料层112。例如,在第一掩膜层被用于限定分别到电容器上电极120和掺杂区域132、134的通孔144、146、148,以及第二掩膜层被用于限定深接触通孔150、152的情况下,可使用氮化物蚀刻停蚀层(etchstopping layer)。替代性地,可依赖蚀刻选择性基本上同时形成通孔。
【18】在20,形成通孔之后,方法10前进至22,在此它们被诸如钨的导电材料156填充(图7)。可采用任何适当方式将导电材料添加至通孔,例如通过化学气相淀积。然后在24,导电材料层160,比如铜,被形成于介电层140之上并填充通孔24(图8)。导电材料层160通常被形成的厚度为例如大约100纳米到大约1微米之间。然后在26,在导电通孔156之上图案化导电材料层160(例如,使用蚀刻和光刻法),以在填充的通孔之上形成导电接触垫162(图9)。电容器100的接触垫162在尺寸上通常在大约15×15平方微米到大约100×100平方微米。
【19】在28,电容器100与特定的集成电路装置170对齐(例如,使用光学和/或红外技术),其中电容器作为集成电路装置170的去耦电容器(图10)。特别是,电容器100的接触垫162与集成电路装置170的接触垫172对齐,并且在30执行退火(例如,在大约350到大约500摄氏度的温度之间的温度)以熔合电容器100的接触垫162和集成电路装置170的接触垫172(图11)。应该理解,电容器100通常相对于电路装置170是反向的以对齐垫162和172。应该理解,这种排列节省了宝贵的半导体区,原因是电容器100与集成电路装置170形成于同样的半导体衬底上,但并不靠近集成电路装置170。因而,可采用区域有效方式将集成电路170精加工于半导体衬底上,而MOS电容器100可以采用被调节成有效形成电容器100的制造工艺,以同样方式被精加工于半导体衬底上。还应该理解,可在MOS电容器100被退火到电路装置170之前将MOS电容器100从半导体晶片或芯片(例如,其上形成了多个去耦电容器的晶片或芯片)上去除(例如,切割)。
【20】在32,一些衬底102被去除以暴露一个或更多个填充的深接触通孔150、152(图11)。应该理解,可采用任何适当方式去除衬底102,例如背面削磨、蚀刻、冲蚀等等。在衬底102包括SOI之处,例如,背面削磨可被用于去除体硅衬底114,随后以湿式蚀刻去除绝缘体材料层112。在去除一些衬底102之后,填充的深接触通孔150、152通常剩余大约10微米到大约15微米。
【21】然后在34,第二金属化层174形成于衬底102的暴露表面以及填充的深接触通孔150、152之上。第二金属化层174可以包含任何适当的导电材料,例如铝。在36,第二金属化层174被图案化以在至少一个填充的深接触通孔150、152之上形成相应的焊垫180、182(图13)。方法100因此能继续进一步处理,例如对电路装置170和操作地耦合的MOS去耦电容器100进行封装。应该理解,焊垫180、182(例如,凸起(bump)或倒装片或丝焊)提供电学上将电容器100和关联的装置170耦合到外界的装置。还应该理解,额外的“假的(dummy)”垫可被分别形成于电容器100和装置170上,并且这些垫可被熔合以提供机械加强结合188(图13)。
【22】因此,本发明的一个或更多个方面使得电容器可以为特定的应用/电路装置而定制,以成本效益合算的方式生产,并且因为封装上不需要额外的部分或组件从而降低封装成本。电容器和制造工艺可被定制及最优化,例如,在成本、产量、电容/单位面积、泄漏、电流、电压、频率、功率、电感等方面,这取决于电路需求,以及按照使电容器以稳定的方式可操作地连接到电路装置的接触垫的数目和位置定制及最优化。另外,因为MOS电容器可从整个晶片中制成,它们可被制得相对较大而不会对IC区域有不利的影响。因此可使用标准的金属氧化物半导体(MOS)工艺流程来制造去耦电容器,然而由于多了深接触件,所以电容器可以是NMOS、PMOS、N阱(well)中的NMOS或P阱中的PMOS。
【23】应该理解,虽然在讨论本说明书描述的方法的各方面中,贯穿整个说明文引用了示例性结构(例如,当讨论图1中阐述的方法时,在图2-13中示出的那些结构),但那些方法并不被所介绍的相应结构所限制。而是,方法(和结构)被认为是相互独立的并能够单独存在和实施,而不考虑附图中所描述的任何一个特定方面。
【24】此外,一直贯穿本说明书和权利要求,一个或更多个层或结构可被描述为是或包含诸如“钨”、“铜”、“氮化硅”的物质。这些描述在上下文中可被理解,并且它们可用于半导体制造业。例如,在半导体工业中,当金属化层被描述为包含铜时,应该理解该层的金属主要成分包括纯铜,但是纯铜可以是,并且常常是合金的、掺杂的或其它不纯的。举另一个例子,氮化硅可能是富硅氮化硅或富氧氮化硅。氮化硅可包含一些氧,但不会包含太多的使材料的介电常数基本上不同于高纯度化学计算的氮化硅的氧。
【25】本发明涉及领域的技术人员应该理解,可在示例性实施例中进行各种补充、删除、替换和改变而不偏离本发明的范围,并且所限定的发明旨在包含等同物。

Claims (6)

1.一种形成MOS去耦电容器的方法,包括:
图案化形成于电容器介电材料层之上的电容器上电极材料层;
图案化形成于半导体衬底之上的所述电容器介电材料层;
在所述衬底以及图案化的电容器上电极层和电容器介电材料层之上形成介电材料层;
在所述介电材料层内形成通孔,所述通孔下至所述图案化的电容器上电极材料层并下至所述衬底,包括形成深入所述衬底的至少一个深接触通孔;
使用导电材料填充所述通孔;
在所述介电材料层和填充的通孔之上形成第一金属化层;
图案化所述第一金属化层以在所述填充的通孔之上形成导电接触垫;
将所述电容器与集成电路装置对齐以使所述电容器的所述接触垫与所述集成电路装置的接触垫对齐;
执行退火以熔合所述电容器的所述接触垫和所述集成电路装置的所述接触垫;
去除一些所述衬底以暴露所述至少一个深接触通孔;
在所述衬底和所述至少一个深接触通孔之上形成第二金属化层;以及
图案化所述第二金属化层以在所述至少一个深接触通孔之上形成各个的焊垫。
2.根据权利要求1所述的方法,其中去除一些所述衬底包括对所述衬底进行背面研磨以暴露所述至少一个深接触通孔。
3.根据权利要求2所述的方法,其中所述衬底是SOI,其包括覆盖绝缘体材料层的硅材料层,所述绝缘体材料层覆盖体硅衬底,其中所述至少一个深接触通孔穿过所述硅材料层并进入所述绝缘体材料层。
4.根据权利要求2所述的方法,其中所述衬底是SOI,其包括覆盖绝缘体材料层的硅材料层,所述绝缘体材料层覆盖体硅衬底,其中所述至少一个深接触通孔穿过所述硅材料层并进入所述绝缘体材料层,所述方法进一步包括在背面削磨掉所述体硅衬底之后执行湿式蚀刻以去除所述绝缘体材料层。
5.根据权利要求1-4中任意一个所述的方法,进一步包括:
在形成所述介电材料层之前,有选择地对接近所述图案化的电容器上电极和电容器介电层的所述衬底区域进行掺杂。
6.根据权利要求5所述的方法,其中至少一个所述通孔被向下形成至所述衬底的掺杂区域。
CN2005800479301A 2004-12-09 2005-12-09 晶片结合的金属氧化物半导体去耦电容器 Active CN101116174B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US11/008,007 US7064043B1 (en) 2004-12-09 2004-12-09 Wafer bonded MOS decoupling capacitor
US11/008,007 2004-12-09
PCT/US2005/044681 WO2006063259A1 (en) 2004-12-09 2005-12-09 Wafer bonded mos decoupling capacitor

Publications (2)

Publication Number Publication Date
CN101116174A true CN101116174A (zh) 2008-01-30
CN101116174B CN101116174B (zh) 2011-06-29

Family

ID=36578250

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2005800479301A Active CN101116174B (zh) 2004-12-09 2005-12-09 晶片结合的金属氧化物半导体去耦电容器

Country Status (5)

Country Link
US (1) US7064043B1 (zh)
EP (1) EP1831920B1 (zh)
KR (1) KR100845058B1 (zh)
CN (1) CN101116174B (zh)
WO (1) WO2006063259A1 (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109903802A (zh) * 2017-12-11 2019-06-18 长鑫存储技术有限公司 一次性可编程非易失性熔丝存储单元
TWI734576B (zh) * 2020-03-24 2021-07-21 日商鎧俠股份有限公司 半導體裝置

Families Citing this family (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006059939A (ja) * 2004-08-19 2006-03-02 Fujitsu Ltd Misキャパシタおよびmisキャパシタ作成方法
US20060151822A1 (en) * 2005-01-07 2006-07-13 Shrinivas Govindarajan DRAM with high K dielectric storage capacitor and method of making the same
US7316962B2 (en) * 2005-01-07 2008-01-08 Infineon Technologies Ag High dielectric constant materials
KR100810487B1 (ko) * 2005-12-08 2008-03-07 한국전자통신연구원 반도체 집적회로의 전원선 레이아웃 방법 및 그 방법을이용하여 제작된 반도체 집적 회로
US7657859B2 (en) * 2005-12-08 2010-02-02 International Business Machines Corporation Method for IC wiring yield optimization, including wire widening during and after routing
JP2007266474A (ja) * 2006-03-29 2007-10-11 Hitachi Ltd 半導体記憶装置
US7816737B2 (en) * 2006-03-31 2010-10-19 Tokyo Electron Limited Semiconductor device with gate dielectric containing mixed rare earth elements
US8097300B2 (en) * 2006-03-31 2012-01-17 Tokyo Electron Limited Method of forming mixed rare earth oxynitride and aluminum oxynitride films by atomic layer deposition
US20070237697A1 (en) * 2006-03-31 2007-10-11 Tokyo Electron Limited Method of forming mixed rare earth oxide and aluminate films by atomic layer deposition
US8012442B2 (en) * 2006-03-31 2011-09-06 Tokyo Electron Limited Method of forming mixed rare earth nitride and aluminum nitride films by atomic layer deposition
US7759746B2 (en) * 2006-03-31 2010-07-20 Tokyo Electron Limited Semiconductor device with gate dielectric containing aluminum and mixed rare earth elements
US7759747B2 (en) * 2006-08-31 2010-07-20 Micron Technology, Inc. Tantalum aluminum oxynitride high-κ dielectric
US20080079111A1 (en) * 2006-09-29 2008-04-03 Tokyo Electron Limited Semiconductor devices containing nitrided high dielectric constant films
US7767262B2 (en) * 2006-09-29 2010-08-03 Tokyo Electron Limited Nitrogen profile engineering in nitrided high dielectric constant films
US7723771B2 (en) * 2007-03-30 2010-05-25 Qimonda Ag Zirconium oxide based capacitor and process to manufacture the same
KR100940660B1 (ko) 2007-12-24 2010-02-05 주식회사 동부하이텍 반도체칩의 제조방법
US7977799B2 (en) * 2008-04-30 2011-07-12 Avago Technologies Wireless Ip (Singapore) Pte. Ltd. Planar packageless semiconductor structure with via and coplanar contacts
US8076241B2 (en) * 2009-09-30 2011-12-13 Tokyo Electron Limited Methods for multi-step copper plating on a continuous ruthenium film in recessed features
US20120012979A1 (en) * 2010-07-15 2012-01-19 International Business Machines Corporation Semiconductor capacitor
KR20120067525A (ko) * 2010-12-16 2012-06-26 삼성전자주식회사 반도체 소자 및 이의 제조 방법
US9275985B1 (en) * 2011-07-15 2016-03-01 Marvell International Ltd. RC networks that include an integrated high resistance resistor on top of a MOS capacitor
JP2013115371A (ja) * 2011-11-30 2013-06-10 Sumitomo Electric Device Innovations Inc 容量素子
US9847293B1 (en) 2016-08-18 2017-12-19 Qualcomm Incorporated Utilization of backside silicidation to form dual side contacted capacitor

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5256562A (en) * 1990-12-31 1993-10-26 Kopin Corporation Method for manufacturing a semiconductor device using a circuit transfer film
US5756395A (en) * 1995-08-18 1998-05-26 Lsi Logic Corporation Process for forming metal interconnect structures for use with integrated circuit devices to form integrated circuit structures
US6558998B2 (en) * 1998-06-15 2003-05-06 Marc Belleville SOI type integrated circuit with a decoupling capacity and process for embodiment of such a circuit
US20010013660A1 (en) * 1999-01-04 2001-08-16 Peter Richard Duncombe Beol decoupling capacitor
US6222246B1 (en) * 1999-01-08 2001-04-24 Intel Corporation Flip-chip having an on-chip decoupling capacitor
US6316981B1 (en) * 2000-03-13 2001-11-13 Intel Corporation Signal distribution network on backside of substrate
US6806568B2 (en) * 2001-07-20 2004-10-19 The Board Of Trustees Of The University Of Arkansas Decoupling capacitor for integrated circuit package and electrical components using the decoupling capacitor and associated methods
US6649937B2 (en) * 2002-03-26 2003-11-18 Intel Corporation Semiconductor device with components embedded in backside diamond layer
JP4077261B2 (ja) * 2002-07-18 2008-04-16 富士通株式会社 半導体装置
US6838332B1 (en) * 2003-08-15 2005-01-04 Freescale Semiconductor, Inc. Method for forming a semiconductor device having electrical contact from opposite sides

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109903802A (zh) * 2017-12-11 2019-06-18 长鑫存储技术有限公司 一次性可编程非易失性熔丝存储单元
CN109903802B (zh) * 2017-12-11 2021-08-20 长鑫存储技术有限公司 一次性可编程非易失性熔丝存储单元
TWI734576B (zh) * 2020-03-24 2021-07-21 日商鎧俠股份有限公司 半導體裝置

Also Published As

Publication number Publication date
EP1831920A4 (en) 2011-07-27
EP1831920A1 (en) 2007-09-12
WO2006063259A1 (en) 2006-06-15
KR20070086997A (ko) 2007-08-27
US20060128092A1 (en) 2006-06-15
US7064043B1 (en) 2006-06-20
EP1831920B1 (en) 2013-02-20
CN101116174B (zh) 2011-06-29
KR100845058B1 (ko) 2008-07-09

Similar Documents

Publication Publication Date Title
CN101116174B (zh) 晶片结合的金属氧化物半导体去耦电容器
US9776857B2 (en) Methods of fabricating micro electro mechanical system structures
US11097941B2 (en) Method of fabricating semiconductor structure
US9321632B2 (en) Socket type MEMS bonding
US7615394B2 (en) Method for fabricating MEMS device package that includes grinding MEMS device wafer to expose array pads corresponding to a cap wafer
CN104609358B (zh) Mems器件及其形成方法
TWI541999B (zh) 半導體裝置與其製法
CN107204330B (zh) 半导体器件及其制造方法
US20200144244A1 (en) Semiconductor device structure and method for manufacturing the same
US9834436B2 (en) Cap and substrate electrical connection at wafer level
CN110047829A (zh) 中段制程结构
CN104045051B (zh) 堆叠半导体器件及其形成方法
US20120205808A1 (en) MEMS and Protection Structure Thereof
CN104051385B (zh) 堆叠式半导体结构及其形成方法
KR20160119761A (ko) 도전체 백필을 갖는 임베드된 퓨즈
CN103723674B (zh) Mems晶体管及其制造方法
CN114464584A (zh) 具有瓶形硅穿孔的半导体元件结构及其制备方法
JP2006086155A (ja) 半導体装置及びその製造方法
US11830812B2 (en) Semiconductor device with T-shaped landing pad structure
US11839072B2 (en) Method for preparing semiconductor device with T-shaped landing pad structure
US20200239298A1 (en) Bypass structure
JPS59155944A (ja) 半導体装置の製造方法
Bennett et al. Monolithic integration of a MOSFET with a MEMS device

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant