CN101241756A - 具有不同读取与程序化路径的存储单元 - Google Patents

具有不同读取与程序化路径的存储单元 Download PDF

Info

Publication number
CN101241756A
CN101241756A CNA2007101489195A CN200710148919A CN101241756A CN 101241756 A CN101241756 A CN 101241756A CN A2007101489195 A CNA2007101489195 A CN A2007101489195A CN 200710148919 A CN200710148919 A CN 200710148919A CN 101241756 A CN101241756 A CN 101241756A
Authority
CN
China
Prior art keywords
energy
terminal
sequencing
element terminal
storage unit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CNA2007101489195A
Other languages
English (en)
Other versions
CN101241756B (zh
Inventor
龙翔澜
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Macronix International Co Ltd
Original Assignee
Macronix International Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Macronix International Co Ltd filed Critical Macronix International Co Ltd
Publication of CN101241756A publication Critical patent/CN101241756A/zh
Application granted granted Critical
Publication of CN101241756B publication Critical patent/CN101241756B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0021Auxiliary circuits
    • G11C13/003Cell access
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/56Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using storage elements with more than two stable states represented by steps, e.g. of voltage, current, phase, frequency
    • G11C11/5678Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using storage elements with more than two stable states represented by steps, e.g. of voltage, current, phase, frequency using amorphous/crystalline phase transition storage elements
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0004Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements comprising amorphous/crystalline phase transition cells
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C2213/00Indexing scheme relating to G11C13/00 for features not covered by this group
    • G11C2213/70Resistive array aspects
    • G11C2213/74Array wherein each memory cell has more than one access device
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C2213/00Indexing scheme relating to G11C13/00 for features not covered by this group
    • G11C2213/70Resistive array aspects
    • G11C2213/76Array using an access device for each cell which being not a transistor and not a diode

Abstract

本发明涉及存储器技术领域,公开了一种存储单元,包括一位线、一读取字线、一程序化字线、一读取装置,与一程序化装置。一存储元件在第一与第二存储元件终端之间包括一存储区域,其包括一存储材料,此存储材料的电气性质可通过施加能量而改变。一能量发射元件包括彼此分离的第一与第二能量发射元件终端,在此二终端之间包括一能量发射区域,其与存储区域之间具有一能量传导关系。

Description

具有不同读取与程序化路径的存储单元
技术领域
本发明涉及存储器技术领域,尤其涉及一种使用存储材料的高密度存储装置,例如电阻随机存取存储装置RRAM,以及用以制造这种装置的方法。存储材料可通过施加能量而在两种电气性质状态之间切换。存储材料可为相变化存储材料,包括含硫化物材料与其它材料。
背景技术
相变化存储材料广泛地用于读写光盘中。这些材料包括有至少两种固态相,即非晶态的固态相,以及结晶态的固态相。激光脉冲用于读写光盘片中,以在二种固态相中切换,并读取这种材料在相变化之后的光学性质。
如硫化物及类似材料的这种相变化存储材料,可通过施加其幅度适用于集成电路中的电流,而致使晶相变化。一般而言非晶态的特征在于非晶态的电阻高于结晶态,此电阻值可轻易测量得到而用以作为指示。这种特性则引发使用可程序化电阻材料以形成非易失性存储器电路等兴趣,此电路可用于随机存取读写。
从非晶态转变至结晶态一般为一低电流步骤。从结晶态转变至非晶态(以下指称为重置(reset))一般为一高电流步骤,该高电流步骤包括一短暂的高电流密度脉冲以融化或破坏结晶结构,其后此相变化材料会快速冷却,抑制相变化的过程,使得至少部份相变化结构得以维持在非晶态。理想状态下,致使相变化材料从结晶态转变至非晶态的重置电流幅度应越低越好。为降低重置所需的重置电流幅度,可通过减低在存储器中的相变化材料元件的尺寸、以及减少电极与此相变化材料的接触面积而实现,因此可针对此相变化材料元件施加较小的绝对电流值而实现较高的电流密度。
此领域发展的一种方法是致力于在一集成电路结构上形成微小孔洞,并使用微量可程序化的电阻材料填充这些微小孔洞。致力于这种微小孔洞的专利包括:在1997年11月11日公告的美国专利第5,687,112号“MultibitSingle Cell Memory Element Having Tapered Contact”、发明人为Ovshinky;在1998年8月4日公告的美国专利第5,789,277号“Method of MakingChalogenide[sic]Memory Device”、发明人为Zahorik等;在2000年11月21日公告的美国专利第6,150,253号“Controllable Ovonic Phase-ChangeSemiconductor Memory Device and Methods of Fabricating the Same”、发明人为Doan等。
在相变化存储器中,通过施加电流而致使相变化材料在非晶态与结晶态之间切换而储存数据。电流会加热此材料并致使在各状态之间转换。从非晶态转变至结晶态一般为一低电流步骤。从结晶态转变至非晶态(以下指称为重置(reset))一般为一高电流步骤。较佳地,将用以导致相变化材料进行转换(从结晶态转换至非晶态)的重置电流幅度最小化。重置所需要的重置电流幅度可以通过将存储单元中的主动相变化材料元件的尺寸减少而降低。
发明内容
有鉴于此,本发明的一个目的在于提供一种存储单元,该存储单元为一存储装置的一部分,该存储单元包括一位线、一读取字线、以及一程序化字线。此存储单元包括多个其它元件,包括具有第一读取终端与第二读取终端的读取装置,第二读取终端连接至读取字线。一包括具有第一程序化终端与第二程序化终端的程序化装置,第二程序化终端连接至程序化字线。一存储元件其具有一第一存储元件终端与一第二存储元件终端,且在该第一存储元件终端与该第二存储元件终端之间包括有一存储区域。该存储元件的至少存储区域包括相变化材料,其具有可通过施加能量而改变的电气性质。第一存储元件终端连接至第一读取终端、且第二存储元件终端连接至位线。一能量发射元件包括一第一能量发射元件终端与一第二能量发射元件终端、以及位于该第一能量发射元件终端与该第二能量发射元件终端之间的能量发射区域。能量发射区域与存储区域之间具有一能量传导关系。第一能量发射元件终端连接至第一程序化终端,而第二能量发射元件终端连接至位线。
本发明还提供了一种用以程序化存储单元的方法,包括改变以及检测步骤,如下所述。此存储单元为一存储装置的一部份,且包括了多种元件。一存储元件包括介于第一存储元件终端与第二存储元件终端间的一存储区域。此存储元件的该存储区域至少包括一存储材料,该存储材料具有可通过施加能量而改变的电气性质。一能量发射元件包括一第一能量发射元件终端与一第二能量发射元件终端、以及位于第一能量发射元件终端与第二能量发射元件终端之间的能量发射区域。能量区域与存储区域之间具有一能量传导关系。通过在该第一能量发射元件终端与第二能量发射元件终端之间加载一第一电流、而从该能量发射区域传导能量至该存储区域,以改变该存储区域的该电气性质状态。通过在该第一存储元件终端与该第二存储元件终端之间加载一第二电流,而检测该存储材料元件的电气性质状态。在某些方法中,电气性质状态改变步骤,包括了从能量传导区域传导热量到存储区域。
以下详细说明了本发明的结构与方法。本发明内容说明章节目的并非在于定义和限制本发明。本发明所要求保护的范围由权利要求的范围所定义。凡本发明的实施例、特征、目的及优点等将可通过下列说明申请专利范围及所附图获得充分了解。
附图说明
图1为本发明的一存储单元。
图2示出了图1的存储元件与能量发射元件的相对方向示意图。
图3示出了图2的结构中,穿过能量发射元件的电流路径。
图4为温度与压力对于时间的变化图,示出了现有技术中使一相变化材料转换成结晶态(典型地特征为1)以及非晶态(典型地特征为0)。
图5示出了图2的结构中,穿过存储元件的电流路径,以允许读取存储元件的状态。
【主要元件符号说明】
10    存储单元
12    程序化字线
14    读取字线
16    位线
17    程序化装置
18    读取装置
20    漏极(第一程序化终端)
22    栅极(第二程序化终端)
24    源极
26    漏极(第一读取终端)
28    栅极(第二读取终端)
30    源极
32    接地
36    存储元件
38    存储区域
40    能量发射元件
42    能量发射区域
具体实施方式
以下的说明内容将参照至特定结构实施例与方法。可以理解的是,本发明的范畴并非限制于特定所公开的实施例,且本发明可利用其它特征、元件、方法与实施例进行实施。较佳实施例被描述以了解本发明,而非用以限制本发明的范畴,本发明的范畴以权利要求所要求保护的范围为准。本领域技术人员可以根据后续的叙述而了解本发明的均等变化。在各实施例中的类似元件将以类似标号进行指定。
图1为一电路图,示出了根据本发明的存储单元10的实施例。存储单元10典型地为一半导体存储装置(例如一RRAM装置)的部分。存储单元10包括一程序化字线12、一读取字线14、以及一位线16。存储单元10还包括一程序化装置17(以程序化晶体管方式)、以及一读取装置18(以读取晶体管方式)。程序化装置17包括一漏极20(作用为一第一程序化终端20)、一栅极22(作用为第二程序化终端22)、以及一源极24。读取装置18包括一漏极26(作用为第一读取终端26)、一栅极28(作用为第二读取终端28)、以及一源极30。第二程序化终端22连接至程序化字线12,且第二读取终端28连接至读取字线14。在此实施例中,源极24,30系彼此连接,并接地32。
存储单元10还包括一存储元件36,存储元件36将第一读取终端26连接至位线16。存储元件36包括一存储区域38,存储区域38包括一存储材料,而存储材料的电气性质状态可通过施加能量而改变。目前存储材料可为一程序化电阻型存储材料,尤其是相变化材料。各种相变化材料如下所详述。然而,本发明的发明人无法得知现今存在的存储材料、或者未来所发现的存储材料,也可能适用于本发明中。存储单元10也包括能量发射元件40,能量发射元件40将第一程序化终端20连接至位线16。能量发射元件40包括一能量发射区域42。能量发射区域与存储区域38之间具有一能量传导关系。在图1的实施例中,能量发射元件为一电阻元件,并发射热量能量以加热存储元件36的存储区域38。在某些实施例中,能量发射区域与存储区域电气地隔离。能量发射元件40可被建构以发射其它类型的能量,例如磁场能量或光能量,具体发射哪种类型的能量由能量发射元件40所使用的存储材料决定。
能量发射元件40中,至少能量发射区域42可由适当的高电阻导体所构成,包括如碳化物、碳、钨、以及氮化钨等。
在所公开的实施例中,存储元件36与能量发射元件40大致上彼此垂直,以将存储区域38的尺寸减到最小,如图2所示。
存储单元10的程序化是通过将电流从程序化装置17导通到能量发射元件40而实现的。通过将适量的电流通过能量发射元件40,存储区域38可被加热,以使得存储区域成为大致结晶态的低电阻态(亦即「设置」)或大致非晶态的高电阻态(亦即重置)。存储区域38的电流流通以及加热效应如图3与图4所示。图5示出了将电流从读取装置18的第一读取终端26导通至位线16而通过存储元件36,以典型地通过感应放大器(未示)检测存储元件的状态。
存储单元10电气地隔离了存储元件36与能量发射元件,该隔离方式是将程序化电流通过能量发射元件40但不通过存储元件36、并且将读取电流通过存储元件36但不通过能量发射元件40。具有分离的读取与程序化路径时,与现有程序化电阻存储装置相较之下,允许了读取电流的增加,因为能量发射元件40并非与存储元件36串联。此外,与现有程序化电阻存储装置相较之下,通过使用一较高电阻的能量发射元件40,可减低程序化电流。
相变化材料的有用特征,包括此材料的电阻值以可逆的方式进行程序化,例如其具有至少二固态相而可逆地通过施加电流而诱发。此至少二固态相包括一非晶相以及一结晶相。然而,在操作中,相变化材料可能不会完全转变成非晶相或结晶相。中间相或混合相也可能在材料特征上具有可检测的特征。此二固态相应该大致为双稳态,并具有不同的电气性质。相变化材料可为一硫化物材料。一硫化物材料可包括GST(锗锑碲)。在后续的说明书中,相变化材料通常以GST指称,且可以理解的是,也可使用其它类型的相变化材料。在本发明的存储单元中可供使用的材料为Ge2Sb2Te5。
本发明的存储单元10可利用标准的光刻与薄膜沉积技术而轻易制作,不需要额外形成次光刻图案的步骤,并可使得细胞中在程序化时实际改变电阻率的区域的尺寸非常微小。存储元件36中,产生相变化的的存储区域38较佳地为小尺寸,因此,用以产生相变化的重置电流幅度也可缩小。
存储单元10的实施例,包括在存储元件36含有硫化物材料与其它相变化材料。硫化物包括下列四元素的任一者:氧(O)、硫(S)、硒(Se)、以及碲(Te),形成元素周期表上第VI族的部分。硫属化物包括将一硫属元素与一为正电性的元素或自由基结合而得。硫化合物合金包括将硫化合物与其它物质如过渡金属等结合。一硫化合物合金通常包括一个以上选自元素周期表第六栏的元素,例如锗(Ge)以及锡(Sn)。通常,硫化合物合金包括下列元素中一个以上的复合物:锑(Sb)、镓(Ga)、铟(In)、以及银(Ag)。许多以相变化为基础的存储材料已经被描述于技术文件中,包括下列合金:镓/锑、铟/锑、铟/硒、锑/碲、锗/碲、锗/锑/碲、铟/锑/碲、镓/硒/碲、锡/锑/碲、铟/锑/锗、银/铟/锑/碲、锗/锡/锑/碲、锗/锑/硒/碲、以及碲/锗/锑/硫。在锗/锑/碲合金家族中,可以尝试大范围的合金成分。此成分可以下列特征式表示:TeaGebSb100-(a+b),其中a与b代表了所组成元素的原子总数为100%时,各原子的百分比。一位研究员描述了最有用的合金为,在沉积材料中所包含的平均碲浓度远低于70%,典型地低于60%,并在一般型态合金中的碲含量范围从最低23%至最高58%,且最佳地介于48%至58%的碲含量。锗的浓度高于约5%,且其在材料中的平均范围从最低8%至最高30%,一般低于50%。最佳地,锗的浓度范围介于8%至40%。在此成分中所剩下的主要成分则为锑。(Ovshinky‘112专利,栏10~11)由另一研究者所评估的特殊合金包括Ge2Sb2Te5、GeSb2Te4、以及GeSb4Te7。(Noboru Yamada,”Potential of Ge-Sb-Te Phase-change OpticalDisks for High-Data-Rate Recording”,SPIE v.3109,pp.28-37(1997))更一般地,过渡金属如铬(Cr)、铁(Fe)、镍(Ni)、铌(Nb)、钯(Pd)、铂(Pt)、以及上述的混合物或合金,可与锗/锑/碲结合以形成一相变化合金其包括有可程序化的电阻性质。可使用的存储材料的特殊范例,例如Ovshinsky‘112专利中栏11-13所述,该范例在此列入以供参考。
相变化材料能在此细胞主动信道区域内依其位置顺序在材料为一般非晶状态的第一结构状态与为一般结晶固体状态的第二结构状态之间切换。这些材料至少为双稳定态。此词汇「非晶」用以指称一相对较无次序的结构,其较之一单晶更无次序性,而带有可检测的特征如较之结晶态更高的电阻值。此词汇「结晶态」用以指称一相对较有次序的结构,其较之非晶态更有次序,因此包括有可检测的特征例如比非晶态更低的电阻值。典型地,相变化材料可电切换至完全结晶态与完全非晶态之间所有可检测的不同状态。其它受到非晶态与结晶态的改变而影响的材料特中包括,原子次序、自由电子密度、以及活化能。此材料可切换成为不同的固态、或可切换成为由两种以上固态所形成的混合物,提供从非晶态至结晶态之间的灰阶部分。此材料中的电性质也可能随之改变。
相变化材料可通过施加一电脉冲而从一种相态切换至另一相态。先前观察指出,一较短、较大幅度的脉冲倾向于将相变化材料的相态改变成大体为非晶态。一较长、较低幅度的脉冲倾向于将相变化材料的相态改变成大体为结晶态。在较短、较大幅度脉冲中的能量够大,因此足以破坏结晶结构的键能,同时够短因此可以防止原子再次排列成结晶态。在没有不适当实验的情形下,可以利用实验方法决定特别适用于一特定相变化材料以及装置结构的适当脉冲量变曲线。
以下简略介绍一种相变化材料。
硫化物材料
GexSbyTez
x∶y∶z=2∶2∶5
或其它成分为x:0~5;y:0~5;z:0~10
以氮、硅、钛或其它元素掺杂的GeSbTe也可被使用。
形成方法:利用PVD溅射或磁控(Magnetron)溅射方式,其反应气体为氩气、氮气、及/或氦气、压力为1mTorr至100mTorr。此沉积步骤一般在室温下进行。一长宽比为1~5的准直器(collimater)可用以改良其填入表现。为了改善其填入表现,还可使用数十至数百伏特的直流偏压。另一方面,同时合并使用直流偏压以及准直器也是可行的。
有时需要在真空中或氮气环境中进行一沉积后退火处理,以改良硫化物材料的结晶态。此退火处理的温度典型地介于100℃至400℃,而退火时间则少于30分钟。
硫化物材料的厚度随着单元结构的设计而定。一般而言,硫化物的厚度大于8纳米的可以具有相变化特性,使得此材料展现至少双稳定的电阻态。
与相变化随机存取存储装置的制造、元件材料、使用、与操作方式相关的额外信息,请参见美国专利申请案号第11/155,067号“Thin Film FusePhase Change Ram And Manufacturing Method”,申请日为2005/6/17。
上述说明中所提到的词汇如之上、之下、上、底等,仅为协助了解本发明,而非用以限制本发明。
虽然本发明已参照较佳实施例来加以描述,但所应理解的是,本发明创作并未受限于其详细描述内容。替换方式及修改样式已于先前描述中所建议,并且其它替换方式及修改样式将为本领域技术人员所可能想到。特别是,根据本发明的结构与方法,所有具有实质上相同于本发明的构件结合而达成与本发明实质上相同结果的皆不脱离本发明的精神范畴。因此,所有此等替换方式及修改样式意欲落在本发明于随附权利要求范围及其均等物所界定的范畴之中。
任何在前文中提及的专利申请案以及印刷文本,均可作为本发明的参考。

Claims (12)

1.一种存储单元,该存储单元为一存储装置的一部分,其特征在于,该存储单元包括:
一位线、一读取字线、以及一程序化字线;
一读取装置其具有一第一读取终端与一第二读取终端,该第二读取终端连接至该读取字线;
一程序化装置其具有一第一程序化终端与一第二程序化终端,该第二程序化终端连接至该程序化字线;
一存储元件其具有一第一存储元件终端与一第二存储元件终端,且在该第一存储元件终端与该第二存储元件终端之间包括一存储区域,该存储元件的该存储区域包括一存储材料,该存储材料的电气性质可通过施加能量而改变;
该第一存储元件终端连接至该第一读取终端,且该第二存储元件终端连接至该位线;
一能量发射元件,包括一第一能量发射元件终端与一第二能量发射元件终端、以及位于该第一能量发射元件终端与该第二能量发射元件终端之间的一能量发射区域;
该能量发射区域与该存储区域之间具有一能量传导关系;以及
该第一能量发射元件终端连接至该第一程序化终端,且该第二能量发射元件终端连接至该位线。
2、根据权利要求1所述的存储单元,其特征在于,该存储材料包括一相变化材料。
3、根据权利要求1所述的存储单元,其特征在于,该存储材料的电气性质可通过施加热量而改变。
4、根据权利要求1所述的存储单元,其特征在于,该能量发射元件发射热能。
5、根据权利要求1所述的存储单元,其特征在于,该能量发射元件包括一电阻。
6、根据权利要求1所述的存储单元,其特征在于,该能量发射区域系与该存储区域以电气分隔。
7、一种相变化存储单元,该存储单元为一相变化存储装置的一部份,其特征在于,该存储单元包括:
一位线、一读取字线、以及一程序化字线;
该读取装置具有一第一读取终端与一第二读取终端,该第二读取终端连接至该读取字线;
一程序化装置其具有一第一程序化终端与一第二程序化终端,该第二程序化终端连接至该程序化字线;
一相变化元件其具有一第一相变化元件终端与一第二相变化元件终端,且在该第一相变化元件终端与该第二相变化元件终端之间包括一相变化区域,该相变化元件的该相变化区域包括一相变化材料,该相变化材料的电阻可通过施加热量而改变;
该第一相变化元件终端连接至该第一读取终端,且该第二相变化元件终端连接至该位线;
一热量发射元件其包括一第一热量发射元件终端与一第二热量发射元件终端、以及介于该第一热量发射元件终端与该第二热量发射元件终端之间的一热量发射区域;
该热量发射区域与该相变化区域之间具有一热量传导关系;以及
该第一热量发射元件终端连接至该第一程序化终端、且该第二热量发射元件终端连接至该位线。
8、一种用以程序化存储单元的方法,其特征在于,该存储单元为一存储装置的一部份,该存储单元包括:一存储元件其在一第一存储元件终端与一第二存储元件终端之间包括一存储区域,该存储元件的该存储区域包括一存储材料,该存储材料的电气性质可通过施加能量而改变;一能量发射元件包括一第一能量发射元件终端与一第二能量发射元件终端、以及位于该第一能量发射元件终端与第二能量发射元件终端之间的一能量发射区域;该能量区域与该存储区域之间具有一能量传导关系;该方法包括:
通过在该第一能量发射元件终端与第二能量发射元件终端之间加载一第一电流、而从该能量发射区域传导能量至该存储区域,以改变该存储区域的该电气性质状态;
通过在该第一存储元件终端与该第二存储元件终端之间加载一第二电流,而检测该存储材料元件的该电气性质状态。
9、根据权利要求8所述的用以程序化存储单元的方法,其特征在于,该电气性质状态改变步骤包括从该能量传导区域传导热能至该存储区域。
10、根据权利要求8所述的用以程序化存储单元的方法,其特征在于,该存储材料包括一相变化材料。
11、根据权利要求8所述的用以程序化存储单元的方法,其特征在于,该电气性质状态改变步骤包括改变该存储元件的电阻值。
12、根据权利要求8所述的用以程序化存储单元的方法,其特征在于,该改变步骤的进行未使该第一电流进入该存储元件,且该检测步骤的进行未使该第二电流进入该能量发射元件。
CN2007101489195A 2007-02-07 2007-09-12 具有不同读取与程序化路径的存储单元 Active CN101241756B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US11/672,125 US7483292B2 (en) 2007-02-07 2007-02-07 Memory cell with separate read and program paths
US11/672,125 2007-02-07

Publications (2)

Publication Number Publication Date
CN101241756A true CN101241756A (zh) 2008-08-13
CN101241756B CN101241756B (zh) 2011-06-15

Family

ID=39676007

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2007101489195A Active CN101241756B (zh) 2007-02-07 2007-09-12 具有不同读取与程序化路径的存储单元

Country Status (3)

Country Link
US (1) US7483292B2 (zh)
CN (1) CN101241756B (zh)
TW (1) TWI324345B (zh)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7639523B2 (en) * 2006-11-08 2009-12-29 Symetrix Corporation Stabilized resistive switching memory
US7778063B2 (en) * 2006-11-08 2010-08-17 Symetrix Corporation Non-volatile resistance switching memories and methods of making same
TWI428929B (zh) * 2009-11-24 2014-03-01 Ind Tech Res Inst 控制方法
US8817521B2 (en) 2009-11-24 2014-08-26 Industrial Technology Research Institute Control method for memory cell
US8497705B2 (en) 2010-11-09 2013-07-30 Macronix International Co., Ltd. Phase change device for interconnection of programmable logic device
TWI506627B (zh) 2011-08-30 2015-11-01 Ind Tech Res Inst 電阻式記憶體及其寫入驗證方法
US8779592B2 (en) * 2012-05-01 2014-07-15 Taiwan Semiconductor Manufacturing Company, Ltd. Via-free interconnect structure with self-aligned metal line interconnections
US10615225B2 (en) * 2018-08-22 2020-04-07 International Business Machines Corporation Multilayer back end of line (BEOL)-stackable cross-point memory array with complementary pass transistor selectors

Family Cites Families (95)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3271591A (en) 1963-09-20 1966-09-06 Energy Conversion Devices Inc Symmetrical current controlling device
US3530441A (en) 1969-01-15 1970-09-22 Energy Conversion Devices Inc Method and apparatus for storing and retrieving information
IL61678A (en) 1979-12-13 1984-04-30 Energy Conversion Devices Inc Programmable cell and programmable electronic arrays comprising such cells
US4719594A (en) 1984-11-01 1988-01-12 Energy Conversion Devices, Inc. Grooved optical data storage device including a chalcogenide memory layer
US4876220A (en) 1986-05-16 1989-10-24 Actel Corporation Method of making programmable low impedance interconnect diode element
JP2685770B2 (ja) 1987-12-28 1997-12-03 株式会社東芝 不揮発性半導体記憶装置
US5166758A (en) 1991-01-18 1992-11-24 Energy Conversion Devices, Inc. Electrically erasable phase change memory
US5534712A (en) 1991-01-18 1996-07-09 Energy Conversion Devices, Inc. Electrically erasable memory elements characterized by reduced current and improved thermal stability
US5177567A (en) 1991-07-19 1993-01-05 Energy Conversion Devices, Inc. Thin-film structure for chalcogenide electrical switching devices and process therefor
JP2825031B2 (ja) 1991-08-06 1998-11-18 日本電気株式会社 半導体メモリ装置
US5166096A (en) 1991-10-29 1992-11-24 International Business Machines Corporation Process for fabricating self-aligned contact studs for semiconductor structures
US5958358A (en) 1992-07-08 1999-09-28 Yeda Research And Development Co., Ltd. Oriented polycrystalline thin films of transition metal chalcogenides
JP2884962B2 (ja) 1992-10-30 1999-04-19 日本電気株式会社 半導体メモリ
US5515488A (en) 1994-08-30 1996-05-07 Xerox Corporation Method and apparatus for concurrent graphical visualization of a database search and its search history
US5785828A (en) 1994-12-13 1998-07-28 Ricoh Company, Ltd. Sputtering target for producing optical recording medium
US5831276A (en) 1995-06-07 1998-11-03 Micron Technology, Inc. Three-dimensional container diode for use with multi-state material in a non-volatile memory cell
US6420725B1 (en) 1995-06-07 2002-07-16 Micron Technology, Inc. Method and apparatus for forming an integrated circuit electrode having a reduced contact area
US5869843A (en) 1995-06-07 1999-02-09 Micron Technology, Inc. Memory array having a multi-state element and method for forming such array or cells thereof
US5879955A (en) 1995-06-07 1999-03-09 Micron Technology, Inc. Method for fabricating an array of ultra-small pores for chalcogenide memory cells
US5789758A (en) 1995-06-07 1998-08-04 Micron Technology, Inc. Chalcogenide memory cell with a plurality of chalcogenide electrodes
US5837564A (en) 1995-11-01 1998-11-17 Micron Technology, Inc. Method for optimal crystallization to obtain high electrical performance from chalcogenides
KR0182866B1 (ko) * 1995-12-27 1999-04-15 김주용 플래쉬 메모리 장치
US5687112A (en) 1996-04-19 1997-11-11 Energy Conversion Devices, Inc. Multibit single cell memory element having tapered contact
US6025220A (en) 1996-06-18 2000-02-15 Micron Technology, Inc. Method of forming a polysilicon diode and devices incorporating such diode
US5866928A (en) 1996-07-16 1999-02-02 Micron Technology, Inc. Single digit line with cell contact interconnect
US5789277A (en) 1996-07-22 1998-08-04 Micron Technology, Inc. Method of making chalogenide memory device
US5814527A (en) 1996-07-22 1998-09-29 Micron Technology, Inc. Method of making small pores defined by a disposable internal spacer for use in chalcogenide memories
US5985698A (en) 1996-07-22 1999-11-16 Micron Technology, Inc. Fabrication of three dimensional container diode for use with multi-state material in a non-volatile memory cell
US5998244A (en) 1996-08-22 1999-12-07 Micron Technology, Inc. Memory cell incorporating a chalcogenide element and method of making same
US6147395A (en) 1996-10-02 2000-11-14 Micron Technology, Inc. Method for fabricating a small area of contact between electrodes
US6087674A (en) 1996-10-28 2000-07-11 Energy Conversion Devices, Inc. Memory element with memory material comprising phase-change material and dielectric material
US6015977A (en) 1997-01-28 2000-01-18 Micron Technology, Inc. Integrated circuit memory cell having a small active area and method of forming same
US5952671A (en) 1997-05-09 1999-09-14 Micron Technology, Inc. Small electrode for a chalcogenide switching device and method for fabricating same
US6031287A (en) 1997-06-18 2000-02-29 Micron Technology, Inc. Contact structure and memory element incorporating the same
US5902704A (en) 1997-07-02 1999-05-11 Lsi Logic Corporation Process for forming photoresist mask over integrated circuit structures with critical dimension control
US6768165B1 (en) 1997-08-01 2004-07-27 Saifun Semiconductors Ltd. Two bit non-volatile electrically erasable and programmable semiconductor memory cell utilizing asymmetrical charge trapping
US6617192B1 (en) 1997-10-01 2003-09-09 Ovonyx, Inc. Electrically programmable memory element with multi-regioned contact
US6372651B1 (en) 1998-07-17 2002-04-16 Advanced Micro Devices, Inc. Method for trimming a photoresist pattern line for memory gate etching
US6034882A (en) 1998-11-16 2000-03-07 Matrix Semiconductor, Inc. Vertically stacked field programmable nonvolatile memory and method of fabrication
US6351406B1 (en) 1998-11-16 2002-02-26 Matrix Semiconductor, Inc. Vertically stacked field programmable nonvolatile memory and method of fabrication
US7157314B2 (en) 1998-11-16 2007-01-02 Sandisk Corporation Vertically stacked field programmable nonvolatile memory and method of fabrication
US6177317B1 (en) 1999-04-14 2001-01-23 Macronix International Co., Ltd. Method of making nonvolatile memory devices having reduced resistance diffusion regions
US6077674A (en) 1999-10-27 2000-06-20 Agilent Technologies Inc. Method of producing oligonucleotide arrays with features of high purity
US6314014B1 (en) 1999-12-16 2001-11-06 Ovonyx, Inc. Programmable resistance memory arrays with reference cells
US6420216B1 (en) 2000-03-14 2002-07-16 International Business Machines Corporation Fuse processing using dielectric planarization pillars
US6420215B1 (en) 2000-04-28 2002-07-16 Matrix Semiconductor, Inc. Three-dimensional memory array and method of fabrication
US6888750B2 (en) * 2000-04-28 2005-05-03 Matrix Semiconductor, Inc. Nonvolatile memory on SOI and compound semiconductor substrates and method of fabrication
US6501111B1 (en) 2000-06-30 2002-12-31 Intel Corporation Three-dimensional (3D) programmable device
US6563156B2 (en) 2001-03-15 2003-05-13 Micron Technology, Inc. Memory elements and methods for making same
US6440837B1 (en) 2000-07-14 2002-08-27 Micron Technology, Inc. Method of forming a contact structure in a semiconductor device
US6429064B1 (en) 2000-09-29 2002-08-06 Intel Corporation Reduced contact area of sidewall conductor
US6339544B1 (en) 2000-09-29 2002-01-15 Intel Corporation Method to enhance performance of thermal resistor device
US6567293B1 (en) 2000-09-29 2003-05-20 Ovonyx, Inc. Single level metal memory cell using chalcogenide cladding
US6555860B2 (en) 2000-09-29 2003-04-29 Intel Corporation Compositionally modified resistive electrode
US6569705B2 (en) 2000-12-21 2003-05-27 Intel Corporation Metal structure for a phase-change memory device
TW490675B (en) 2000-12-22 2002-06-11 Macronix Int Co Ltd Control method of multi-stated NROM
US6627530B2 (en) 2000-12-22 2003-09-30 Matrix Semiconductor, Inc. Patterning three dimensional structures
US6271090B1 (en) 2000-12-22 2001-08-07 Macronix International Co., Ltd. Method for manufacturing flash memory device with dual floating gates and two bits per cell
US6534781B2 (en) 2000-12-26 2003-03-18 Ovonyx, Inc. Phase-change memory bipolar array utilizing a single shallow trench isolation for creating an individual active area region for two memory array elements and one bipolar base contact
US6487114B2 (en) 2001-02-28 2002-11-26 Macronix International Co., Ltd. Method of reading two-bit memories of NROM cell
US6514788B2 (en) 2001-05-29 2003-02-04 Bae Systems Information And Electronic Systems Integration Inc. Method for manufacturing contacts for a Chalcogenide memory device
US6589714B2 (en) 2001-06-26 2003-07-08 Ovonyx, Inc. Method for making programmable resistance memory element using silylated photoresist
US6613604B2 (en) 2001-08-02 2003-09-02 Ovonyx, Inc. Method for making small pore for use in programmable resistance memory element
US6605527B2 (en) 2001-06-30 2003-08-12 Intel Corporation Reduced area intersection between electrode and programming element
US6673700B2 (en) 2001-06-30 2004-01-06 Ovonyx, Inc. Reduced area intersection between electrode and programming element
US6511867B2 (en) 2001-06-30 2003-01-28 Ovonyx, Inc. Utilizing atomic layer deposition for programmable device
US6709958B2 (en) 2001-08-30 2004-03-23 Micron Technology, Inc. Integrated circuit device and fabrication using metal-doped chalcogenide materials
US6586761B2 (en) 2001-09-07 2003-07-01 Intel Corporation Phase change material memory device
US6861267B2 (en) * 2001-09-17 2005-03-01 Intel Corporation Reducing shunts in memories with phase-change material
US6800563B2 (en) * 2001-10-11 2004-10-05 Ovonyx, Inc. Forming tapered lower electrode phase-change memories
US6566700B2 (en) 2001-10-11 2003-05-20 Ovonyx, Inc. Carbon-containing interfacial layer for phase-change memory
US6545903B1 (en) 2001-12-17 2003-04-08 Texas Instruments Incorporated Self-aligned resistive plugs for forming memory cell with phase change material
US6512241B1 (en) 2001-12-31 2003-01-28 Intel Corporation Phase change material memory device
US6867638B2 (en) * 2002-01-10 2005-03-15 Silicon Storage Technology, Inc. High voltage generation and regulation system for digital multilevel nonvolatile memory
JP3796457B2 (ja) 2002-02-28 2006-07-12 富士通株式会社 不揮発性半導体記憶装置
US6579760B1 (en) 2002-03-28 2003-06-17 Macronix International Co., Ltd. Self-aligned, programmable phase change memory
US6620715B1 (en) 2002-03-29 2003-09-16 Cypress Semiconductor Corp. Method for forming sub-critical dimension structures in an integrated circuit
US6864500B2 (en) * 2002-04-10 2005-03-08 Micron Technology, Inc. Programmable conductor memory cell structure
US6605821B1 (en) 2002-05-10 2003-08-12 Hewlett-Packard Development Company, L.P. Phase change material electronic memory structure and method for forming
US6864503B2 (en) 2002-08-09 2005-03-08 Macronix International Co., Ltd. Spacer chalcogenide memory method and device
US6850432B2 (en) 2002-08-20 2005-02-01 Macronix International Co., Ltd. Laser programmable electrically readable phase-change memory method and device
JP4133141B2 (ja) * 2002-09-10 2008-08-13 株式会社エンプラス 電気部品用ソケット
US6992932B2 (en) * 2002-10-29 2006-01-31 Saifun Semiconductors Ltd Method circuit and system for read error detection in a non-volatile memory array
JP4928045B2 (ja) 2002-10-31 2012-05-09 大日本印刷株式会社 相変化型メモリ素子およびその製造方法
US6744088B1 (en) 2002-12-13 2004-06-01 Intel Corporation Phase change memory device on a planar composite layer
US6791102B2 (en) 2002-12-13 2004-09-14 Intel Corporation Phase change memory
US6815266B2 (en) * 2002-12-30 2004-11-09 Bae Systems Information And Electronic Systems Integration, Inc. Method for manufacturing sidewall contacts for a chalcogenide memory device
KR100486306B1 (ko) * 2003-02-24 2005-04-29 삼성전자주식회사 셀프 히터 구조를 가지는 상변화 메모리 소자
US6927410B2 (en) * 2003-09-04 2005-08-09 Silicon Storage Technology, Inc. Memory device with discrete layers of phase change memory material
US6815704B1 (en) 2003-09-04 2004-11-09 Silicon Storage Technology, Inc. Phase change memory device employing thermally insulating voids
US6808991B1 (en) 2003-11-19 2004-10-26 Macronix International Co., Ltd. Method for forming twin bit cell flash memory
US6937507B2 (en) * 2003-12-05 2005-08-30 Silicon Storage Technology, Inc. Memory device and method of operating same
KR100564608B1 (ko) * 2004-01-29 2006-03-28 삼성전자주식회사 상변화 메모리 소자
US6936840B2 (en) * 2004-01-30 2005-08-30 International Business Machines Corporation Phase-change memory cell and method of fabricating the phase-change memory cell
KR100598100B1 (ko) * 2004-03-19 2006-07-07 삼성전자주식회사 상변환 기억 소자의 제조방법

Also Published As

Publication number Publication date
US7483292B2 (en) 2009-01-27
US20080186761A1 (en) 2008-08-07
TWI324345B (en) 2010-05-01
TW200834588A (en) 2008-08-16
CN101241756B (zh) 2011-06-15

Similar Documents

Publication Publication Date Title
CN101770788B (zh) 一种存储装置与用以操作此装置的方法
CN101241756B (zh) 具有不同读取与程序化路径的存储单元
US7254059B2 (en) Multilevel phase-change memory element and operating method
US8605495B2 (en) Isolation device free memory
CN101958147B (zh) 一种相变化存储装置及其操作方法
US7423300B2 (en) Single-mask phase change memory element
US7920415B2 (en) Memory cell device and programming methods
CN100463209C (zh) 具有真空夹层的相变存储器元件
CN100524881C (zh) 用于制造柱状相变存储元件的方法
EP2204851B1 (en) Ovonic threshold switch film composition for TSLAGS material
CN101504967B (zh) 中心加热相变化存储器结构及其制造方法
EP1463061B1 (en) Memory device
CN100481556C (zh) 一种存储元件及其制造方法
TWI250677B (en) Phase change access device for memories
US20060077741A1 (en) Multilevel phase-change memory, manufacturing and status transferring method thereof
US20100110778A1 (en) Phase change memory program method without over-reset
CN101577141A (zh) 存储器装置及其操作方法
US7884342B2 (en) Phase change memory bridge cell
CN100477318C (zh) 用于相变存储器的含硅系列硫族化物相变薄膜材料
US20070238225A1 (en) Phase change memory with improved temperature stability
CN100593858C (zh) 具有二极管隔离元件的相变化存储单元
CN100364132C (zh) 用于相变存储器的含硅系列硫族化物相变薄膜材料
EP1626411A1 (en) Shared address lines for crosspoint memory
CN100511749C (zh) 用于相变存储器的含硅系列硫族化物相变薄膜材料

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant