CN101740113B - 用于为易失性存储器提供定向库刷新的方法及系统 - Google Patents
用于为易失性存储器提供定向库刷新的方法及系统 Download PDFInfo
- Publication number
- CN101740113B CN101740113B CN2009102119692A CN200910211969A CN101740113B CN 101740113 B CN101740113 B CN 101740113B CN 2009102119692 A CN2009102119692 A CN 2009102119692A CN 200910211969 A CN200910211969 A CN 200910211969A CN 101740113 B CN101740113 B CN 101740113B
- Authority
- CN
- China
- Prior art keywords
- storehouse
- address
- refresh
- volatile memory
- counter
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/406—Management or control of the refreshing or charge-regeneration cycles
- G11C11/40611—External triggering or timing of internal or partially internal refresh operations, e.g. auto-refresh or CAS-before-RAS triggered refresh
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/406—Management or control of the refreshing or charge-regeneration cycles
- G11C11/40618—Refresh operations over multiple banks or interleaving
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/406—Management or control of the refreshing or charge-regeneration cycles
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/406—Management or control of the refreshing or charge-regeneration cycles
- G11C11/40615—Internal triggering or timing of refresh, e.g. hidden refresh, self refresh, pseudo-SRAMs
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/4063—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
- G11C11/407—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
- G11C11/408—Address circuits
Abstract
本发明提供一种用于为易失性存储器提供定向库刷新的方法及系统。本发明提供一种存储器系统。所述存储器系统包括一具有若干个库的易失性存储器及一存储器控制器,所述存储器控制器经配置以控制所述易失性存储器参与一自动刷新模式或一自刷新模式。所述存储器控制器进一步经配置以指令所述易失性存储器对一目标库执行一自动刷新操作。在正对所述目标库执行所述自动刷新操作的同时,其余库可供存取。
Description
分案申请的相关信息
本申请为发明名称为“用于为易失性存储器提供定向库刷新的方法及系统”的原中国发明专利申请的分案申请。原申请的申请号为200580021363.2;原申请的申请日为2005年5月26日;原发明专利申请案的优先权日为2004年11月27日和2004年11月5日。
相关申请案
本申请案主张基于2004年5月27日提出申请的第60/575,334号美国临时申请案的优先权。
技术领域
本发明大体而言涉及存储装置,且更具体而言,涉及用于为易失性存储器提供定向库刷新的方法及系统。
背景技术
易失性存储器是一种通常构造为若干个阵列(或库)的存储媒体。每一个库进一步布置成行及列形式的“存储胞”矩阵,其中每一列均按存储器的输入/输出(I/O)宽度进一步划分。存储器内的位置按库、行及列来唯一地规定。可使用一存储器控制器通过指明数据的库、行及列位置而自存储器中检索数据。例如,对于一具有一16位外部数据总线的四库式128Mb存储器而言,一可能的逻辑地址映射包括一9位的列地址、一2位的库地址及一12位的行地址。
在读取或写入一存储位置之前,必须首先打开对应的行。打开一个行的过程需要使用一最少数量的时钟循环tRCD-其表示行至列延迟。一旦打开一个行,便可根据需要对该行内的列地址进行读取或写入。对于例如某些动态随机存取存储器(DRAM)而言,例如对于同步DRAM(SDRAM)而言,在任一时刻每一个库仅有一个行可保持打开;一要在同一库内但一不同行处执行的后续存储器存取需要关闭当前的行并打开新的一个行。
在为动态易失性存储器的情况下,为保持数据完整性,必须以一平均间隔tREF1周期性地刷新或重新激励每一个胞。所述胞之所以必须予以刷新,是因为其是围绕存储电荷的电容器设计,而电容器可能会随时间放电。刷新是对存储器中的胞进行再充电的过程。通常每次一行地对胞进行刷新。当前存在若干种设计用于刷新易失性存储器的方法。这些方法中的某些(若非全部)会在性能及/或功率方面引起高的代价。例如,存在两种通常用于在现代数字系统内控制对易失性存储器的刷新的常用方法或技术。一种方法依赖存储器来跟踪需使用在存储器上可具有的内置式刷新机构进行刷新的行及库;另一种方法则依赖存储器控制器来跟踪需进行刷新的行及库。
第一种常用方法由易失性存储器的自动刷新功能及自刷新功能使用。这些功能使用存储器的内置刷新地址。在存储器现用期间,当需要一刷新循环时,存储器控制器对所有库进行预充电,然后使用自动刷新命令来告诉存储器发起一内部刷新循环。在接收到自动刷新命令后,存储器递增内部刷新地址计数器并执行内部刷新循环。在自动刷新模式中,存储器使用其内部刷新地址计数器内的刷新地址来决定哪些行/库执行所述刷新循环并遍历相关的各行。在一种实施方案中,所述内部刷新地址计数器包括一行地址寄存器及一库地址寄存器。递增所述库地址寄存器来遍历每一存储器库,其中所述库地址寄存器的进位输出使行地址寄存器递增。其他实施方案则不使用库地址寄存器,因为所有库均同时得到刷新。
当前的非同时性库自动刷新实施方案的一缺点在于,存储器控制器不知道哪一内部库将被刷新,在发出一自动刷新命令之前,存储器控制器需要关闭每一个库中的所有打开的行。因此,在一自动刷新顺序期间,存储器数据总线的可用性为零。充其量,该顺序要求使用tRP+tRFC+tRCD个循环,其中tRP表示一行预充电延时,tRFC表示刷新循环时间且tRCD表示行-列延时。对于一133MHz的存储器,此可能为16个时钟循环(120ns)。这些循环有时称作死循环,因为在该周期期间存储器数据总线不可用。
在不使用的周期期间,存储器控制器可将存储器置于自刷新模式中。在自刷新模式中,存储器使用其自身的内部时钟及刷新地址计数器来产生刷新,以刷新所述存储器的这一(这些)行。由于可使用自刷新模式,因而该方法有益于在空闲状态期间节约功率。自刷新状态使用少量的功率并通过刷新存储器来保持存储器的内容。由于需要少量的功率,因而该方法通常用于低功率应用中。
有时使用一第二种方法来避免上文所述存储器数据总线上的死循环。根据该第二种方法,通过存储器控制器来实现对刷新之控制。该方法不使用在存储器上可具有的任何内置刷新机构。根据该方法,在规则地给定的间隔(tREF1)处,存储器控制器通过使用库/行地址组合以一种循序方式打开及关闭各行来明确地产生刷新。刷新时钟(其确定刷新速率)及库/行地址组合位于存储器控制器内部。该方法对于高速/高性能应用最佳。该方法允许存储器控制器刷新一特定存储器库,同时允许其他存储器库保持打开以供存取,从而得到更高的性能;对其他库的读取及写入一般可平行且不中断地继续进行。该方法的不利方面在于,在系统断电或长时间空闲状态期间,当存储器控制器不对存储器进行刷新时,存储器不能保持于自刷新状态中。如上文所述,自刷新状态是大多数易失性存储器的内置功能。由于存储器的自刷新功能独立于存储器控制器来递增一在存储器的刷新地址计数器中所存储的刷新地址(即行/库地址),因此存储器所保持的刷新地址不与存储器控制器一致或同步。
刷新操作可降低存储器的性能,这是因为每一刷新循环均会迫使存储器进入空闲状态,而在此空闲状态期间不可进行数据存取。例如,如果一特定存储器库在此库处于一现用状态时需要一刷新循环,则必须关闭该库以允许进行刷新操作。关闭该库意味着必须延迟原本要执行的数据操作,从而影响系统性能。
某些现有方案可供用于降低刷新操作对性能的影响。这些方案通常涉及到使用高于所需刷新速率的刷新速率,以便可在一预定刷新周期内刷新更多的存储器库。通过刷新更多的存储器库,会减小为刷新而必须关闭一现用存储器库的可能性。然而,使用更高的刷新速率具有其缺点。例如,刷新速率增加意味着存储器更频繁地不可供存取,此会导致性能降低。而且,仅使用更高的刷新速率并非总能消除当需要刷新时关闭现用存储器库的需要;在某些情形中,无论如何均必须关闭现用存储器库,从而抹煞了使用更高刷新速率的所有优点。
因此,将希望提供用于为易失性存储器提供定向库刷新的更有效的方法及系统。
发明内容
在本发明的一个方面中,一种存储器系统包括一易失性存储器,其具有复数个库、一库地址锁存器、一刷新触发器及一刷新计数器,所述刷新计数器进一步具有一行地址计数器及一行递增计数器,其中所述刷新触发器经配置以控制所述刷新计数器及所述库地址锁存器且其中所述行递增计数器经配置以在每次执行一自动刷新操作时递增,所述行递增计数器经配置以在已执行一预定数量的自动刷新操作之后递增所述行地址计数器,且其中所述行地址计数器包括一个行地址,所述行地址用来识别用于所述自动刷新操作的所述目标库中的一行;一存储器控制器,其经配置以控制所述易失性存储器参与一自动刷新模式或一自刷新模式,所述存储器控制器进一步经配置以指令所述易失性存储器通过将一目标库的一库地址载入所述库地址锁存器内以一循序方式对所述复数个库中的所述目标库执行一自动刷新操作;其中存储于所述库地址锁存器中的所述库地址由所述易失性存储器用来识别用于所述自动刷新操作的所述目标库;及其中在正对所述目标库执行所述自动刷新操作的同时,所述复数个库中的其余库可供存取。
在本发明的另一个方面中,一种存储器系统包括:一易失性存储器,其具有复数个库、一库地址锁存器、一刷新时钟及一刷新计数器,所述刷新计数器进一步具有一行地址计数器及一行递增计数器,其中所述刷新时钟经配置以控制所述刷新计数器及所述库地址锁存器,其中所述行递增计数器经配置以在每次执行一自动刷新操作时递增,且所述行递增计数器进一步经配置以在已执行一预定数量的自动刷新操作之后递增所述行地址计数器,其中所述行地址计数器包括一个行地址,所述行地址用来识别用于所述自动刷新操作的所述目标库中的一行;及一存储器控制器,其经配置以控制所述易失性存储器参与一自动刷新模式或一自刷新模式,所述存储器控制器进一步经配置以指令所述易失性存储器以一循序方式对所述复数个库中的一目标库执行一自动刷新操作,所述存储器控制器进一步经配置以将所述目标库的一库地址载入所述库地址锁存器内;其中存储于所述库地址锁存器中的所述库地址由所述易失性存储器用来识别用于所述自动刷新操作的所述目标库;及其中在正对所述目标库执行所述自动刷新操作的同时,所述复数个库中的其余库可供存取。
在本发明的再一方面中,一种用于实现对一具有一库地址锁存器及复数个库的易失性存储器进行存储器刷新的方法包括:指令所述易失性存储器以一循序方式对所述复数个库执行自动刷新操作,所述自动刷新操作中的每一者均包括:将一目标库的一库地址载入所述库地址锁存器内,及指令所述易失性存储器使用存储于所述库地址锁存器中的所述库地址对所述复数个库中的一目标库执行一自动刷新操作,其中在正对所述目标库执行所述自动刷新操作的同时,所述复数个库中的其余库可供存取;每次执行一自动刷新操作时均递增一行递增值;在所述行递增值已递增至一预定值之后,递增一行地址值,所述行地址用来识别用于所述自动刷新操作的所述目标库中的一行,所述预定值取决于已执行的一预定数量的自动刷新操作;及指令所述易失性存储器参与一自刷新模式并使用当前存储于所述库地址锁存器中的所述库地址来执行一次或多次自刷新操作。
应了解,所属领域中的技术人员根据下文具体实施方式部分将易知本发明的其他实施例,在下文具体实施方式部分中以例示方式显示及说明本发明的各种实施例。应认识到,本发明能够具有其他及不同的实施例且其数个细节能够在各种其他方面加以修改,此均不背离本发明的精神及范围。因此,应将图式及具体实施方式部分视为例示性质而非限制性的。
附图说明
在附图中以举例方式而非限制方式图解说明本发明的各个方面,图式中:
图1为一简化方块图,其图解说明一种可用于实施本发明定向刷新方法的布局;及
图2为一简化方块图,其图解说明一种可用于实施本发明的定向刷新方法的易失性存储器。
具体实施方式
下文结合附图阐述的详细说明旨在阐明本发明的各种实施例,而非旨在表示本发明可实施成的唯一一些实施例。为了提供对本发明之透彻了解,该详细说明包括具体细节。然而,所属领域中的技术人员将易知,无需这些具体细节也可实施本发明。为避免造成本发明的概念含糊不清,在某些实例中以方块图形式显示众所周知的结构及组件。
现在将说明一种存储器系统的各种实施例。在一实施例中,提供一种会提高一存储器在刷新操作期间的数据可用性的定向刷新方法。图1显示一可用于实施此种定向刷新方法的布局100。如在图1中所示,所述定向刷新方法可由一易失性存储器110及一经配置以控制易失性存储器100的控制器120来实施。易失性存储器110可例如为一DRAM(动态随机存取存储器)、SDRAM(同步DRAM)、及各种其他类型的DRAM等等。根据本文所提供的揭示及教示内容,所属领域中的一般技术人员将得知如何使用其他类型的需要进行刷新操作的存储器来实施与本发明相关联的概念。所述定向刷新方法可通过用于控制存储器控制器120及易失性存储器110的控制逻辑或者处理器(未示出)来实现。应了解,所述控制逻辑或处理器可构建成一独立模块或者集成为另一组件(例如存储器控制器120)的一部分。
图2进一步显示可用于实施所述定向刷新方法的易失性存储器110的一个实施例。易失性存储器110可进一步包括一具有一行地址计数器250及一行递增计数器220的刷新计数器200、一刷新触发器240、一库地址锁存器230及若干个库210。
刷新触发器240可用于控制刷新计数器200及库地址锁存器230二者。刷新触发器240由易失性存储器110用于以自动刷新模式或自刷新模式启动一刷新操作。举例而言,在自存储器控制器120(参见图1)接收到一自动刷新命令时,易失性存储器110可指令刷新触发器240启动自动刷新操作。刷新触发器240可例如为一时钟或其他定时机构。
行地址计数器250可用于存储所要刷新的行的目标行地址。库地址锁存器230可用于存储包含所要刷新的行的特定库的目标库地址。
存储器控制器120可指令易失性存储器110自动刷新易失性存储器110内的一特定存储器库,而其他存储器库仍保持可供存取。对于存储器控制器120所启动的每一自动刷新循环,存储器控制器120(参见图1)均可将库地址270载入库地址锁存器230内。库地址270用于选择其中一个库210进行刷新。由于存储器控制器120(参见图1)知晓所要刷新的特定库,因而对其他内部库的存取可继续进行而不中断。此趋于使存储器数据总线的利用率最大化、通过避免无谓的行关闭/打开顺序而降低功率消耗、并有助于使传送延迟最小化。
行递增计数器220可在加电或复位时初始化。行递增计数器220的初始化值可为任意的。在已执行一预定次数的自动刷新操作之后,行递增计数器220使行地址计数器250递增。行地址计数器250包含所要刷新的一行的目标行地址。行地址计数器250指向所有库210中的同一行。
存储器控制器120通过向易失性存储器110发出一自动刷新命令并将所要刷新的库的库地址270载入库地址锁存器230内来启动每一自动刷新循环。在接收到所述自动刷新命令后,易失性存储器110使用刷新触发器240来启动每一自动刷新操作。刷新触发器240使行递增计数器220递增。以循环方式,通过一来自行递增计数器220的进位输出信号260来递增行地址计数器250。例如,行递增计数器220可为一2位的计数器,此意味着行递增计数器220每四(4)个刷新时钟循环自身重复一次;相反地,行地址计数器250则在每第4次自动刷新操作之后递增。然后,使用存储于行地址计数器250中的目标行地址及存储于库地址锁存器230中的库地址270来刷新一所识别库中的一特定行。
由于目标行地址根据预定的自动刷新操作次数而周期性地改变且存储器控制器120不知道行地址计数器250将在何时递增,因而存储器控制器120(参见图1)以一关于各个库210的始终如一的循序次序发出自动刷新命令;换句话说,存储器控制器120在每一自动刷新循环期间均以一种循序方式每次一个地将各个库210的库地址载入库地址锁存器230内。如此一来,在连续的自动刷新循环中依序刷新各个库210。例如,对于图2中所示的四(4)个库而言,刷新库次序可为“3-2-1-0-3-2-1-0”或“0-1-2-3-0-1-2-3”。其中一种次序并不优于另一种次序。因此,可使用这两种次序中的任一种。在一种实施方案中,可使用顺序“0-1-2-3-0-1-2-3-...”。如在下文中所将进一步说明,该顺序会简化向自刷新模式的转变。
下面在一实例中进一步例示如图2所示的易失性存储器110的操作。在该实例中,假定行递增计数器220中的初始值为零(0)且行递增计数器220的进位输出信号260是在每第4次自动刷新操作之后被激活。存储器控制器120(参见图1)向易失性存储器110发出一自动刷新命令并将库210a的库地址270载入库地址锁存器230内以启动一第一自动刷新循环。在接收到所述自动刷新命令后,易失性存储器110指令刷新触发器240启动一自动刷新操作。在所述自动刷新操作期间,行递增计数器220递增至值一(1)。在此种情形中,进位输出信号260未被激活且行地址计数器250不递增。然后,使用当前分别存储于行地址计数器250及库地址锁存器230中的目标行地址及库地址来刷新库210a中的一特定行。
随后,存储器控制器120(参见图1)向易失性存储器110发出另一自动刷新命令并将库210b的库地址270载入库地址锁存器230内,以启动一第二自动刷新循环。类似地,在接收到所述第二自动刷新命令后,易失性存储器110指令刷新触发器240来启动另一自动刷新操作。在该自动刷新操作期间,行递增计数器220递增至值二(2)。同样,进位输出信号260未被激活且行地址计数器250不递增。然后,使用当前分别存储于行地址计数器250及库地址锁存器230中的目标行地址及库地址来刷新库210b中的一特定行。应注意,由于行地址计数器250未递增,因而在该自动刷新操作中所使用的目标行地址与在上次自动刷新操作中所使用的目标行地址相同。然而,对于该自动刷新操作而言,由于识别一不同的库210b,因而存储于库地址锁存器230中的库地址不同。因此,刷新一不同库210b(与库210a相对)中的相同的行。
类似地,应了解,在第三及第四自动刷新循环中,行地址计数器250不递增(因行递增计数器220的进位输出信号260未被激活)。因此,在第三及第四自动刷新循环期间刷新不同库210c及210d中的相同的行。
在第五自动刷新循环中,由存储器控制器120(参见图1)载入库地址锁存器230内的库地址270指回至库210a。此外,由于已经执行了四(4)次自动刷新操作,因而行递增计数器220的进位输出信号260现在被激活。进位输出信号260又使行地址计数器250递增,从而使目标行地址移至一新的要刷新的行。然后,在连续的自动刷新循环中对所有四(4)个库210刷新该同一新的行。
当命令易失性存储器110进入自刷新模式时,从存储器控制器120停止向易失性存储器110发出最后一个自动刷新命令时起,易失性存储器110便开始使用当前存储于库地址锁存器230中的库地址在内部产生刷新。这之所以变为可能,是因为如前面所述,存储器控制器120以一种循序方式发出自动刷新命令。
随后,在自刷新模式中进行每一次刷新之后,均递增库地址锁存器230的输出。实际上,库地址锁存器230变为一计数器。因此,当处于自刷新模式中时,库地址锁存器230周期性地递增并用于遍历各个库210;且行递增计数器220也周期性地递增,此又使包含一所要刷新的行的目标行地址的行地址计数器250递增,从而能够在各个库210中遍历各个行。
当退出自刷新模式时,易失性存储器110在内部将行地址计数器220复位或清除。此使易失性存储器110与存储器控制器120重新同步并确保将在所有库210中刷新由当前目标行地址所表示的行。通过使行递增计数器220复位,易失性存储器110确保仅在已执行预定次数的自动刷新操作之后递增行地址计数器250,此意味着在所有库210中刷新由当前目标行地址所表示的行。
此外,存储器控制器120也在易失性存储器110退出自刷新模式之后在一(1)个平均刷新周期(tREF1)内发出若干个自动刷新命令。由于存储器控制器120并不知道在退出自刷新模式之前易失性存储器110最后刷新的是哪一个库,因此使用这些自动刷新命令来确保在一(1)个平均刷新周期(tREF1)内刷新所有的库210,此会相反地确保保持数据完整性且不丢失任何数据。要在一(1)个平均刷新周期(tREF1)内发出的自动刷新命令的数量依赖于易失性存储器110中的库210的数量。例如,对于图2中所示的易失性存储器110而言,在退出自刷新模式之后要发出的自动刷新命令的数量为四(4)个。所述平均刷新周期(tREF1)可根据特定的易失性存储器而异。根据本文所提供的揭示及教示内容,所属领域中的一般技术人员将得知如何根据本揭示内容来构建行递增计数器220及确定在从自刷新模式中退出之后所要发出的自动刷新命令的适当数量。
应注意,如果存储器控制器120执行一预先刷新方案且在进入自刷新模式之前至少预先刷新若干次,则在从自刷新模式退出之后在一(1)个平均刷新周期(tREF1)内发出自动刷新命令是可选的。例如,对于如图2中所示的易失性存储器110,如果在进入自刷新模式之前已预先执行了至少四(4)次刷新,则在从自刷新模式中退出之后不需要在一(1)个平均刷新周期(tREF1)内发出自动刷新命令。在所属领域中已知若干种预先刷新方案。根据本文所提供的揭示及教示内容,所属领域中的一般技术人员将得知如何包含一预先刷新方案来与本教示内容结合使用。
结合本文所揭示实施例阐述的方法或算法可以控制逻辑、编程指令或其他指示的形式直接实施于硬件中、一可由处理器执行的软件模块中、或两者的组合中。软件模块可驻存于RAM存储器、快闪存储器、ROM存储器、EPROM存储器、EEPROM存储器、寄存器、硬盘、可抽换磁盘、CD-ROM中、或所属领域中所知的任何其他形式的存储媒体中。所述存储媒体可耦接至所述处理器,以使所述处理器可自所述存储媒体读取信息或向存储媒体写入信息。或者,所述存储媒体可为所述处理器的组成部分。
上文对所揭示实施例的说明旨在使所属领域中的任一技术人员均能够制作或使用本发明。所属领域中的技术人员将易知这些实施例的各种修改形式,且本文所界定的一般原理也可适用于其他实施例,此并不背离本发明的精神或范畴。因此,本发明并非旨在限定为本文所示的实施例,而是欲赋予其与权利要求书相一致的整个范畴,其中除非明确标明,以单数形式提及一元件并非旨在表示“一个且仅有一个”,而是表示“一个或多个”之意。所有为所属领域中的一般技术人员所知或此后将知的本揭示内容通篇所述各实施例的要素的结构及功能等效物均明确地以引用方式并入本文中并旨在涵盖于权利要求书中。此外,本文所揭示的内容均非旨在奉献给公众,无论是否在权利要求书中明确地引用该揭示内容。权利要求要素均不依据35U.S.C.§112第六段的规定加以解释,除非使用片语“用于…的构件”明确描述该要素,或在方法项情况下使用片语“用于…的步骤”描述该要素。
Claims (15)
1.一种存储器系统,其包括:
易失性存储器,其具有复数个库且还包括一库地址锁存器;及
存储器控制器,其经配置以控制所述易失性存储器参与一自动刷新模式或一自刷新模式,所述存储器控制器进一步经配置以指令所述易失性存储器对所述复数个库中的一目标库执行一自动刷新操作;
其中所述存储器控制器进一步经配置以将所述目标库的一库地址载入所述库地址锁存器内,
其中在正对所述目标库执行所述自动刷新操作的同时,所述复数个库中的其余库可供存取,
在所述易失性存储器进入所述自刷新模式后,所述易失性存储器进一步经配置以使用存储于所述库地址锁存器中的一库地址来产生一个或多个自刷新,以及
其中存储于所述库地址锁存器中的所述库地址是先前由所述存储器控制器提供的,以指令所述易失性存储器对所述目标库执行所述自动刷新操作。
2.如权利要求1所述的存储器系统,其中所述易失性存储器进一步经配置以将目标库地址锁存器中的所述目标库地址提供给所述库。
3.如权利要求1所述的存储器系统,其中所述易失性存储器进一步包括单个刷新计数器,其经配置以向所述库的每一者提供行地址。
4.如权利要求3所述的存储器系统,其中所述刷新计数器进一步包括经配置以向所述库的每一者提供所述行地址的行地址计数器和经配置以控制所述行地址计数器的行递增计数器。
5.如权利要求4所述的存储器系统,其中当退出所述自刷新模式且进入所述自动刷新模式时,所述易失性存储器进一步经配置以使所述行递增计数器复位,从而使得所述易失性存储器和所述存储器控制器再同步。
6.如权利要求4所述的存储器系统,其中所述易失性存储器进一步包括经配置以控制所述行递增计数器的刷新触发器。
7.如权利要求6所述的存储器系统,其中所述刷新触发器进一步经配置以在每一次执行自动刷新操作之后递增所述行递增计数器。
8.如权利要求7所述的存储器系统,其中所述行递增计数器进一步经配置以在执行一预定数量的自动刷新操作之后递增所述行地址计数器。
9.如权利要求8所述的存储器系统,其中所述预定数量等于所述库的数量。
10.如权利要求9所述的存储器系统,其中所述易失性存储器经进一步配置以将所述目标库地址锁存器中的所述目标库地址提供给所述库。
11.如权利要求1所述的存储器系统,其中所述易失性存储器进一步经配置以在每一次自刷新操作之后递增所述库地址锁存器中的所述目标库地址。
12.一种于实现对一具有一库地址锁存器及复数个库的易失性存储器进行存储器刷新的方法,所述方法包括:
将一目标库的一库地址载入所述库地址锁存器内;及
指令所述易失性存储器使用存储于所述库地址锁存器中的所述库地址对所述复数个库中的一目标库执行一自动刷新操作;
其中在正对所述目标库执行所述自动刷新操作的同时,所述复数个库中的其余库可供存取,
其进一步包括:
指令所述易失性存储器参与一自刷新模式并使用存储于所述库地址锁存器中的所述库地址来执行一次或多次自刷新操作;
其中所述库地址先前由所述易失性存储器用于对所述目标库执行所述自动刷新操作。
13.如权利要求12所述的方法,进一步包括向所述库的每一者提供行地址,所述自动刷新操作是在所述目标库内选定的行上执行的。
14.如权利要求13所述的方法,进一步包括向所述库提供第二目标库地址,且在所述第二目标库内的所述选定的行上执行自动刷新操作,而其余库可供所述存储器控制器存取。
15.如权利要求12所述的方法,进一步包括递增用于下一个自刷新操作的所述目标库地址。
Applications Claiming Priority (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US57533404P | 2004-05-27 | 2004-05-27 | |
US60/575,334 | 2004-05-27 | ||
US10/982,038 | 2004-11-05 | ||
US10/982,038 US7079440B2 (en) | 2004-05-27 | 2004-11-05 | Method and system for providing directed bank refresh for volatile memories |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN200580021363A Division CN100585732C (zh) | 2004-05-27 | 2005-05-26 | 用于为易失性存储器提供定向库刷新的方法及系统 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN101740113A CN101740113A (zh) | 2010-06-16 |
CN101740113B true CN101740113B (zh) | 2013-10-16 |
Family
ID=34979614
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2009102119692A Expired - Fee Related CN101740113B (zh) | 2004-05-27 | 2005-05-26 | 用于为易失性存储器提供定向库刷新的方法及系统 |
Country Status (9)
Country | Link |
---|---|
US (2) | US7079440B2 (zh) |
EP (1) | EP1749300B1 (zh) |
JP (1) | JP4699455B2 (zh) |
KR (1) | KR100871080B1 (zh) |
CN (1) | CN101740113B (zh) |
AT (1) | ATE525725T1 (zh) |
IL (2) | IL179416A (zh) |
MX (1) | MXPA06013671A (zh) |
WO (1) | WO2005119691A1 (zh) |
Families Citing this family (21)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100653688B1 (ko) * | 2004-04-29 | 2006-12-04 | 삼성전자주식회사 | 반도체 메모리 장치 및 이 장치의 리프레쉬 방법, 및 이장치를 위한 메모리 시스템 |
US7236416B2 (en) * | 2004-05-21 | 2007-06-26 | Qualcomm Incorporated | Method and system for controlling refresh in volatile memories |
US7184350B2 (en) * | 2004-05-27 | 2007-02-27 | Qualcomm Incorporated | Method and system for providing independent bank refresh for volatile memories |
US7079440B2 (en) * | 2004-05-27 | 2006-07-18 | Qualcomm Incorporated | Method and system for providing directed bank refresh for volatile memories |
US7088633B2 (en) * | 2004-05-27 | 2006-08-08 | Qualcomm Incorporated | Method and system for providing seamless self-refresh for directed bank refresh in volatile memories |
US7953921B2 (en) * | 2004-12-28 | 2011-05-31 | Qualcomm Incorporated | Directed auto-refresh synchronization |
US20070086261A1 (en) * | 2005-10-17 | 2007-04-19 | Freebern Margaret C | Directed auto-refresh for a dynamic random access memory |
JP4967452B2 (ja) | 2006-05-18 | 2012-07-04 | 富士通セミコンダクター株式会社 | 半導体メモリ |
US7590021B2 (en) * | 2007-07-26 | 2009-09-15 | Qualcomm Incorporated | System and method to reduce dynamic RAM power consumption via the use of valid data indicators |
US8352786B2 (en) * | 2010-07-20 | 2013-01-08 | International Business Machines Corporation | Compressed replay buffer |
KR101796116B1 (ko) | 2010-10-20 | 2017-11-10 | 삼성전자 주식회사 | 반도체 장치, 이를 포함하는 메모리 모듈, 메모리 시스템 및 그 동작방법 |
US9176903B2 (en) * | 2010-11-09 | 2015-11-03 | Rambus Inc. | Memory access during memory calibration |
KR102023487B1 (ko) | 2012-09-17 | 2019-09-20 | 삼성전자주식회사 | 오토 리프레쉬 커맨드를 사용하지 않고 리프레쉬를 수행할 수 있는 반도체 메모리 장치 및 이를 포함하는 메모리 시스템 |
CN103730152B (zh) * | 2012-10-16 | 2016-10-05 | 华邦电子股份有限公司 | 储存媒体及其控制方法 |
US9479417B2 (en) * | 2013-08-13 | 2016-10-25 | Ixia | Dual bank traffic generator |
KR20150128087A (ko) * | 2014-05-08 | 2015-11-18 | 에스케이하이닉스 주식회사 | 리프레쉬 오류를 방지할 수 있는 반도체 장치 및 이를 이용한 메모리 시스템 |
KR20160023274A (ko) * | 2014-08-22 | 2016-03-03 | 에스케이하이닉스 주식회사 | 메모리 장치 및 이를 포함하는 메모리 시스템 |
WO2016176807A1 (zh) | 2015-05-04 | 2016-11-10 | 华为技术有限公司 | 一种dram刷新方法、装置和系统 |
US9721640B2 (en) * | 2015-12-09 | 2017-08-01 | Intel Corporation | Performance of additional refresh operations during self-refresh mode |
US10504580B2 (en) | 2017-08-31 | 2019-12-10 | Micron Technology, Inc. | Systems and methods for refreshing a memory bank while accessing another memory bank using a shared address path |
US11114150B2 (en) | 2019-04-18 | 2021-09-07 | Rambus Inc. | Memory system with multiple open rows per bank |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5627791A (en) * | 1996-02-16 | 1997-05-06 | Micron Technology, Inc. | Multiple bank memory with auto refresh to specified bank |
US5796669A (en) * | 1997-03-03 | 1998-08-18 | Mitsubishi Denki Kabushiki Kaisha | Synchronous semiconductor memory device |
US6310814B1 (en) * | 1998-03-10 | 2001-10-30 | Rambus, Inc. | Rambus DRAM (RDRAM) apparatus and method for performing refresh operations |
CN1426067A (zh) * | 2001-12-13 | 2003-06-25 | 富士通株式会社 | 半导体存储器件的刷新控制方法和半导体存储器件 |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO1997002652A2 (en) | 1995-06-30 | 1997-01-23 | Philips Electronics N.V. | Tunable crystal oscillator with harmonic output |
KR100237621B1 (ko) * | 1996-08-27 | 2000-01-15 | 김영환 | 반도체 메모리소자의 리프레시 제어회로 |
JP3490887B2 (ja) * | 1998-03-05 | 2004-01-26 | シャープ株式会社 | 同期型半導体記憶装置 |
JP2000251467A (ja) * | 1999-03-02 | 2000-09-14 | Nec Ibaraki Ltd | メモリリフレッシュ制御装置およびその制御方法 |
JP2002216473A (ja) * | 2001-01-16 | 2002-08-02 | Matsushita Electric Ind Co Ltd | 半導体メモリ装置 |
JP2004288226A (ja) | 2001-03-30 | 2004-10-14 | Internatl Business Mach Corp <Ibm> | Dram及びdramのリフレッシュ方法 |
KR100429872B1 (ko) * | 2001-06-27 | 2004-05-04 | 삼성전자주식회사 | 반도체 메모리 장치의 이용 효율을 높이는 메모리 시스템및 상기 반도체 메모리 장치의 리프레쉬 방법 |
US6859407B1 (en) * | 2004-01-14 | 2005-02-22 | Infineon Technologies Ag | Memory with auto refresh to designated banks |
US7236416B2 (en) * | 2004-05-21 | 2007-06-26 | Qualcomm Incorporated | Method and system for controlling refresh in volatile memories |
US7079440B2 (en) | 2004-05-27 | 2006-07-18 | Qualcomm Incorporated | Method and system for providing directed bank refresh for volatile memories |
US7184350B2 (en) * | 2004-05-27 | 2007-02-27 | Qualcomm Incorporated | Method and system for providing independent bank refresh for volatile memories |
US7088633B2 (en) * | 2004-05-27 | 2006-08-08 | Qualcomm Incorporated | Method and system for providing seamless self-refresh for directed bank refresh in volatile memories |
-
2004
- 2004-11-05 US US10/982,038 patent/US7079440B2/en active Active
-
2005
- 2005-05-26 MX MXPA06013671A patent/MXPA06013671A/es active IP Right Grant
- 2005-05-26 KR KR1020067027329A patent/KR100871080B1/ko active IP Right Grant
- 2005-05-26 JP JP2007515441A patent/JP4699455B2/ja active Active
- 2005-05-26 CN CN2009102119692A patent/CN101740113B/zh not_active Expired - Fee Related
- 2005-05-26 WO PCT/US2005/018903 patent/WO2005119691A1/en active Application Filing
- 2005-05-26 AT AT05754761T patent/ATE525725T1/de not_active IP Right Cessation
- 2005-05-26 EP EP05754761A patent/EP1749300B1/en active Active
-
2006
- 2006-03-14 US US11/374,838 patent/US7586805B2/en active Active
- 2006-11-20 IL IL179416A patent/IL179416A/en not_active IP Right Cessation
-
2010
- 2010-05-03 IL IL205516A patent/IL205516A0/en unknown
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5627791A (en) * | 1996-02-16 | 1997-05-06 | Micron Technology, Inc. | Multiple bank memory with auto refresh to specified bank |
US5796669A (en) * | 1997-03-03 | 1998-08-18 | Mitsubishi Denki Kabushiki Kaisha | Synchronous semiconductor memory device |
US6310814B1 (en) * | 1998-03-10 | 2001-10-30 | Rambus, Inc. | Rambus DRAM (RDRAM) apparatus and method for performing refresh operations |
CN1426067A (zh) * | 2001-12-13 | 2003-06-25 | 富士通株式会社 | 半导体存储器件的刷新控制方法和半导体存储器件 |
Also Published As
Publication number | Publication date |
---|---|
US7586805B2 (en) | 2009-09-08 |
US20050265102A1 (en) | 2005-12-01 |
MXPA06013671A (es) | 2007-03-23 |
JP2008500679A (ja) | 2008-01-10 |
EP1749300B1 (en) | 2011-09-21 |
IL179416A0 (en) | 2007-05-15 |
US7079440B2 (en) | 2006-07-18 |
KR100871080B1 (ko) | 2008-11-28 |
IL179416A (en) | 2010-11-30 |
EP1749300A1 (en) | 2007-02-07 |
KR20070027620A (ko) | 2007-03-09 |
ATE525725T1 (de) | 2011-10-15 |
JP4699455B2 (ja) | 2011-06-08 |
IL205516A0 (en) | 2011-07-31 |
US20070242544A1 (en) | 2007-10-18 |
CN101740113A (zh) | 2010-06-16 |
WO2005119691A1 (en) | 2005-12-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101740113B (zh) | 用于为易失性存储器提供定向库刷新的方法及系统 | |
CN102543158B (zh) | 为易失性存储器提供独立的库刷新的方法和系统 | |
CN1977340B (zh) | 为易失性存储器中的引导式库刷新提供无缝自刷新的方法和系统 | |
US7342841B2 (en) | Method, apparatus, and system for active refresh management | |
CN102969017B (zh) | 用于使刷新操作对易失性存储器性能的影响最小化的方法及系统 | |
CN102737706B (zh) | 控制易失性存储器中的刷新的方法和系统 | |
KR20180007188A (ko) | 메모리 장치 및 메모리 장치의 동작 방법 | |
CN109219850B (zh) | 存储器中的延迟回写 | |
CN100585732C (zh) | 用于为易失性存储器提供定向库刷新的方法及系统 | |
CN115954026A (zh) | 刷新次数确定方法及设备 | |
CN101427319B (zh) | 带有钟控读出放大器的存储器 | |
US8626999B2 (en) | Dynamic random access memory unit and data refreshing method thereof | |
CN1977338A (zh) | 为易失性存储器提供独立的库刷新的方法和系统 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
C17 | Cessation of patent right | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20131016 Termination date: 20140526 |