CN1098329A - 薄膜的形成方法及其装置 - Google Patents

薄膜的形成方法及其装置 Download PDF

Info

Publication number
CN1098329A
CN1098329A CN94106963A CN94106963A CN1098329A CN 1098329 A CN1098329 A CN 1098329A CN 94106963 A CN94106963 A CN 94106963A CN 94106963 A CN94106963 A CN 94106963A CN 1098329 A CN1098329 A CN 1098329A
Authority
CN
China
Prior art keywords
mentioned
wafer
semiconductor chip
film
reacting furnace
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN94106963A
Other languages
English (en)
Other versions
CN1035704C (zh
Inventor
见方裕一
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Publication of CN1098329A publication Critical patent/CN1098329A/zh
Application granted granted Critical
Publication of CN1035704C publication Critical patent/CN1035704C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/44Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating
    • C23C16/46Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating characterised by the method used for heating the substrate
    • C23C16/463Cooling of the substrate
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/22Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the deposition of inorganic material, other than metallic material
    • C23C16/24Deposition of silicon only
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/44Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating
    • C23C16/46Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating characterised by the method used for heating the substrate

Abstract

将多个晶片31装进舟皿32,用加热器21加热 反应炉22,使晶片31升温。接着,用送风装置20将 空气由送风喷管20a输送到加热器21和反应炉22 之间,快速冷却加热器21使晶片31以17℃/分的 速度降温,只在晶片31的周边部温度比中央部温度 变成低30℃期间由第一、第二气体喷管27、28向反 应炉22内供应pH3、SiH4。随后在晶片31周边部和 中央部的温差不再是30℃时,停止向反应炉22内供 应SiH4、pH3,而在晶片31的表面上形成图中未示出 的多晶硅膜。

Description

本发明涉及薄膜的形成方法及其装置,特别适用于均匀性良好的薄膜。
图8是表示以往的薄膜形成方法所用的纵型LPCVD(低压化学汽相淀积)炉的截面图。上述纵型LPCVD炉在半导体装置制造工艺中用以将氧化硅膜或多晶硅膜形成在多个半导体基板上。
反应炉2设置在园筒形加热器1的内侧,此反应炉2由第一和第二石英管3,4构成。
也就是说第一石英管3设置在上述加热器1的内侧,该石英管的一端是密封的。岐管5的一端设置在上述石英管3的另一端,此岐管5的另一端用封闭部6封闭。第一、第二气体喷管7,8和排气口9设置在上述岐管5的侧面。上述第二石英管4的一端设置在上述岐管5的内侧,此石英管4的另一端位于第一石英管3的一端附近。即第二石英管4位于第一石英管3的内侧。
上述第一气体喷管7的顶端位于第二石英管4另一端附近的内侧。多个气体导入口7a设置在上述气体喷管7上,这些气体导入口7a对着第二石英管4的中心轴侧。上述第二气体喷管8的顶端位于第二石英管4的一端附近的内侧。
保温筒10设置在上述封闭部6的上面,并位于第二石英管4的内侧。置放晶片11的舟皿12设置在上述保温筒10的上面。
在上述结构中舟皿12里置放有多个晶片11,并放入反应炉2中。然后,用加热器1加热上述反应炉2,使上述晶片11升至规定的温度。接着将图中未示出的原料气体从第一和第二气体喷管7,8导入反应炉2内,供给晶片11的表面。这时,上述原料气体沿箭头13的方向流动。因此,在上述晶片11上的上述原料气体被分解,在晶片11上形成图中未示出的薄膜。这时,为使所形成的薄膜厚度均匀,上述晶片11的表面温度要保持恒定。具有地说,上述晶片11表面的温差要在1℃以内。
在上述以往的薄膜形成方法中,为使形成的薄膜厚度均匀,就要使晶片11的表面温度保持恒定。然而,即使将晶片11的表面温度保持恒定,在晶片11上所形成的薄膜厚度仍存在不均匀的情况。
例如在原料气体为TEOS,PH3,反应炉2内的温度是600℃,压力为0.5 的条件下,用图8所示的纵型LPCVD炉,在晶片11上形成掺杂磷的SiO2膜时,此SiO2膜的膜厚分布如图9所示,即在晶片的周边部上述SiO2膜的厚度较厚。
在原料气体为SiH4,PH3,反应炉2内的温度是600℃,压力为0.5 的条件下,用图8所示的LPCVD炉,在晶片11上形成掺杂磷的多晶硅膜时,此多晶硅膜的厚度分布如图10所示,即与上述SiO2模一样,在晶片的周边部,上述多晶硅膜的厚度厚。
如上所述,在晶片上形成的薄膜厚度的均匀性一旦恶化,就存在在膜厚度的部分布线间不能接触、不能顺利进行加工等问题。因此,也存在半导体装置不能正常工作的问题。
图11是表示以往的薄膜形成装置的主要部分的截面图。为防止像上述那样在晶片上面形成的薄膜厚度不均匀,即为使上述薄膜厚度的均匀性好,此薄膜形成装置是在图8所示的以往的纵型LPCVD炉上安装环形挡板15。
也就是说,在置放在上述舟皿12中的晶片11的端部之间插入环状挡板15。由于能用此环形挡板15遮挡上述原料气体在上述晶11的相互之间流动,所以能在晶片11的表面上形成厚度均匀的薄膜。
图12是表示以往的另一种薄膜形成装置的主要部分的截面图。为防止在晶片上上述那样形成的薄膜厚度不均匀,此薄膜形成装置是在图8所示的以往的纵型LPCVD炉上安装园盘形的挡板16。
即,将比晶片11大的园盘状挡板16安装在上述舟皿12内,晶片11装载在此园盘形挡板16的上面。由于厚的膜形成在上述园盘形挡板16的周边部分,因此,在晶片11的表面上能形成厚度均匀的薄膜。
然而,使用上述以往的薄膜形成装置,尽管也能在晶片11的表面上形成厚度均匀的薄膜,但由于存在上述挡板15,16,使可放入薄膜形成装置中的晶片个数减少,因而使制造成本增加,同时还产生使薄膜形成装置的结构变复杂使装置成本增加、装置维修困难等问题。
鉴于上述情况,本发明的目的是提供一种既能在晶片表面上形成厚度均匀的薄膜还能使制造成本和装置成本降低,容易进行装置维修的薄膜形成方法及其装置。
为解决上述课题,本发明使用用CVD法在半导体基片上形成薄膜的方法,为使在上述半导体基板上形成的薄膜厚度均匀,本发明的特征是在形成上述薄膜时,在上述半导体基片上建立温度差。
另外,作为用CVD法在半导体基片上形成薄膜的装置,其特征是它配备有:置放上述半导体基片的反应炉;和为了在上述半导体基片上形成厚度均匀的薄膜,设置在上述反应炉的外侧,通过升温或降温在上述半导体基片上的中央部和周边部建立温度差的加热器。
另外,作为用CVD法在多个半导体基片上形成薄膜的装置,其特征在于它配备有:保持上述各半导体基片有规定的相互间隔的保持装置;和为了在上述半导体基片上形成厚度均匀的薄膜,在上述半导体基片上的中央部和周边部建立温度差的装置。
另外,作为用CVD法在多个半导体基片上形成薄膜的装置,其特征在于它配备有:能使上述半导体基片保持规定的相互间隔的保持卡具;安放上述保持卡具的反应炉;设置在上述反应炉的外侧,为了在上述半导体基片上形成厚度均匀的薄膜,用来通过升温或降温在上述半导体基片的中央部和周边部建立温度差的加热器。
另外,作为用CVD法在多个半导体基片上形成薄膜的装置,其特征在于它配备有:使上述半导体基片保持规定相互间隔的保持卡具;收纳上述保持卡具的反应炉;设置在上述反应炉的外侧使上述半导体基片升温的加热器;和将空气送入上述加热器和上述反应炉之间的送风装置。
本发明由于在半导体基片上建立温度差,也就是使成膜速度慢的区域温度高,使该区域的成膜速度加快,从而使上述半导体基片上的成膜速度几乎相同。结果,能在上述半导体基片上形成膜厚原均匀的薄膜。
而且,用保持卡具使半导体基片保持规定的相互间隔,将上述保持卡其安放在反应炉中,通过用设置在此反应炉外侧的加热器,从半导体基片的周边部侧升温或降温,在上述半导体基片的中央部和周边部建立温度差,在上述半导体基片上形成薄膜。即由于使成膜速度低的区域温度升高,而使该区域的成膜速度加快。从而,能在上述半导体基片上形成厚度均匀的薄膜。
下面将参照附图,用实施例对本发明进行说明。
图1是本发明第一、第二实施例所用的薄膜形成装置,即纵型LPCVD炉的截面图。
图2是分别表示在本发明图1所示的纵型LPCVD炉中晶片中央部的温度、晶片周边部的温度和所供给的原料气体的流量与时间的关系。
图3是表示在本发明的第一实施例中,在晶片上的周边部和中央部所形成的多晶硅膜的膜厚。
图4是表示在用本发明图1所示的纵型LPCLD炉使晶片升降温时的升降温速度与在上述晶片的中央部和周边部的温度差的关系。
图5是表示使用本发明图1所示的纵型LPCVD炉,按照第一实施例的条件,在晶片上形成多晶硅膜时的成膜速度特性。
图6是表示在本发明第二实施例中,在晶片上的周边部直到中央部形成的多晶硅膜的膜厚。
图7是表示使用本发明图1所示的纵型PLCVD炉,按照第二实施例的条件,在晶片上形成SiO2膜时的成膜速度特性。
图8是以往的薄膜形成方法中所用的纵型LPCVD炉的截面图。
图9是表示用图8所示的纵型LPCVD炉,在晶片上的周边部直到中央部形成SiO2膜的厚度。
图10是表示用图8所示的纵型LPCVD炉在晶片上的周边部直到中央部形成多晶硅膜的厚度。
图11是以往的薄膜形成装置的主要部分的截面图。
图12是以往的另一种薄膜形成装置的主要部分的截面图。
图1是根据本发明第一实施例的薄膜形成装置,即纵型LPVCD炉的截面图。反应炉22设置在能快速加热的园筒形成加热器21的内侧,用以使此加热器21快速冷却的送风装置20设置在上述加热器21的近旁。送风喷管20a安装在此送风装置20上,此送风喷管20a的顶端位于加热器21和反应炉22之间。上述反应炉22由第一和第二石项管23、24构成。
也说是说,第一石英管23设置在上述加热器21的内侧,此石管23的一端是封闭的。岐管25的一端设置在上述石英管23的另一端上,此岐管25的另一端用封闭部26封闭。第一、第二气体喷管27,28和排气口29设置在上述岐管25的侧部。上述第二石英管24的一端设置在上述岐管25的内侧部,此石英管24的另一端设置在第一石英管23一端的近旁。即第二石英管24位于第一石英管23的内侧。
上述第一气体喷管27的顶端位于第二石英管24另一端的内侧附近。多个气体导入口27a设置在上述气体喷管27上,并朝向第二石英管24的中心轴侧。上述第二气体喷管28的顶端位于第二石英管24的一端的内侧附近。
保温筒30设置在上述封闭部26的上面,并位于第二石英管24的内侧。安放多个晶片31的舟皿32设置在上述保温筒30的上面。
在上述结构中,多个直径8英寸的晶片31以4mm的间距相互平行地装放在舟皿32中,上述舟皿32安放在反应炉22的内部。接着像图2所示那样控制晶片31的温度和原料气体的流量。
也就是说,由于用加热器21加热上述反应炉22,使晶片31温度升温到650℃。然后,用送风装置20将空气从送风喷管20a送进上述加热器21和反应炉22之间,使上述加热器21和反应炉22快速冷却。因此,晶片31以17℃/分的速度降温到550℃左右。这时,只在晶片31的周边部的温度比晶片31中央部的温度低30℃的情况下才将原料气体PH3和SiH4从第一和第二气体喷管27,28送时反应炉22内。也就是使上述原料气体沿箭头的方向流动,在晶片31上,使SiH4和PH3分解。这时,上述SiH4的流量可以是100sccm,上述PH3的流量可以是1sccm,反应炉22内的压力可以是0.5
Figure 94106963X_IMG4
随后,当上述晶片31周边部和中央部的温度差不是30℃时,就停止向反应炉22内供给上述原料气体。然后,再次以100℃/分的速度使晶片31温度升温到650℃。就这样,晶片31的升降温和向反应炉22内供给上述原料气体的操作反复进行,就在晶片31的表示上形成图中未示出的掺杂磷的多晶硅膜。
图3示出用上述方法在上述晶片31上形成多晶硅膜的厚度。由此图可见,上述多晶硅膜的厚度均匀了,即在晶片31的周边部和其中央部之间已无膜厚差。
图4示出在图1所示的纵型LPCVD炉中的加热器的升降温速度与晶片的中央部和周边部的温度差的关系。加热器21升温时晶片31周边部的温度比中央部的温度变高,而在它降温时晶片31周边部的温度比中央部的温度变低。
图5示出使用图1所示的纵型LPCVD炉在上述第一实施例的条件下,在晶片上形成多晶硅膜时的成膜速度特性。
根据上述第一实施例,使晶片31温度升温至650℃后,再将上述晶片31以17℃/分的速度将温度降到约550℃左右。这时晶片31周边部的温度如图4所示比晶片31中央部的温度变成低30℃。只在温差为30℃期间向反应炉22内供给原料气体。结果如图5所示,由于晶片31的温度低处成膜速度慢,能使晶片31周边部的成膜速度得到抑制。总之,由于像以以往的薄膜形成方法所进行的说明那样,晶片31周边部的成膜速度比中央部快,所以通过使晶片31周边部的温度比中央部为低,就能使周边部和中央部的成膜速度达到一致。从而,在上述晶片31上能形成膜厚均匀的多晶硅膜。即如图3所示,能使晶片31周边部和中央部之间的多晶硅膜的膜厚差消失,从而大大地提高了膜厚的均匀性。
而且无须像以往的薄膜形成方法那样使用设置挡板等复杂结构的装置就能达到提高膜厚的均匀性。因而也不存在因上述挡板等而使能装入薄膜形成装置中的晶片个数减少的问题,能防止制造成本增加,同时因为不必设置挡板等能降低装置成本,也便于进行装置维修。
还有,尽管在上述第一实施例中是使用PH3和SiH4作为原料气体在晶片31上形成产晶硅膜,但使用其它的原料气体也能在晶片上形成其它的膜。
而且,在晶片31降温时由于在晶片31的中央部和周边部建立温度差,使在晶片31上形成的薄膜厚度变均匀,而在晶片升温时由于也在上述晶片中央部和周边部建立温度差,也可能使在晶片上形成的薄膜厚度变均匀。
图1是本发明第二实施例所用的薄膜成形装置,即纵型LPCVD炉的截面图,只对与第一实施例不同的部分进行说明。
将装放晶片31的舟皿32放入反应炉22内,接着像图2所示那样控制晶片31的温度和原料气体的流量。
也就是说,只在晶片31的周边部温度比中央部的温度变成低30℃期间,才由第一气体喷管27向反应炉22内供应作为原料气体的10%He基的PH3,由第二气体喷管28向应炉22内供应TEOS。这时上述TEOS的流量可为100sccm,上述PH3的流量可为100sccm。由此在晶片31的表面上形成图中未示出的SiO2膜。
图6示出用上述方法在上述晶片31上形成的SiO2膜的膜厚分布。由此图可见,上述SiO2膜的厚度已变成均匀了。
图7示出使用图1所示的纵型LPCVD炉,按上述第二实施例的条件,在晶片上形成SiO2膜时的成膜速度特性。
在上述第二实施例中也能获得与第一实施例相同的效果。在本申请请求保护范围的各构成要素中所用的附图参考符号是为了使本发明容易理解,本发明的技术范围不限于附图所示的实施例。
综上所述,根据本明,通过在半导体基片上建立温度差,既能在上述半导体基片上形成厚度均匀的薄膜。也能降低制造成本和装置成本,还能使装置容易维修。

Claims (5)

1、一种用CVD法在半导体基片上形成薄膜的方法,其特征是为使在上述半导体基片上形成的薄膜厚度均匀,形成上述薄膜时,在上述半导体基片上建立温度差。
2、一种用CVD法在半导体基片上形成薄膜的薄膜形成装置,其特征在于它配备有:安放上述半导体基片的反应炉;设置在上述反应炉外侧,为在上述半导体基片上形成膜厚均匀的薄膜,用以通过升温或降温在上述半导体基片上建立温度差的加热器。
3、一种用CVD法在多个半导体基片上形成薄膜的薄膜形成装置,其特征是它配备有:使上述半导体基片相互间保持规定间隔的保持装置;为在上述半导体基片上形成膜厚均匀的薄膜,在上述半导体基片中央部和周边部建立温度差的装置。
4、一种用CVD法在多个半导体基片上形成薄膜的薄膜形成装置,其特征在于它配备有:使上述半导体基片相互间保持规定间隔的保持卡具;安放上述保持卡具的反应炉;设置在上述反应炉的外侧,为在上述半导体基片上形成膜厚均匀的薄膜,用以通过升温或降温在上述半导体基片的中央部和周边建立温度差的的加热器。
5、一种用CVD法在多个半导体基片上形成薄膜的薄膜形成装置,其特征在于它配备有:使上述半导体基片相互间保持规定间隔的保持卡具;安放上述保持卡具的反应炉;设置在上述反应炉外侧,使上述半导体基片升温的加热器;将空气送入上述加热器和上述反应炉之间的送风装置。
CN94106963A 1993-05-10 1994-05-10 薄膜的形成方法及其装置 Expired - Fee Related CN1035704C (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP10789993A JP3184000B2 (ja) 1993-05-10 1993-05-10 薄膜の形成方法およびその装置
JP107899/93 1993-05-10

Publications (2)

Publication Number Publication Date
CN1098329A true CN1098329A (zh) 1995-02-08
CN1035704C CN1035704C (zh) 1997-08-20

Family

ID=14470896

Family Applications (1)

Application Number Title Priority Date Filing Date
CN94106963A Expired - Fee Related CN1035704C (zh) 1993-05-10 1994-05-10 薄膜的形成方法及其装置

Country Status (3)

Country Link
US (2) US5561087A (zh)
JP (1) JP3184000B2 (zh)
CN (1) CN1035704C (zh)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1299323C (zh) * 2001-08-31 2007-02-07 株式会社东芝 半导体器件制造方法、制造装置及其清洗方法和制造系统
CN101395705B (zh) * 2007-02-09 2011-08-10 株式会社日立国际电气 隔热构造体、加热装置、基板处理设备以及半导体器件的制造方法
CN103681416A (zh) * 2013-11-29 2014-03-26 上海华力微电子有限公司 一种监控多晶硅炉管晶圆厚度的方法
CN105977140A (zh) * 2016-07-22 2016-09-28 上海华力微电子有限公司 一种改善圆晶片内膜厚均匀性的方法
CN110578132A (zh) * 2019-09-09 2019-12-17 长江存储科技有限责任公司 化学气相沉积方法和装置
CN112941489A (zh) * 2021-01-27 2021-06-11 长鑫存储技术有限公司 薄膜沉积方法以及薄膜沉积装置

Families Citing this family (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5918111A (en) * 1995-03-15 1999-06-29 Matsushita Electric Industrial Co., Ltd. Method and apparatus for manufacturing chalcopyrite semiconductor thin films
JPH1116838A (ja) * 1997-06-24 1999-01-22 Nec Corp 多結晶シリコン膜の成長方法およびcvd装置
US6204194B1 (en) * 1998-01-16 2001-03-20 F.T.L. Co., Ltd. Method and apparatus for producing a semiconductor device
US6352430B1 (en) 1998-10-23 2002-03-05 Goodrich Corporation Method and apparatus for cooling a CVI/CVD furnace
JP3119641B2 (ja) * 1999-01-19 2000-12-25 九州日本電気株式会社 縦型熱処理装置
EP1063319B1 (en) 1999-06-04 2005-12-07 Goodrich Corporation Method and apparatus for cooling a CVI/CVD furnace
JP4553227B2 (ja) * 2000-02-18 2010-09-29 東京エレクトロン株式会社 熱処理方法
US20020127828A1 (en) * 2000-02-18 2002-09-12 Fujio Suzuki Method of processing wafer
US6787377B2 (en) 2000-07-25 2004-09-07 Tokyo Electron Limited Determining method of thermal processing condition
JP4514915B2 (ja) * 2000-07-25 2010-07-28 東京エレクトロン株式会社 熱処理装置、基板の熱処理方法、および処理レシピを記録した媒体
US6715497B2 (en) * 2001-01-02 2004-04-06 International Business Machines Corporation Treatment to eliminate polysilicon defects induced by metallic contaminants
KR100473429B1 (ko) * 2002-04-10 2005-03-08 주성엔지니어링(주) Cvd 장치의 샤워헤드
JPWO2004075272A1 (ja) * 2003-02-21 2006-06-01 株式会社日立国際電気 基板処理装置及び半導体デバイスの製造方法
JP4610908B2 (ja) * 2004-02-24 2011-01-12 株式会社日立国際電気 基板処理装置及び半導体装置の製造方法
KR101005518B1 (ko) * 2006-03-07 2011-01-04 가부시키가이샤 히다치 고쿠사이 덴키 기판 처리 장치 및 기판 처리 방법 및 막 형성 방법
WO2009082840A1 (en) * 2007-12-27 2009-07-09 Applied Materials, Inc. Method for forming a polysilicon film
JP5383332B2 (ja) * 2008-08-06 2014-01-08 株式会社日立国際電気 基板処理装置、基板処理方法及び半導体装置の製造方法
JP6106519B2 (ja) 2013-05-09 2017-04-05 東京エレクトロン株式会社 基板処理方法、プログラム、制御装置、成膜装置及び基板処理システム
US9343304B2 (en) 2014-09-26 2016-05-17 Asm Ip Holding B.V. Method for depositing films on semiconductor wafers
JP6464990B2 (ja) * 2015-10-21 2019-02-06 東京エレクトロン株式会社 縦型熱処理装置
CN109023309A (zh) * 2018-08-14 2018-12-18 德淮半导体有限公司 薄膜沉积方法及炉管装置

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
SE7710800L (sv) * 1976-10-05 1978-04-06 Western Electric Co Forfarande for astadkommande av ett epitaxiellt skikt pa ett substrat
US4544418A (en) * 1984-04-16 1985-10-01 Gibbons James F Process for high temperature surface reactions in semiconductor material
US4560420A (en) * 1984-06-13 1985-12-24 At&T Technologies, Inc. Method for reducing temperature variations across a semiconductor wafer during heating
JP2519207B2 (ja) * 1986-05-15 1996-07-31 沖電気工業株式会社 半導体装置の製造方法
US5160545A (en) * 1989-02-03 1992-11-03 Applied Materials, Inc. Method and apparatus for epitaxial deposition
JP3154730B2 (ja) * 1991-02-04 2001-04-09 株式会社東芝 薄膜処理方法及び装置
JPH05166757A (ja) * 1991-12-13 1993-07-02 Tokyo Electron Ltd 被処理体の温調装置
US5439850A (en) * 1993-09-08 1995-08-08 North Carolina State University Method for forming a layer of uniform thickness on a semiconductor wafer during rapid thermal processing

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1299323C (zh) * 2001-08-31 2007-02-07 株式会社东芝 半导体器件制造方法、制造装置及其清洗方法和制造系统
CN101395705B (zh) * 2007-02-09 2011-08-10 株式会社日立国际电气 隔热构造体、加热装置、基板处理设备以及半导体器件的制造方法
CN103681416A (zh) * 2013-11-29 2014-03-26 上海华力微电子有限公司 一种监控多晶硅炉管晶圆厚度的方法
CN105977140A (zh) * 2016-07-22 2016-09-28 上海华力微电子有限公司 一种改善圆晶片内膜厚均匀性的方法
CN105977140B (zh) * 2016-07-22 2019-01-22 上海华力微电子有限公司 一种改善圆晶片内膜厚均匀性的方法
CN110578132A (zh) * 2019-09-09 2019-12-17 长江存储科技有限责任公司 化学气相沉积方法和装置
CN112941489A (zh) * 2021-01-27 2021-06-11 长鑫存储技术有限公司 薄膜沉积方法以及薄膜沉积装置
WO2022160595A1 (zh) * 2021-01-27 2022-08-04 长鑫存储技术有限公司 薄膜沉积方法以及薄膜沉积装置

Also Published As

Publication number Publication date
US5702531A (en) 1997-12-30
JPH06318551A (ja) 1994-11-15
US5561087A (en) 1996-10-01
CN1035704C (zh) 1997-08-20
JP3184000B2 (ja) 2001-07-09

Similar Documents

Publication Publication Date Title
CN1035704C (zh) 薄膜的形成方法及其装置
KR100272891B1 (ko) 저온, 고압 상태에서의 실리콘 증착방법
US6506691B2 (en) High rate silicon nitride deposition method at low pressures
JP4945185B2 (ja) 結晶成長方法
US7699604B2 (en) Manufacturing apparatus for semiconductor device and manufacturing method for semiconductor device
US20030049372A1 (en) High rate deposition at low pressures in a small batch reactor
US20130052804A1 (en) Multi-gas centrally cooled showerhead design
KR20070012520A (ko) 기상 성장 장치용 서셉터
WO2006039503A2 (en) Method and apparatus for low temperature dielectric for deposition using monomolecular precursors
TW200527518A (en) Deposition system and deposition method
CN102668033A (zh) 半导体薄膜制造方法、半导体薄膜制造装置、基座和基座保持器
TW200721271A (en) Method and apparatus for the low temperature deposition of doped silicon nitride films
JP2002324761A5 (zh)
US9982364B2 (en) Process gas preheating systems and methods for double-sided multi-substrate batch processing
WO2000070662A1 (fr) Dispositif pour former un depot d'un film
US8257499B2 (en) Vapor phase deposition apparatus and vapor phase deposition method
TWI415170B (zh) 半導體製造裝置之保護方法、半導體製造裝置以及半導體製造方法
CN1742113A (zh) 真空处理装置
US4661199A (en) Method to inhibit autodoping in epitaxial layers from heavily doped substrates in CVD processing
CN1842895A (zh) 衬底处理装置及半导体装置的制造方法
US4834023A (en) Apparatus for forming deposited film
WO1993006619A1 (en) Apparatus for introducing gas, and apparatus and method for epitaxial growth
WO2013100449A1 (en) Silicon carbide epitaxial wafer and method for fabricating the same
WO2012177099A2 (en) Apparatus and method for deposition
JP3149468B2 (ja) Cvd装置

Legal Events

Date Code Title Description
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
C17 Cessation of patent right
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 19970820

Termination date: 20100510