CN1319571A - 绝缘陶瓷、多层陶瓷基片和层叠的陶瓷电子部件 - Google Patents

绝缘陶瓷、多层陶瓷基片和层叠的陶瓷电子部件 Download PDF

Info

Publication number
CN1319571A
CN1319571A CN01108379A CN01108379A CN1319571A CN 1319571 A CN1319571 A CN 1319571A CN 01108379 A CN01108379 A CN 01108379A CN 01108379 A CN01108379 A CN 01108379A CN 1319571 A CN1319571 A CN 1319571A
Authority
CN
China
Prior art keywords
ceramic
weight
oxide
layered
insulating
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN01108379A
Other languages
English (en)
Other versions
CN1196658C (zh
Inventor
森直哉
近川修
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Murata Manufacturing Co Ltd
Original Assignee
Murata Manufacturing Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Murata Manufacturing Co Ltd filed Critical Murata Manufacturing Co Ltd
Publication of CN1319571A publication Critical patent/CN1319571A/zh
Application granted granted Critical
Publication of CN1196658C publication Critical patent/CN1196658C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • CCHEMISTRY; METALLURGY
    • C04CEMENTS; CONCRETE; ARTIFICIAL STONE; CERAMICS; REFRACTORIES
    • C04BLIME, MAGNESIA; SLAG; CEMENTS; COMPOSITIONS THEREOF, e.g. MORTARS, CONCRETE OR LIKE BUILDING MATERIALS; ARTIFICIAL STONE; CERAMICS; REFRACTORIES; TREATMENT OF NATURAL STONE
    • C04B35/00Shaped ceramic products characterised by their composition; Ceramics compositions; Processing powders of inorganic compounds preparatory to the manufacturing of ceramic products
    • C04B35/01Shaped ceramic products characterised by their composition; Ceramics compositions; Processing powders of inorganic compounds preparatory to the manufacturing of ceramic products based on oxide ceramics
    • C04B35/03Shaped ceramic products characterised by their composition; Ceramics compositions; Processing powders of inorganic compounds preparatory to the manufacturing of ceramic products based on oxide ceramics based on magnesium oxide, calcium oxide or oxide mixtures derived from dolomite
    • C04B35/04Shaped ceramic products characterised by their composition; Ceramics compositions; Processing powders of inorganic compounds preparatory to the manufacturing of ceramic products based on oxide ceramics based on magnesium oxide, calcium oxide or oxide mixtures derived from dolomite based on magnesium oxide
    • C04B35/053Fine ceramics
    • CCHEMISTRY; METALLURGY
    • C03GLASS; MINERAL OR SLAG WOOL
    • C03CCHEMICAL COMPOSITION OF GLASSES, GLAZES OR VITREOUS ENAMELS; SURFACE TREATMENT OF GLASS; SURFACE TREATMENT OF FIBRES OR FILAMENTS MADE FROM GLASS, MINERALS OR SLAGS; JOINING GLASS TO GLASS OR OTHER MATERIALS
    • C03C8/00Enamels; Glazes; Fusion seal compositions being frit compositions having non-frit additions
    • C03C8/14Glass frit mixtures having non-frit additions, e.g. opacifiers, colorants, mill-additions
    • CCHEMISTRY; METALLURGY
    • C04CEMENTS; CONCRETE; ARTIFICIAL STONE; CERAMICS; REFRACTORIES
    • C04BLIME, MAGNESIA; SLAG; CEMENTS; COMPOSITIONS THEREOF, e.g. MORTARS, CONCRETE OR LIKE BUILDING MATERIALS; ARTIFICIAL STONE; CERAMICS; REFRACTORIES; TREATMENT OF NATURAL STONE
    • C04B35/00Shaped ceramic products characterised by their composition; Ceramics compositions; Processing powders of inorganic compounds preparatory to the manufacturing of ceramic products
    • C04B35/01Shaped ceramic products characterised by their composition; Ceramics compositions; Processing powders of inorganic compounds preparatory to the manufacturing of ceramic products based on oxide ceramics
    • C04B35/44Shaped ceramic products characterised by their composition; Ceramics compositions; Processing powders of inorganic compounds preparatory to the manufacturing of ceramic products based on oxide ceramics based on aluminates
    • C04B35/443Magnesium aluminate spinel
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES OR LIGHT-SENSITIVE DEVICES, OF THE ELECTROLYTIC TYPE
    • H01G4/00Fixed capacitors; Processes of their manufacture
    • H01G4/002Details
    • H01G4/018Dielectrics
    • H01G4/06Solid dielectrics
    • H01G4/08Inorganic dielectrics
    • H01G4/12Ceramic dielectrics
    • H01G4/1209Ceramic dielectrics characterised by the ceramic dielectric material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/12Mountings, e.g. non-detachable insulating substrates
    • H01L23/14Mountings, e.g. non-detachable insulating substrates characterised by the material or its electrical properties
    • H01L23/15Ceramic or glass substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2223/00Details relating to semiconductor or other solid state devices covered by the group H01L23/00
    • H01L2223/58Structural electrical arrangements for semiconductor devices not otherwise provided for
    • H01L2223/64Impedance arrangements
    • H01L2223/66High-frequency adaptations
    • H01L2223/6661High-frequency adaptations for passive devices
    • H01L2223/6677High-frequency adaptations for passive devices for antenna, e.g. antenna included within housing of semiconductor device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/16235Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the bump connector connecting to a via metallisation of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/095Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00 with a principal constituent of the material being a combination of two or more materials provided in the groups H01L2924/013 - H01L2924/0715
    • H01L2924/097Glass-ceramics, e.g. devitrified glass
    • H01L2924/09701Low temperature co-fired ceramic [LTCC]
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/03Use of materials for the substrate
    • H05K1/0306Inorganic insulating substrates, e.g. ceramic, glass
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/16Printed circuits incorporating printed electric components, e.g. printed resistor, capacitor, inductor
    • H05K1/162Printed circuits incorporating printed electric components, e.g. printed resistor, capacitor, inductor incorporating printed capacitors
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • H05K3/4611Manufacturing multilayer circuits by laminating two or more circuit boards
    • H05K3/4626Manufacturing multilayer circuits by laminating two or more circuit boards characterised by the insulating layers or materials
    • H05K3/4629Manufacturing multilayer circuits by laminating two or more circuit boards characterised by the insulating layers or materials laminating inorganic sheets comprising printed circuits, e.g. green ceramic sheets
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T428/00Stock material or miscellaneous articles
    • Y10T428/24Structurally defined web or sheet [e.g., overall dimension, etc.]
    • Y10T428/24802Discontinuous or differential coating, impregnation or bond [e.g., artwork, printing, retouched photograph, etc.]
    • Y10T428/24917Discontinuous or differential coating, impregnation or bond [e.g., artwork, printing, retouched photograph, etc.] including metal layer

Abstract

本发明提供了一种绝缘陶瓷,包含MgO-MgAl2O4陶瓷和硼硅玻璃的焙烧混合物,其中所述焙烧混合物中,MgAl2O4结晶相和Mg3B2O6结晶相与Mg2B2O5结晶相中的至少一个是主结晶相。较好地,所发明的层叠陶瓷电子部件中的多个内部电极除了构成电容器单元的内部电极以外,还包含多个相互连接的线圈导体,因此构成层叠的电感器单元。

Description

绝缘陶瓷、多层陶瓷基片和层叠的陶瓷电子部件
本发明涉及一种用于例如多层电路板中的绝缘陶瓷。本发明尤其涉及一种高频绝缘陶瓷,这种绝缘陶瓷方便地应用于例如装配有半导体装置和各种电子部件的复合多层电路板中,并能够通过与诸如铜和银之类的导电材料一起烧结而得到,本发明还涉及多层陶瓷基片、陶瓷电子部件以及层叠的陶瓷电子部件,它们都使用本发明的绝缘陶瓷。
对于加速在更高频率中使用电子设备的现代趋势正保持其发展。随着这种对于加速的要求,还要增加用于这种电子设备中的电子部件的更高的密度安装和更高密度封装。为了满足这些需求,传统上将多层电路板用作基片,其中将半导体装置和各种电子部件安装在这种基片上。在这种多层电路板上,基片为导体电路和电子部件功能器件提供设置的地方,因此使电子设备进一步最小化。
传统上已经使用氧化铝作为构成多层电路板的材料。
氧化铝具有相对高的1500摄氏度到1600摄氏度的焙烧温度,但是一般必须将诸如Mo,Mo-Mn和W之类的耐火金属用作设置在这种由氧化铝构成的多层电路板内的导电电路的材料。但是,这种耐火金属具有高电阻。
因此强烈需要使用诸如铜之类的金属作为导电金属,这种金属具有更低的电阻,并且可以以低于耐火金属的成本得到。为了将铜用作导电材料,已经开发了对能够通过在1000摄氏度或更低的温度下焙烧得到的玻璃陶瓷或结晶玻璃的使用(例如,第5-238774号日本未审查专利公告)。
但是这种能够在低温下得到的已知的基片材料机械强度低,而且Q值低,而且焙烧处理趋向于影响这种材料的沉积结晶相类型和比例。
相应地,本发明的一个目的是提供一种能够解决传统技术中的问题,能够通过在低温焙烧而得到,能够通过与熔点相对较低的诸如银和铜之类的导电材料一起焙烧而得到,具有令人满意的机械强度和高Q值,并且对于沉积结晶相的类型和比例不敏感的绝缘陶瓷。
本发明的另一个目的是提供一种多层陶瓷基片,陶瓷电子部件和层叠的陶瓷电子部件,它们都是由绝缘陶瓷构成的,具有另一方面的机械强度和高Q值,并且对于沉积结晶相的类型和比例不敏感。
在为解决上述问题进行了精深研究之后,本发明人发现作为主结晶相的MgAl2O4结晶相和Mg3B2O6结晶相和/或Mg2B2O5结晶相的沉积能够产生更高的Q值和更高的可靠性。这是因为除了MgAl2O4结晶相以外,Mg3B2O6结晶相和/或Mg2B2O5结晶相作为主结晶相的沉积使玻璃中的硼稳定,因此改进了可靠性和可烧结性。以这些发现为基础完成了本发明。
具体地说,从宽的方面讲,本发明提供了一种绝缘陶瓷,包含MgO-MgAl2O4陶瓷和硼硅玻璃的焙烧混合物,其中所述焙烧混合物中,MgAl2O4结晶相和Mg3B2O6结晶相与Mg2B2O5结晶相中的至少一个是主结晶相。在本文中,“主”意思是存在的晶相,MgAl2O4结晶相和Mg3B2O6和/或Mg2B2O5结晶相有最多量。
本发明中使用的硼硅玻璃最好包括氧化硼、氧化硅、氧化镁和碱金属氧化物。对MgO-MgAl2O4与玻璃成份(包含至少氧化硼(B2O3),氧化硅(SiO2),氧化镁(MgO)和碱金属氧化物(e.g.,Na2O,K2O or Li2O))的结合使用允许MgAl2O4结晶相和Mg3B2O6结晶相和/或Mg2B2O5结晶相作为主结晶相沉积,由此产生高Q值。
在这种情况下,硼硅玻璃最好包括大约大约15到65%重量的B2O3形式的氧化硼,大约8到50%重量的SiO2形式的氧化硅,大约10到45%重量的MgO形式的氧化镁,0到大约20%重量的R2O形式的碱金属氧化物,其中R是碱金属。
如果硼硅玻璃中B2O3形式的的氧化硼含量少于15%重量,则氧化硼与MgO的比低,导致Mg3B2O6结晶相和/或Mg2B2O5结晶相的沉积。可以不得到高可靠性和令人满意的可烧结性。
相反,如果氧化硼的含量大于大约65%重量,则可能使玻璃的防湿性恶化。
如果SiO2形式的氧化硅在玻璃中的含量少于大约8%的重量,可能使玻璃的化学稳定性恶化,并且如果它重量超过大约50%,得到的玻璃可具有增加的熔化温度和恶化的可烧结性。
MgO形式的氧化镁在玻璃中的含量少于大约10%的重量可能会延迟结晶化,并且大约45%重量的含量可能会引起玻璃制造中的结晶化,由此使可烧结性恶化。
玻璃中的碱金属氧化物能够降低玻璃的熔化温度。但是,超过大约20%重量的碱金属氧化物的含量可能会减小Q值。
可以通过适当调节氧化镁与氧化硼在系统中的比而选择性地沉积Mg3B2O6或Mg2B2O5结晶相。具体地说,当氧化镁(MgO)超过,从而MgO与B2O3的摩尔比大于大约3∶1时,Mg3B2O6结晶相能够沉积。
相反,当B2O3过量,从而MgO与B2O3的摩尔比小于大约3∶1时,Mg2B2O5结晶相能够沉积。
当MgO与B2O3的摩尔比在3∶1附近时,Mg3B2O6和Mg2B2O5结晶相都沉积。
硼硅玻璃最好还包含0到大约20%重量的氧化铝。氧化铝的加入增强了玻璃的化学稳定性。但是,如果氧化铝的含量超过大约20%重量时,可能得不到足够的可烧结性。
较好地,硼硅玻璃还包含大约30%重量或更少的氧化锌。以上述比例加入氧化锌(ZnO)减小了玻璃的熔点温度,并且能够通过在更低温度下烧结得到绝缘陶瓷。超过大约30%重量的氧化锌的含量可能使玻璃的化学稳定性恶化。
较好地,硼硅玻璃还包含0到大约10%重量的氧化铜。加入氧化铜(CuO),通过在更低的温度下焙烧而产生绝缘陶瓷。超过大约10%重量的氧化铜含量可能导致Q值减小。
MgO-MgAl2O4陶瓷与硼硅玻璃的重量比最好在大约20∶80到80∶20的范围内。少于大约20%的重量的陶瓷的含量可能会减小Q值。如果含量超过大约80%的重量,则通过在900摄氏度到1000摄氏度焙烧而得到的绝缘陶瓷可能不足够密致。
MgO-MgAl2O4陶瓷由xMgO-yMgAl2O4表示,其中x和y分别满足10≤x≤90;10≤y≤90;和x+y=100。
MgO的重量百分比x规定为在从大约10到90之间。这是因为x超过大约90,可能会引起MgO的防湿性的问题。
如果x小于大约10,则可能将大量昂贵玻璃加入以在1000摄氏度或更低的温度下焙烧。
在烧结陶瓷中,最好沉积大约5到80%重量的MgAl2O4结晶相,和大约5到70%重量的Mg3B2O6结晶相和/或Mg2B2O5结晶相。在上述范围内的含量能够产生高可靠性、令人满意的可烧结性、足够的机械强度和高Q值。少于大约5%重量的MgAl2O4结晶相的含量可能使绝缘陶瓷的强度恶化。如果它超过大约80%重量,则通过在1000摄氏度或更低的温度焙烧而得到的陶瓷可能不密致。
如果Mg3B2O6结晶相和/或Mg2B2O5结晶相的含量少于大约5%的重量,氧化镁(MgO)和氧化硼(B2O3)之间的反应不能充分进行。导致恶化的可烧结性和可靠性以及降低的Q值。为了沉积大约70%重量的Mg3B2O6结晶相和/或Mg2B2O5结晶相,必须加入大量昂贵玻璃,由此增加了成本。
在本发明中,可以将通过在大约700摄氏度到1000摄氏度下烧结的玻璃成份用作玻璃。
根据本发明得到的绝缘陶瓷最好具有400或更大的Q值(在10GHz频率确定)。如果绝缘陶瓷具有400或更大的Q值(在10Ghz),陶瓷能够有利地用于电路板中,以用于高频(例如在1GHz或更高频率下)。
在另一方面中,本发明提供了一种多层陶瓷基片,它包含陶瓷板,所述陶瓷板包含由绝缘陶瓷构成的绝缘陶瓷层,和多个形成在陶瓷板的绝缘陶瓷层中的内部电极。
在本发明的多层陶瓷基片中,可以在绝缘陶瓷层的至少一侧上层叠具有比绝缘陶瓷层更高的介电常数的第二陶瓷层。
本发明的多层陶瓷基片中的多个内部电极可通过绝缘陶瓷层的至少一部分层叠,由此构成层叠的电容器。
较好地,多个内部电极包括电容器内部电极和线圈导体,并且电容器内部电极通过绝缘陶瓷层的至少一部分相互层叠,并且线圈导体相互连接,由此构成层叠的电感器。
在另一个方面,本发明提供了一种陶瓷电子部件,包含多层陶瓷基片和至少一个安装在多层陶瓷基片上,并与多个内部电极构成电路的电子部件装置。
特别地,本发明的陶瓷电子部件还包含安置在多层陶瓷基片上,以将电子部件装置围绕的盖子。最好将导电盖子用作盖子。
本发明的陶瓷电子部件最好还包括多个仅仅形成在多层陶瓷基片的底部上的外部电极,和多个电气连接到外部电极和电气连接到内部电极或电子部件装置的通孔导体。
在本发明的另一个方面中,提供了一种层叠陶瓷电子部件,它包括由绝缘陶瓷构成的烧结陶瓷,多个安排在烧结的陶瓷内侧的内部电极,多个形成在烧结陶瓷外表面上,并电气连接到任何一内部电极的外部电极。
在本发明的层叠陶瓷电子部件的具体实施例中,多个内部电极可设置得通过陶瓷层相互重叠,由此构成电容器单元。
较好地,除了构成电容器单元的内部电极以外,本发明的层叠陶瓷电子部件中的多个内部电极还包含多个线圈导体,它们相互连接,由此构成层叠的电感器单元。
图1是示出作为本发明的一个例子的样品号11的绝缘陶瓷的XRD频谱的视图;
图2是示出作为本发明的另一个例子的样品号14的绝缘陶瓷的XRD频谱的视图;
图3是示出层叠陶瓷模块的纵向截面图,该层叠陶瓷模块作为使用本发明的实施例的多层陶瓷基片的陶瓷电子部件;
图4是图3的多层陶瓷模块的分解透视图;
图5是示出用于制造作为本发明的第二实施例的层叠陶瓷电子部件的陶瓷生片和形成在其上的电极图案的分解透视图;和
图6是示出本发明的第二实施例的层叠陶瓷电子部件的透视图;和
图7是示出图6的层叠陶瓷电子部件的电路的视图。
下面将首先描述发明的绝缘陶瓷的例子,接着是发明的多层陶瓷基片、陶瓷电子部件和层叠的陶瓷电子部件的构成实施例,以更加详细地说明本发明。
称重和混合原材料粉末Mg(OH)2 and Al2O3,以产生最终烧结的陶瓷,由下面的组合式表示:
xMgO-yMgAl2O4
其中x和y由重量比表示,并满足下面的条件:
10≤x≤90;10≤y≤90;和x+y=100
将每一个混合的粉末湿拌16个小时,并干燥,将得到的混合物在1400摄氏度下煅烧2个小时,以产生煅烧致密物,并将煅烧致密物粉碎以产生陶瓷复合物。
将上述制备的陶瓷复合物称重,并与具有表1所示的成份的每一种玻璃混合,其量示于表2中。然后将得到的混合物通过适量粘合剂粒化,并在200MPa压力下成形,以产生直径为12mm,厚度为7mm的圆柱造型。在900摄氏度到1000摄氏度的大气中焙烧这种造型物2个小时,以产生绝缘陶瓷样品。通过使用介质谐振器的技术确定样品的相对介电常数和Q值(在10GHz)。这些样品的结构示于表2中。
分别地制备带状绝缘陶瓷样品,并依照日本工业标准(JIS)C2141进行三点弯曲测试,以估算弯曲强度。根据例1的样品具有290MPa的高强度。
使上述制备的每一种绝缘陶瓷接受粉末X射线衍射测量(XRD,以确定MgAl2O4结晶相,Mg3B2O6结晶相and Mg2B2O5结晶相的存在。其结果以结晶相示于表2中。
在表2中,“KO”、“SP”、“SU”和“MG”意思分别是Mg3B2O6,MgAl2O4,Mg2B2O5 and MgO。
(weight%)
                                                 表1
 玻璃号. B2O3 SiO2 MgO Al2O3 ZnO BaO SrO CaO Li2O CuO
  A    40    14    -    -    -   41    -    -   5    -
  B    40    13    -    -    -   -   42    -   5    -
  C    30    20    -    -    -   -    -   45   5    -
  D    54    19    21    -    -   -    -    -   6    -
  E    28    50    17    -    -   -    -    -   5    -
  F    40    20    15     5    -   -    -    -   20    -
  G    45    30    10     5     8   -    -    -   2    -
  H    38    20    19     8     4   -    -    -   9    2
  I    41    18    19    -    10   -    -    -   10    2
  J    41    17    26     5     5   -    -    -   5    2
  K    37    24    27    -    -   -    -    -   10    2
  L    15    35    25     5    15   -    -    -   5    -
  M    65    10    15    -    -   -    -    -   4    1
  N    42     8    25    10     5   -    -    -   8    2
  O    38    22    10     5    20   -    -    -   4    1
  P    35    10    45    -     5   -    -    -   3    2
  Q    45    10    20    20    -   -    -    -   3    2
  R    30    15    18     5    30   -    -    -   -    2
  S    35    20    20    -    10   -    -    -   5    10
  T    35     -    30    10    15   -    -    -   8    2
                                                      表2
 样品号 MgO(weight%) MgAl2O4(weight%) 玻璃(weight%) 焙烧温度(C)   主结晶相 介电常数(ε) Q值(@10GHz)
 Kind
    1     50      50  50    A     920     SU,SP     7.7     410
    2     50      50  50    B     920     SU,SP     7.6     430
    3     50      50  50    C     920     SU,SP     8.4     400
    4     40      60  40    D     950     KO,SP     7.2    1000
    5     60      40  20    D    1000     SU,SP     6.9     700
    6     50      50  50    D     920     SU,SP     7.0    2500
    7     40      60  50    E    1000     KO,SP     7.1     800
    8     55      45  65    E     950     KO,SP     7.3    1500
    9     60      40  45    F     920     SU,SP     7.0     700
   10     50      50  50    G     950     SP,SU     7.2    1200
   11     50      50  50    H     900     KO,SP     7.2    3000
   12     60      40  40    H     950     KO,SP     7.2    2500
   13     90      10  65    l    1000     KO,SP     7.3    1200
   14     50      50  50    l     900     SU,SP     7.2    5500
   15     50      50  50    J     900     KO,SP     7.3    4500
   16     30      70  60    J     950     SU,SP     7.3    1200
   17     50      50  50    K     900     KO,SP     7.3    3000
   18     70      30  65    K     900     KO,SP     7.0    1500
   19     10      90  80    L     950     KO,SP     7.4     800
   20     30      70  55    L     900     KO,SP     7.3    1600
    21    50    50  20    M     950     SU,SP     7.2    1200
    22    50    50  50    N     950     KO,SP     7.1    1500
    23    65    35  50    O     950     KO,SP     7.3    1800
    24    35    65  75    P    1000     KO,SP     7.4    2000
    25    10    90  70    F    1000     SU,SP     7.3    850
    26    55    45  75    Q    1000     SU,SP     7.1    1900
    27    25    75  40    R    1000     SU,SP     7.3    900
    28    50    50  50    S     900     KO,SP     7.1    500
   29*    50    50  50    T      -       -      -     -
   30*    50    50  90    J     900       SP     6.5    150
   31*    50    50  10    J    1000     SP,MG     5.1    200
*:本发明的范围以外
图1和图2是样品号11和样品号14的绝缘陶瓷的衍射图,作为XRD分析的典型例子。在图1和2中,符号“○”“”和“×”意思分别是从MgAl2O4结晶相得到的峰值,从Mg3B2O6结晶相得到的峰值和从Mg2B2O5结晶相得到的峰值。
表2示出下面的发现。首先,当MgAl2O4结晶相和Mg3B2O6和/或Mg2B2O5结晶相作为主结晶相沉积时,能够得到在10GHz处显示Q值为400或更高的样品。
能够通过将硼硅玻璃中的碱土金属限定为Mg得到更高的Q值。
当硼硅玻璃包括大约15到65%重量的B2O3形式的氧化硼,8到50%SiO2形式的氧化硅,大约10到45%重量的MgO形式氧化镁和0到大约20%重量的氧化物形式的碱金属氧化物时,能够得到更高的Q值。
当硼硅玻璃还包含0到大约20%重量的氧化铝时,得到的样品表现出高Q值以及增加的玻璃化学稳定性,导致容易处理。
当硼硅玻璃还包含0到大约30%重量的氧化锌时,得到的样品表现出更高的Q值。
还包含0到大约10%重量氧化铜的硼硅玻璃能够产生表现高Q值和令人满意的可烧结性的样品。
相反,在含有大于80%重量的玻璃的样品号30中,烧结的陶瓷中的无定型相增加,SU和KO都不沉积,导致Q值减少。
在含有小于20%的玻璃的样品号31中,Mg3B2O6和Mg2B2O5都不沉积,并且MgO构成主结晶相。因此得到的陶瓷无法通过在1000摄氏度或更低温度下焙烧而密集,并且无法得到高Q值。
在包含硼硅玻璃以外其它玻璃的样品号29中,玻璃是化学不稳定的,并且无法模制成片。由此无法这样制备测试样品。
下面将描述使用发明的绝缘陶瓷的多层陶瓷基片、陶瓷电子部件和层叠陶瓷电子部件的构成实施例。
图3是截面图,示出作为陶瓷电子部件的多层陶瓷模块,它包括作为本发明的实施例的多层陶瓷基片,而图4是其分解透视图。
多层陶瓷模块1是通过使用多层陶瓷基片2构成的。
多层陶瓷基片2包含各自包含所发明的绝缘陶瓷的绝缘陶瓷层3a和3b,和夹在绝缘陶瓷层3a和3b之间的介质陶瓷层4。介质陶瓷层4由例如钛酸钡构成,并具有高介电常数。
将多个内部电极5在介质陶瓷层4内设置得通过部分介质陶瓷层4相邻,由此构成层叠的电容器单元C1和C2。
绝缘陶瓷层3a和3b以及介质陶瓷层4包括多个通孔电极6和6a以及内部布线。
将电子部件装置9到11分开地安装在多层陶瓷基片的顶表面上。可以将半导体装置、片型层叠电容器和其它适当的电子部件装置用作电子部件装置9到11。通孔电极6和内部布线将电子部件装置9到11电气连接到电容器C1和C2,由此构成根据本实施例的多层陶瓷模块1的电路。
将导电盖子8安装在多层陶瓷基片2的顶表面上。将导电盖子8电气连接到从多层陶瓷基片2的顶部穿透到底部的通孔电极6a。将外部电极7、7形成在多层陶瓷基片2的下侧,并电气连接到通孔电极6和6a。将图中未示的其它外部电极仅仅形成在多层陶瓷基片2的下侧,并通过内部布线电气连接到电子部件装置9到11和/或电容器单元C1和C2。
形成用于单在多层陶瓷基片2的下面连接到下侧的外部电极7,允许将多层陶瓷模块表面通过利用下面而安装在例如印刷电路板上。
根据本实施例,盖子8由导电金属制成,并通过通孔电极6a电气连接到外部电极7,由此使电子部件装置9到11电磁屏蔽。但是,盖子8不必是由导电金属构成的。
根据本实施例的多层陶瓷模块1中的绝缘陶瓷层3a和3b包括所发明的绝缘陶瓷,因此表现出低的介电常数以及高Q值,并能够得到适合在高频下使用的多层陶瓷模块1。另外,绝缘陶瓷层3a和3b的机械强度是令人满意的,由此得到的多层陶瓷模块1的机械强度也令人满意。
可以通过已知的单片焙烧陶瓷层叠体的技术容易地得到多层陶瓷基片2。具体地说,首先制备含有根据本发明的绝缘陶瓷材料的陶瓷生片,印刷电极图案,构成例如内部电极5、外部布线和通孔电极6和6a,并且层叠形成图案的陶瓷生片。将适当厚度的形成图案的陶瓷生片(用于形成外部布线和通孔电极6和6a)层叠在陶瓷生片上,在要形成绝缘陶瓷层3a和3b的顶侧和底侧。然后沿厚度方向对得到的层叠体增压。焙烧由此制备的层叠体,因此容易地产生多层陶瓷基片2。
在层叠的电容器单元C1和C2中,将高介电绝缘陶瓷层夹在内部电极5、5之间,其中内部电极5、5沿厚度方向相邻,从而产生电容,而这种具有相对较小面积的内部电极能够产生大的电容,并能够使得到的装置进一步小型化。
图5到7分别是分解透视图、外部透视图和电路图,示出作为本发明的第二种构成实施例。
根据图6所示的这个实施例的层叠陶瓷电子部件是LC滤波器,包括烧结的陶瓷21、和形成在烧结陶瓷21内侧的电路。电路构成电感L和电容C,如下所述。烧结陶瓷21是通过使用所发明的绝缘陶瓷构成的。外部电极23a、23b、24a和24b形成在烧结陶瓷21的外表面上,并且在外部电极23a、23b、24a和24b之间形成LC谐振电路,如图7所示。
通过参照图5示出烧结陶瓷21的制造过程,进一步详细描述它的结构。
首先,将有机媒介物加到根据本发明的绝缘陶瓷材料中,以产生陶瓷浆料。通过适当的片材模制技术模制陶瓷浆料,以产生陶瓷生片。使制备的陶瓷生片干燥,并冲压为给出尺寸,以产生矩形的陶瓷生片21a到21m。
然后,根据需要,在陶瓷生片21a上形成用于形成通孔电极28的通孔。另外,根据丝网印刷处理,印刷导电膏,以形成线圈导体26a和26b、电容器内部电极27a到27c、和线圈导体26c和26d,以及通孔28的通孔由导电膏填满,由此形成通孔电极28。
结果,沿图中所示的方向层叠陶瓷生片,并沿厚度方向增压,以产生层叠体。
焙烧得到的层叠体,以产生烧结陶瓷21。
通过形成薄膜的技术(诸如施加和烘焙导电膏、汽相沉淀、电镀和溅射等),使外部电极23a到24b形成在上述制备的烧结陶瓷21上,如图6所示。由此得到层叠陶瓷电子部件20。
如图5显然的,线圈导体26a和26b构成电感单元L1,线圈导体26c和26d构成电感单元L2,并且内部电极26a到27c构成如图7所示的电容器C。
在根据本实施例的层叠陶瓷电子部件中的LC滤波器具有上述配置。烧结陶瓷21由所发明的绝缘陶瓷构成,因此能够通过在根据第一实施例的多层陶瓷基片2中那么低的温度下焙烧而得到。相应地,陶瓷能够单片地与铜、银、金和其它低熔点材料焙烧,作为内部电极和电容器内部电极27a到27c的线圈导体26a到26c。另外,得到的LC滤波器在高频下具有高的相对介电常数和高Q值,并因此而适合于在高频下使用。另外,绝缘陶瓷的机械强度高,并且得到的LC滤波器的机械强度也令人满意。
所发明的绝缘陶瓷是通过混合和焙烧MgO-MgAl2O4陶瓷和硼硅玻璃得到的,其中MgAl2O4结晶相和Mg3B2O6和Mg2B2O5结晶相中的至少一个沉积作为主结晶相。绝缘陶瓷能够通过在1000摄氏度或更低的温度下焙烧而得到,因此具有高的Q值和令人满意的机械强度。因此,陶瓷能够与Cu,Ag和其它低电阻低成本金属一起烧结,并且这种金属能够用作多层陶瓷基片和层叠陶瓷电子部件中的内部电极的材料。因此,所发明的绝缘陶瓷能够提供多层陶瓷基片和层叠陶瓷电子部件,它们具有高的机械强度,高的Q值并适合于以低成本买到。
当硼硅玻璃包括氧化硼、氧化硅、氧化镁和碱金属氧化物时,MgAl2O4结晶相和Mg3B2O6结晶相和/或Mg2B2O5结晶相能够更加可靠地沉积,作为主结晶相,由此产生高Q值。
当硼硅玻璃以上述具体比例包括氧化硼、氧化硅、氧化镁和碱金属氧化物时,能够更加稳定地得到具有高机械强度和高Q值的绝缘陶瓷。
硼硅玻璃具有更高的化学稳定性,并且当硼硅玻璃包括大约20%重量或更少的氧化铝时,通过在1000摄氏度或更低的温度下焙烧,所发明的绝缘陶瓷能够更加稳定的得到。
玻璃具有更高的熔化温度,以产生绝缘陶瓷,其中当硼硅玻璃含有大约30%重量或更少的氧化锌时,能够通过在低温焙烧而产生这种绝缘陶瓷。
如果这种硼硅玻璃包含大约10%重量或更少的氧化铜时,能够通过在低温焙烧而提供所发明的绝缘陶瓷,而不破坏Q值。
当MgO-MgAl2O4陶瓷与硼硅玻璃的重量比是在从20∶80到80∶20的范围时时,得到的绝缘陶瓷能够具有高Q值,并能够通过在1000摄氏度或更低的温度下焙烧而足够密集。
当MgO-MgAl2O4陶瓷由xMgO-yMgAl2O4表示(其中×是大约10到90,y是大约10到90)时,通过在1000摄氏度或更低的温度下焙烧,绝缘陶瓷能够变得足够密集。由此,绝缘陶瓷能够通过焙烧而得到,不需要过量的玻璃,并且可靠地表现出的高Q值。
当在所发明的绝缘陶瓷中沉积了大约5到80%重量的MgAl2O4结晶相,和大约5到70%重量的Mg3B2O6结晶相和/或Mg2B2O5结晶相时,绝缘陶瓷具有令人满意的可烧结性和高可靠性。
所发明的多层陶瓷基片包括含有由所发明的绝缘陶瓷构成的绝缘陶瓷层的陶瓷板,并能够通过在低温焙烧而得到,并能够将Ag,Cu和其它低电阻低成本金属用作内部电极的材料。另外,绝缘陶瓷层的机械强度高,并且具有高的Q值,而且能够产生适合于在高频下使用的多层陶瓷基片。
通过构成LC滤波器作为一个例子的多层陶瓷模块1和层叠陶瓷电子部件20,参照第一和第二配置的实施例说明了本发明。但是,所发明的陶瓷电子部件和层叠陶瓷电子部件应当不限于这些配置。具体地说,本发明能够应用于多片模块的多层陶瓷基片、混合型集成电路(混合型IC)的多层陶瓷基片和其它各种多层陶瓷基片,以及各种陶瓷电子部件(包括安装在这些多层陶瓷基片上的电子部件装置),以及片型层叠电容器、片型层叠介质天线和其它各种片型层叠电子部件。
当多层陶瓷基片还包含层叠到绝缘陶瓷层的至少一侧上的第二陶瓷层时,并且第二陶瓷层具有比绝缘陶瓷层更高的介电常数时,可以通过改变第二陶瓷层的成份和形式,根据需要适当控制其强度和对环境条件的抵抗力。
所发明的绝缘陶瓷具有更低的介电常数,和更高的Q值,并且当通过绝缘陶瓷层的至少一部分层叠多个内部电极以构成层叠的电容器时,适合于在高频下使用。
另外,所发明的绝缘陶瓷机械强度高,因此能够产生具有令人满意的机械强度的层叠电容器。
当多个内部电极包括多个构成得到电容器的内部电极,以及多个相互连接线圈导体,由此构成层叠的电感器时,由于所发明的绝缘陶瓷具有低的介电常数,并且在高频表现出高的Q值,并且机械强度高,因此能够容易地得到适合于在高频下使用的小型化的LC谐振电路。
所发明的陶瓷电子部件(它包括至少一个层叠在所发明的多层陶瓷基片上的电子部件装置)能够通过在多层陶瓷基片中使用电子部件装置和电路而产生各种小型化的陶瓷电子部件,它们适合于在高频使用。
当将盖子固定到多层陶瓷基片上,以便包围电子部件装置时,盖子能够保护电子部件装置,并且得到的陶瓷电子部件的防湿性和其它特性是令人满意的。
将导电盖子用作盖子能够使被包围的电子部件装置电磁屏蔽。
当将外部电极仅仅形成在多层陶瓷基片的下侧时,能够容易地将多层陶瓷基片从其下面安装到印刷电路板表面上。
所发明的陶瓷电子部件包括多个形成在所发明的绝缘陶瓷中的内部电极,并能够通过在低温下焙烧而得到,而且能够使用Ag,Cu和其它低电阻低成本金属作为内部电极的材料。另外,绝缘陶瓷具有低的介电常数,和高的Q值,由此产生适合于在高频下使用的层叠的电容器。绝缘陶瓷的机械强度是高的,并且能够构成具有令人满意的机械强度的层叠的电容器。
当多个内部电极构成层叠电容器时,由于所发明的绝缘陶瓷具有低的介电常数和高的Q值,因此所发明的层叠陶瓷电子部件适合于在高频使用。
当多个内部电极包括构成层叠电容器的内部电极和构成层叠电感器的线圈导体时,所发明的层叠陶瓷电子部件能够容易地构成小型化的LC谐振电路,它具有高的机械强度,并适合于在高频使用。这是因为所发明的绝缘陶瓷的机械强度高,并且如上所述在高频下具有低介电常数和高Q值。
对于熟悉本领域的技术人员,其它实施例和变化将是显然的,并且本发明不限于上述具体的情况。

Claims (21)

1.一种绝缘陶瓷,其特征在于包含MgO-MgAl2O4陶瓷和硼硅玻璃的焙烧混合物,其中所述焙烧混合物中,MgAl2O4结晶相和Mg3B2O6结晶相与Mg2B2O5结晶相中的至少一个是主结晶相。
2.如权利要求1所述的绝缘陶瓷,其特征在于所述硼硅玻璃包含氧化硼、氧化硅、氧化镁和碱金属氧化物。
3.如权利要求2所述的绝缘陶瓷,其特征在于所述硼硅玻璃包含大约15到65%重量的B2O3形式的氧化硼,大约8到50%重量的SiO2形式的氧化硅,大约10到45%重量的MgO形式的氧化镁,和大约0到20%重量的氧化物形式的碱金属氧化物。
4.如权利要求3所述的绝缘陶瓷,其特征在于所述硼硅玻璃还包含大约20%重量或更少的氧化铝。
5.如权利要求3所述的绝缘陶瓷,其特征在于所述硼硅玻璃还包含大约30%重量或更少的氧化锌。
6.如权利要求3所述的绝缘陶瓷,其特征在于所述硼硅玻璃还包含大约10%重量或更少的氧化铜。
7.如权利要求1所述的绝缘陶瓷,其特征在于包含的所述MgO-MgAl2O4陶瓷和所述硼硅玻璃重量比从大约20∶80到80∶20。
8.如权利要求1所述的绝缘陶瓷,其特征在于所述MgO-MgAl2O4陶瓷由xMgO-yMgAl2O4表示,其中x和y分别满足10≤x≤90;10≤y≤90;和x+y=100。
9.如权利要求1所述的绝缘陶瓷,其特征在于存在大约5到80%重量的MgAl2O4结晶相,和大约5到7%重量的Mg3B2O6和Mg2B2O5结晶相中的至少一种。
10.如权利要求9所述的绝缘陶瓷,其特征在于所述MgO-MgAl2O4陶瓷是大约是焙烧的混合物的20-80重量百分比,并由xMgO-yMgAl2O4表示,其中x和y是重量,并且10≤x≤90;10≤y≤90;和x+y=100;而且,其中所述硼硅玻璃包含大约15到65%重量的B2O3形式的氧化硼,大约8到50%重量的SiO2形式的氧化硅,大约10到45%重量的MgO形式的氧化镁,0到大约20%重量的氧化物形式的碱金属氧化物,大约20%重量或更少的氧化铝,大约30%重量或更少的氧化锌和大约10%重量或更少的氧化铜。
11.一种多层陶瓷基片,其特征在于包含:
陶瓷板,包含如权利要求1所述的绝缘陶瓷的绝缘陶瓷层;和
所述陶瓷板的绝缘陶瓷层中的多个内部电极。
12.如权利要求11所述的多层陶瓷基片,其特征在于在具有第二陶瓷层,其介电常数高于层叠在所述绝缘陶瓷层至少一侧上的所述绝缘陶瓷层。
13.如权利要求12所述的多层陶瓷基片,其特征在于所述多个内部电极是相互层叠的,从而所述绝缘陶瓷层中的至少一部分设置在所述一对内部电极上,由此形成层叠的电容器。
14.如权利要求13所述的多层陶瓷基片,其特征在于所述多个内部电极额外地包含线圈导体,并且所述线圈导体相互连接,由此构成层叠的电感器。
15.一种陶瓷电子部件,其特征在于包含:
如权利要求12所述的多层陶瓷基片;和
所述多层陶瓷基片上的至少一个电子装置,所述电子装置与所述多个内部电极形成电路。
16.如权利要求15所述的陶瓷电子部件,其特征在于还包含固定在所述多层陶瓷基片上,以便围绕所述电子部件装置的盖子。
17.如权利要求16所述的陶瓷电子部件,其特征在于所述盖子是导电盖子。
18.如权利要求15所述的陶瓷电子部件,其特征在于还包含:
仅仅设置在所述多层陶瓷基片的一侧上的多个外部电极;和
所述基片中的多个通孔导体,所述通孔导体电气连接到所述外部电极,并电气连接到所述内部电极或所述电子装置。
19.一种层叠的陶瓷电子部件,其特征在于包含:
包含如权利要求1所述的绝缘陶瓷的烧结陶瓷;
设置在所述烧结陶瓷内部的多个内部电极;和
在所述烧结陶瓷外部表面上,并电气连接到所述内部电极的至少一个上的多个外部电极。
20.如权利要求19所述的层叠陶瓷电子部件,其特征在于将所述多个内部电极设置得相互重叠,陶瓷层的至少一部分在它们之间,由此构成电容器单元。
21.如权利要求20所述的层叠陶瓷电子部件,其特征在于所述多个内部电极还包含多个线圈导体,所述线圈导体相互连接,由此构成层叠的电感器单元。
CNB011083794A 2000-03-06 2001-03-06 绝缘陶瓷、多层陶瓷基片和层叠的陶瓷电子部件 Expired - Fee Related CN1196658C (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP060800/2000 2000-03-06
JP2000060800A JP3680684B2 (ja) 2000-03-06 2000-03-06 絶縁体磁器、セラミック多層基板、セラミック電子部品及び積層セラミック電子部品

Publications (2)

Publication Number Publication Date
CN1319571A true CN1319571A (zh) 2001-10-31
CN1196658C CN1196658C (zh) 2005-04-13

Family

ID=18581052

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB011083794A Expired - Fee Related CN1196658C (zh) 2000-03-06 2001-03-06 绝缘陶瓷、多层陶瓷基片和层叠的陶瓷电子部件

Country Status (4)

Country Link
US (1) US6403199B2 (zh)
JP (1) JP3680684B2 (zh)
CN (1) CN1196658C (zh)
GB (1) GB2360036B (zh)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102449791A (zh) * 2009-04-02 2012-05-09 巴斯夫欧洲公司 具有绝缘衬底的热电模块
CN101209929B (zh) * 2006-12-26 2012-09-05 Tdk株式会社 多层陶瓷基板
CN104737252A (zh) * 2012-10-09 2015-06-24 株式会社村田制作所 层叠陶瓷电子部件及其制造方法
CN111747731A (zh) * 2019-03-26 2020-10-09 中国科学院上海硅酸盐研究所 一种氧化镁基超高压介质陶瓷及其制备方法
CN112592160A (zh) * 2020-12-23 2021-04-02 嘉兴佳利电子有限公司 一种复相低温共烧陶瓷材料及其制备方法

Families Citing this family (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001339203A (ja) * 2000-05-29 2001-12-07 Murata Mfg Co Ltd デュアルモード・バンドパスフィルタ
JP3407716B2 (ja) * 2000-06-08 2003-05-19 株式会社村田製作所 複合積層電子部品
GB2365007B (en) 2000-07-21 2002-06-26 Murata Manufacturing Co Insulative ceramic compact
JP3680713B2 (ja) * 2000-07-21 2005-08-10 株式会社村田製作所 絶縁体磁器、セラミック多層基板、セラミック電子部品及び積層セラミック電子部品
GB2371775B (en) * 2000-12-19 2002-12-31 Murata Manufacturing Co Composite multilayer ceramic electronic parts and method of manfacturing the same
US6844278B2 (en) * 2001-09-18 2005-01-18 Aem, Inc. Dense lead-free glass ceramic for electronic devices
CA2359347A1 (en) * 2001-10-18 2003-04-18 Cesur Celik Laminated ceramic capacitor internal electrode material
JP3843912B2 (ja) 2001-10-22 2006-11-08 株式会社村田製作所 多層回路基板用ガラスセラミック材料および多層回路基板
WO2003100846A2 (de) 2002-05-23 2003-12-04 Schott Ag Glasmaterial für hochfrequenzanwendungen
JP3093578U (ja) * 2002-10-22 2003-05-16 アルプス電気株式会社 多層回路基板
JP4185499B2 (ja) * 2005-02-18 2008-11-26 富士通マイクロエレクトロニクス株式会社 半導体装置
US7989707B2 (en) * 2005-12-14 2011-08-02 Shinko Electric Industries Co., Ltd. Chip embedded substrate and method of producing the same
TWI328413B (en) * 2007-02-14 2010-08-01 Advanced Semiconductor Eng A device for impedance matching on substrate
JP4821908B2 (ja) * 2007-12-26 2011-11-24 株式会社村田製作所 積層型電子部品及びこれを備えた電子部品モジュール
KR101951622B1 (ko) * 2014-11-10 2019-03-29 생-고뱅 세라믹스 앤드 플라스틱스, 인코포레이티드 소결 세라믹 부품 및 이의 형성 방법
US9871004B2 (en) 2014-12-10 2018-01-16 Suzhou Qing Xin Fang Electronics Technology Co., Ltd. Laminates of integrated electromagnetically shieldable thin inductors, capacitors, and semiconductor chips
JP6578719B2 (ja) 2015-04-14 2019-09-25 Tdk株式会社 コイルとコンデンサを含む積層複合電子部品
KR20170034712A (ko) * 2015-09-21 2017-03-29 삼성전기주식회사 인쇄회로기판 및 인쇄회로기판의 제조방법
CN210074170U (zh) * 2017-04-03 2020-02-14 株式会社村田制作所 高频模块

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3899340A (en) * 1973-11-29 1975-08-12 Corning Glass Works High elastic modulus glass-ceramic articles
US4355114A (en) * 1979-11-05 1982-10-19 Rca Corporation Partially devitrified porcelain containing BaO.2MgO.2SiO2 and 2MgO.B2 O3 crystalline phases obtained from alkali metal free divalent metal oxide borosilicate glass
JPS60113984A (ja) 1983-11-25 1985-06-20 富士通株式会社 セラミック回路基板
US5256470A (en) * 1990-10-11 1993-10-26 Aluminum Company Of America Crystal growth inhibitor for glassy low dielectric inorganic composition
US5079194A (en) 1990-10-11 1992-01-07 Aluminum Company Of America Crystal growth inhibitor for glassy low dielectric inorganic composition
JP3096136B2 (ja) 1992-02-22 2000-10-10 日本山村硝子株式会社 低温焼成基板用ガラス組成物およびそれから得られる基板
WO1998012744A1 (fr) * 1996-09-20 1998-03-26 Tdk Corporation Composants electroniques passifs, elements de circuit integre et plaquette
JP3687443B2 (ja) 1999-10-12 2005-08-24 株式会社村田製作所 低温焼成セラミック組成物及びセラミック多層基板

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101209929B (zh) * 2006-12-26 2012-09-05 Tdk株式会社 多层陶瓷基板
CN102449791A (zh) * 2009-04-02 2012-05-09 巴斯夫欧洲公司 具有绝缘衬底的热电模块
CN104737252A (zh) * 2012-10-09 2015-06-24 株式会社村田制作所 层叠陶瓷电子部件及其制造方法
CN111747731A (zh) * 2019-03-26 2020-10-09 中国科学院上海硅酸盐研究所 一种氧化镁基超高压介质陶瓷及其制备方法
CN111747731B (zh) * 2019-03-26 2022-02-08 中国科学院上海硅酸盐研究所 一种氧化镁基超高压介质陶瓷及其制备方法
CN112592160A (zh) * 2020-12-23 2021-04-02 嘉兴佳利电子有限公司 一种复相低温共烧陶瓷材料及其制备方法
CN112592160B (zh) * 2020-12-23 2022-05-24 嘉兴佳利电子有限公司 一种复相低温共烧陶瓷材料及其制备方法

Also Published As

Publication number Publication date
GB2360036B (en) 2002-01-23
US6403199B2 (en) 2002-06-11
GB0104704D0 (en) 2001-04-11
JP3680684B2 (ja) 2005-08-10
US20010026864A1 (en) 2001-10-04
CN1196658C (zh) 2005-04-13
GB2360036A (en) 2001-09-12
JP2001247360A (ja) 2001-09-11

Similar Documents

Publication Publication Date Title
CN1196658C (zh) 绝缘陶瓷、多层陶瓷基片和层叠的陶瓷电子部件
CN1197822C (zh) 绝缘陶瓷压块
CN1188367C (zh) 绝缘陶瓷压块、陶瓷多层基板和陶瓷电子器件
CN1208783C (zh) 介电陶瓷组合物
CN1132800C (zh) 介电陶瓷组合物
CN1209771C (zh) 绝缘体陶瓷组合物
JP5056528B2 (ja) 絶縁体セラミック組成物およびそれを用いた絶縁体セラミック
CN1241870C (zh) 非磁性陶瓷和多层陶瓷部件
JP5076907B2 (ja) フォルステライト粉末の製造方法、フォルステライト粉末、フォルステライト焼結体、絶縁体セラミック組成物、および積層セラミック電子部品
CN1457527A (zh) 介电滤波器、天线收发转换装置和使用滤波器的通讯装置
CN1360320A (zh) 合成多层陶瓷电子部件及其制造方法
JP3680715B2 (ja) 絶縁体磁器組成物
CN1183057C (zh) 低温烧结陶瓷及电子部件
JP5582150B2 (ja) セラミック焼結体およびその製造方法
CN1524826A (zh) 氧化物陶瓷材料、陶瓷基片、陶瓷层压设备和功率放大器模块
CN1816502A (zh) 陶瓷基板用组合物、陶瓷基板、陶瓷基板的制造方法及玻璃组合物
CN1623958A (zh) 电介质陶瓷组合物及使用其的层压型陶瓷零件
JP2003342064A (ja) ガラスセラミック焼結体および多層配線基板
JP2003212648A (ja) 絶縁体磁器、セラミック多層基板、セラミック電子部品、および積層セラミック電子部品
JP2002068832A (ja) ガラスセラミック焼結体およびそれを用いた多層配線基板
JP2002020163A (ja) ガラスセラミック焼結体及びそれを用いた多層配線基板
JPH1059767A (ja) 低温焼成磁器組成物
JP2004026594A (ja) ガラスセラミック焼結体および多層配線基板

Legal Events

Date Code Title Description
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C06 Publication
PB01 Publication
C14 Grant of patent or utility model
GR01 Patent grant
C17 Cessation of patent right
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20050413

Termination date: 20140306