CN1489392A - 图像信号处理装置 - Google Patents

图像信号处理装置 Download PDF

Info

Publication number
CN1489392A
CN1489392A CNA031561829A CN03156182A CN1489392A CN 1489392 A CN1489392 A CN 1489392A CN A031561829 A CNA031561829 A CN A031561829A CN 03156182 A CN03156182 A CN 03156182A CN 1489392 A CN1489392 A CN 1489392A
Authority
CN
China
Prior art keywords
color
mentioned
image signal
line
picture signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CNA031561829A
Other languages
English (en)
Other versions
CN100334887C (zh
Inventor
���ñ��ض�
川久保拓二
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sanyo Electric Co Ltd
Original Assignee
Sanyo Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sanyo Electric Co Ltd filed Critical Sanyo Electric Co Ltd
Publication of CN1489392A publication Critical patent/CN1489392A/zh
Application granted granted Critical
Publication of CN100334887C publication Critical patent/CN100334887C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N23/00Cameras or camera modules comprising electronic image sensors; Control thereof
    • H04N23/80Camera processing pipelines; Components thereof
    • H04N23/84Camera processing pipelines; Components thereof for processing colour signals
    • H04N23/843Demosaicing, e.g. interpolating colour pixel values
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/10Circuitry of solid-state image sensors [SSIS]; Control thereof for transforming different wavelengths into image signals
    • H04N25/11Arrangement of colour filter arrays [CFA]; Filter mosaics
    • H04N25/13Arrangement of colour filter arrays [CFA]; Filter mosaics characterised by the spectral characteristics of the filter elements
    • H04N25/134Arrangement of colour filter arrays [CFA]; Filter mosaics characterised by the spectral characteristics of the filter elements based on three different wavelength filter elements

Abstract

当根据在各行的像素中,颜色信息按照R,G,G,B的顺序分布的低分辨率原始图像数据,产生内插图像数据时,首先,行分离电路采用2个行存储器,转换颜色分布方式。作为转换的结果,在奇数行的像素中,颜色信息按照R,G,R,G…的顺序分布,在偶数行的像素中,颜色信息按照R,G,R,G…的顺序分布。相对上述低分辨率原始图像数据的颜色分离采用3个行存储器而进行。另一方面,在根据在奇数行的像素中,颜色信息按照R,G,R,G…的顺序分布,在偶数行的像素中,颜色信息按照R,G,R,G…的顺序分布的高分辨率原始图像数据,产生内插图像数据时,不进行颜色分布的转换,而采用全部的行存储器,进行颜色分离处理。

Description

图像信号处理装置
技术领域
本发明涉及图像信号处理装置,本发明特别是涉及下述图像信号处理装置,该图像信号处理装置适合用于比如,数字照相机,对多种颜色的颜色信息逐个颜色地分配给各像素的图像信号进行信号处理。
背景技术
过去的这种数字照相机的一个实例在专利文献1中公开。按照该已有技术,在对快门按钮进行操作之前,按照间隔读取方式,驱动CCD成像器,将从CCD成像器读取的低分辨率的原始图像信号转换为YUV格式的图像信号,接着,将基于已转换的图像信号的实时动态图像显示于监视器中。如果对快门按钮进行操作,则以全部像素读取方式驱动CCD成像器,将从该CCD成像器读取的高分辨率原始图像信号转换为YUV格式的图像信号,接着,将已转换的图像信号以压缩方式记录于记录媒体中。
专利文献1
日本第231003/2001号发明专利申请公开文献
发明内容
在已有技术中,从CCD成像器输出的原始图像信号中的颜色信息的分布状态在快门按钮的操作前后,在平时是相同的。即,在快门按钮的操作前所读取的低分辨率原始图像信号,以及快门按钮的操作后所操作的高分辨率的原始图像信号中的任何的信号中,交替地包含Cy,Ye,...的行与Mg,G,...的行。由此,可在与快门按钮的操作无关的情况下,通过共同的信号处理,将原始图像信号,转换为YUV格式的图像信号。但是,这意味着在包含于原始图像信号中的颜色信息的分布方式在快门按钮的操作前后变化的场合,不进行信号处理(特别是,颜色分离处理)。
于是,本发明的主要目的在于提供一种图像信号处理装置,该图像信号处理装置可对具有多种颜色分布方式的图像信号,进行颜色分离处理。
本发明涉及一种图像信号处理装置,该图像信号处理装置包括K个行传感器,对第1图像信号和第2图像信号进行信号处理,在该第1图像信号中,多种颜色的颜色信息按照第1方式逐个颜色地分配给各像素,在该第2图像信号中,多种颜色的颜色信息按照第2方式逐个颜色地分配给各像素,其特征在于该图像信号处理装置包括转换机构,该转换机构采用形成上述K个行存储器的L个行存储器,将上述第1图像信号的颜色分布,从第1方式转换为第2方式;第1颜色分离机构,该第1颜色分离机构采用形成上述K个行传感器的M(=K-L)个的行存储器,对通过上述转换机构,进行了颜色分布转换的第1图像信号,进行颜色分离处理;第2颜色分离机构,该第2颜色分离机构采用上述K个行传感器,对上述第2图像信号,进行颜色分离处理。
作用
对于多种颜色的颜色信息按照第1方式,逐个颜色地分配给各像素的第1图像信号,首先转换机构采用形成K个行存储器的L个行存储器,将颜色分布从第1方式转换为第2方式。采用形成K个行存储器的M(=K-L)个行存储器,通过第1颜色分离机构,对进行了颜色分布的转换的第1图像信号进行颜色分离处理。另一方面,针对多种颜色的颜色信息按照第2方式逐个颜色地分配给各像素的第2图像信号,采用K个行存储器,通过第2颜色分离机构进行颜色分离处理。
即,当对第1图像信号进行信号处理时,一部分的行存储器用于颜色分布方式的转换,剩余部分的行存储器用于颜色分离。另一方面,当对第2图像信号,进行信号处理时,将全部的行存储器用于颜色分离。由于分配用于颜色分离的行存储器的数量对于第1图像信号和第2图像信号是不同的,故虽然颜色分离的性能产生差异,但是,可对颜色分布方式不同的图像信号进行颜色分离处理。
最好,上述第1方式为上述多种颜色的颜色信息在N(≤L)行的范围内分布方式,上述第2方式为上述多种颜色的颜色信息在L行的范围内分布的方式。在此场合,通过采用L个行存储器,可将颜色分布,从第1方式转换为第2方式。
最好,第1颜色分离机构根据从上述L个行存储器读取的第1图像信号,逐行地产生各像素具有多种颜色信息的内插图像信号。
另一方面,第2颜色分离机构根据从上述K个行存储器读取的第2图像信号,同时产生各像素具有多种颜色的颜色信息的多行的内插图像信号,根据已产生的多行的内插图像信号,产生杂波(noise)去除了的1行的内插图像信号。
最好,上述第1图像信号的分辨率比第2图像信号低。就低分辨率的图像信号不要求高画质的方面来说,比K值小的M个行存储器用于第1图像信号的颜色分离。特别是最好上述第1图像信号为动态图像信号,上述第2图像信号为静止图像信号。该方式着眼于形成动态图像的各帧的静止图像不要求高画质的场合。
按照本发明,由于对于第2图像信号,K个行存储器中的,L个行存储器用于颜色分布方式的转换,故虽然产生颜色分离的性能的差异,但是,可对颜色分布方式不同的图像信号进行色分离处理。
根据参照附图而进行的以下的实施例的具体描述,会进一步明白本发明的上述目的、其它的目的、特征和优点。
附图说明
图1为表示本发明的一个实施例的方框图;
图2为表示适合用于图1的实施例的滤色器的一个实例的图解图;
图3为表示适合用于图1的实施例的SDRAM的变换状态的一个实例的图解图;
图4为表示适合用于图1的实施例的缓冲存储器控制电路的一个实例的方框图;
图5(A)~5(F)为表示进行间隔读取处理时的CCD成像器的动作的一部分的时序图;
图6(A)~6(C)为表示进行全部像素读取处理时的CCD成像器的动作的一部分的图解图;
图7为表示适合用于图1的实施例的信号处理电路的组成的一个实例的方框图;
图8(A)~8(C)为表示进行全图像显示处理时的图1的实施例的动作的一部分的图解图;
图9(A)和9(B)为进行记录处理时的图1的实施例的动作的一部分的图解图。
具体实施方式
实施例
参照图1,本实施例的数字照相机10包括互联网传送方式的CCD成像器14。该CCD成像器14的感光面为滤色器14a覆盖,景物的光学图像经过光学透镜12和滤色器14a,照射到CCD成像器14的感光面上。
参照图2,滤色器14a为原色滤色器,其中,红色的色素(R色素),绿色的色素(G色素)和蓝色的色素(B色素)呈镶嵌(mosaic)状设置。沿垂直方向,交替地设置有RG行和GB行,在该RG行中,R色素和G色素沿水平方向交替地设置,在该GB行中,G色素和B色素沿水平方向交替地设置。上述色素与形成于CCD成像器14的感光面上的感光元件,即,像素一一对应,通过各感光元件进行光电转换而产生的电荷,即像素信号具有R,G或B的颜色信息。
如果接通电源,则CPU38对TG(Timing Generator)16命令反复进行曝光和间隔读取的操作,以便在LCD监视器34中,显示景物的实时动态图像(整个图像)。TG16对应于垂直同步信号,对图像传感器14进行曝光,按照间隔方式,对通过该曝光而由多个感光元件产生的电荷进行读取处理。在该间隔读取中,图5(A)中的斜线所示的像素构成读取的对象,通过上述像素产生的电荷按照图5(B)~图5(F)所示的方式,从CCD成像器14输出。
参照图5(A),在按照RG行→GB行→RG行的顺序,沿垂直方向连续的3行,即条带B1中,2个RG行构成读取行,按照GB行→RG行→GB行的顺序,沿垂直方向连续的3行,即,条带B2,2个GB行构成读取行。
如果将相应的条带B1与B2视为垂直3行×水平2个像素的矩阵MT的集合,则首先,在图5(B)所示的时刻对在条带B1的第偶数个的矩阵MT产生的电荷进行读取,使其混合于具有相同颜色信息的电荷之间。已混合的电荷如图5(C)所示,沿水平方向传送,在图5(D)所示的时刻,与从条带B1的第奇数个的矩阵MT产生的电荷混合。象这样,将具有相同颜色信息的4个像素量的电荷汇集成1个。
在图5(D)所示的时刻对通过条带B2的第偶数个的矩阵MT产生的电荷进行读取,使其混合于具有相同颜色信息的电荷之间。已混合的电荷如图5(E)所示,沿水平方向传送,在图5(F)所示的时刻,与从条带B2的第奇数个的矩阵MT读取的电荷混合。由此,同样对于条带B2,将具有相同颜色信息的4个像素量的电荷汇集成1个。
像素信号的读取/转送按照上述的方式进行,从CCD成像器14,输出分辨率降低的低分辨率原始图像信号。通过CDS/AGC电路18对从该CCD成像器14输出的低分辨率原始图像信号,进行杂波(noise)去除和电平调整处理,通过A/D转换器20,将其转换为数字数据(低分辨率原始图像数据)。当将整个图像显示于监视器34中时,CPU38将开关SW1与端子S1连接。于是,从A/D转换器20输出的低分辨率原始图像数据通过开关SW1,提供给信号处理电路22,通过与整个图像显示相对应的信号处理,将其转换为低分辨率YUV数据。从信号处理电路22输出的低分辨率YUV数据经过变焦电路24的缩小变焦处理,提供给缓冲存储器控制电路26。
参照图4,缓冲存储器控制电路26具有分别分配有临时存储数据的缓冲存储器262a~262f的控制器261a~261f。朝向SDRAM30的数据写入通过控制器261a~261c而进行,从SDRAM30的数据读取通过控制器261d~261f而进行。
从图1所示的变焦电路24输出的低分辨率YUV数据通过控制器261a和缓冲存储器262a,提供给SDRAM控制电路28。SDRAM30通过图3所示的方式,进行变换处理,SDRAM控制电路28将已供给的低分辨率YUV数据写入到显示图像区域30a。
存储于显示图像区域30a中的低分辨率YUV数据通过SDRAM控制电路28读取,通过控制器261e和缓冲存储器262e,输出给视频编码器32。通过该视频编码器32,将低分辨率YUV数据转换为合成图像信号,将已转换的合成图像信号提供给LCD监视器34。其结果是,将整个图像显示于监视器画面中。
如果对快门按钮42进行操作,则CPU38对TG16,作出1次曝光和1次的全部像素读取的命令,以便将景物像记录于记录媒体40上。TG16首先对CCD成像器14,进行正式曝光,按照隔行扫描方式,对由此产生的电荷进行读取处理。此时,如图6(A)所示,形成对全部的像素进行读取的对象。在奇数场,如图6(B)所示,输出RG行的电荷,在偶数场,如图6(C)所示,输出GB行的电荷。
象这样,从图像传感器14输出的1帧的高分辨率原始图像信号通过CDS/AGC电路18,在A/D转换器20中,转换为高分辨率原始图像信号。已转换的高分辨率原始图像数据直接输入到缓冲存储器控制电路26中,通过控制器261b和缓冲存储器262b,提供给SDRAM控制电路28。高分辨率原始图像数据通过SDRAM控制电路28,写入到图3所示的原始图像区域30b。
另外,对快门按钮42进行操作,然后,将1帧的高分辨率原始图像数据获取到原始图像区域30b,在此期间,使视频编码器32停止工作,在监视器34中,显示黑色图像。
通过SDRAM控制电路28,读取存储于原始图像区域30b的高分辨率原始图像数据。逐行交替地对奇数场的原始图像数据和偶数场的高分辨率原始图像数据进行读取处理,由此,将隔行扫描数据转换为顺序扫描数据,通过控制器261f和缓冲存储器262f,将已转换的高分辨率原始图像数据输出给图1所示的端子S2。
如果对快门按钮42进行操作,则将开关SW1与端子S2连接。从控制器261f输出的高分辨率原始图像数据通过开关SW1,供给信号处理电路22。信号处理电路22对已提供的高分辨率原始图像数据,进行与图像记录相对应的信号处理,由此,产生高分辨率YUV数据。将已产生的高分辨率YUV数据提供给变焦电路24,通过缩小变焦处理,将其转换为显示用的低分辨率YUV数据。
已转换的低分辨率YUV数据通过图4所示的控制器261a和缓冲存储器262a,供给SDRAM控制电路28,通过SDRAM控制电路28,写入到SDRAM30的显示图像区域30a。存储于显示图像区域30a的低分辨率YUV数据通过与整个图像输出时相同的处理,供给视频编码器32。其结果是,景物的突然停止(freeze)图像显示于监视器34中。
如果与突然停止(freeze)图像相对应的低分辨率YUV数据的显示图像区域30a的写入完成,则通过SDRAM控制电路28,再次对存储于原始图像区域30b中的高分辨率原始图像数据进行读取处理。同样在此时,对奇数场的高分辨率原始图像数据与偶数场的高分辨率原始图像数据逐行交替地进行读取处理。按照与上述相同的方式,将已读取的高分辨率原始图像数据供给信号处理电路22,将其转换为高分辨率YUV数据。
在获得突然停止(freeze)图像相对应的低分辨率YUV数据后,对变焦电路24的水平变焦倍率和垂直变焦倍率进行初始化处理。由此,高分辨率YUV数据在不进行变焦处理的情况下,从变焦电路24输出。
已输出的高分辨率YUV数据通过图4所示的控制器261a和缓冲存储器262a,提供给SDRAM控制电路28,通过SDRAM控制电路28,写入到图3所示的JPEG工作区域30c。然后,通过SDRAM控制电路28,对存储于该JPEG工作区域30c中的高分辨率YUV数据进行读取处理,通过图4所示的控制器261d和缓冲存储器262d,提供给JPEG编码译码器36。该JPEG编码译码器36对已提供的高分辨率YUV数据,进行JPEG压缩处理,形成JPEG数据。该已产生的JPEG数据通过图4所示的控制器261c和缓冲存储器262c,提供给SDRAM控制电路28,通过该SDRAM控制电路28,将其写入到图3所示的压缩图像区域30d。
在将JPEG数据确保在压缩图像区域30d后,CPU38通过SDRAM控制电路28,对SDRAM30进行存取处理,从压缩图像区域30d,对JPEG数据进行读取处理。CPU38也制作包括已读取的JPEG数据的图像文件,将已制作的图像文件记录于记录媒体40中。
信号处理电路22如图7所示构成。当为了输出整个图像,从开关SW1,提供低分辨率原始图像数据时,开关SW2与端子S4连接,开关SW3与端子S5连接。由此,对行分离电路22a进行有效处理,对包含于颜色分离电路22d中的内插电路223d和225d与半波整流器226d进行失效处理。另外,将5个行存储器221b~225b中的,2个主存储器221b和222b分配给行分离电路22a,将3个行存储器223b~225b分配给颜色分离电路22d。
参照图8(A),如果由Hpx和Vpx表示CCD成像器14的水平像素数量和垂直像素数量,则在整个图像输出时,从CCD成像器14输出的低分辨率原始图像信号的水平像素数量H1m和垂直像素数量V1m为Hpx和Vpx/6。另外,在形成该低分辨率原始图像信号的各行中,像素信号的颜色信息按照R,G,G,B,R,G,G,B,...的顺序变化。于是,从开关SW1输入的像素数据的颜色信息也按照R,G,G,B,R,G,G,B,...的顺序变化。
行分离电路22a从开关SW1,每次2个像素地将像素数据分离为2个,将已分离的其中一个像素数据写入到行存储器221b中,并且将已分离的另一像素数据写入到行存储器222b中。写入到行存储器221b中的像素数据的颜色信息按照R,G,R,G,...的顺序变化,写入到行存储器222b中的像素数据的颜色信息按照G,B,G,B,...的顺序变化。然后,行分离电路22a从行存储器221b和222b,依次读取图像数据。其结果是,从行分离电路22a,如图8(B)所示,输出图像数据的配置转换的低分辨率原始图像数据。
按照图8(B),形成转换后的水平像素数量H2m为转换前的水平像素数量H1m的1/2,转换后的垂直像素数量V2m为转换前的垂直像素数量V1m的2倍。另外,奇数行的像素数据的颜色信息按照R,G,R,G,...的顺序变化,偶数行的像素数据的颜色数据按照G,B,G,B,...的顺序变化。
另外,行存储器221b~225b均具有能够存储相当于水平像素数量H1m的像素数据的容量。由此,将图8(B)所示的H2m×V2m的低分辨率原始图像数据中的,第奇数个的2行量的像素数据存储于行存储器221b中,将第偶数个的2行的像素数据存储于行存储器222b中。
从行分离电路22a输出的低分辨率原始图像数据通过开关SW2,供给包含在颜色分离电路22d中的行存储器控制电路221d。该行存储器控制电路221d利用行存储器223b~225b,将4行量的低分辨率原始图像数据同时存储于2维寄存器阵列222d。具体来说,在将有关的4行中的第1行~第3行的原始图像数据写入到行存储器223b~225b中,在2维寄存器阵列222d中输入第4行的原始图像数据的时刻,从行存储器223b~225b中,将第1行~第3行的原始图像数据输入到2维寄存器阵列222d中。
该2维寄存器阵列222d按照水平4像素×垂直4行的单位,将象上述那样已输入的图像数据供给内插电路224d中。该内插电路224d对已供给的原始图像数据进行内插处理,逐行地形成各像素具有R,G和B的全部的颜色的信息的内插图像数据。由于开关SW3与端子S5连接,故将已产生的各行的内插图像数据不经过半波整流器226d,而输出给白色平衡调整电路22e。
另外,逐行地对同时输入到上述2维寄存器阵列222d中的4行原始图像数据进行更新,沿水平方向,逐个像素地,对提供给内插电路224d的水平4个像素×垂直4行的原始图像数据进行更新。
在白色平衡调整电路22e中,对从颜色分离电路22d输入的内插图像数据进行白色平衡调整,接着,在YUV转换电路22f中,对进行了颜色平衡调整的内插图像数据进行YUV转换。其结果是,如图8(C)所示,水平像素数量为H3m,垂直像素数量为V3m的低分辨率YUV数据从YUV转换电路22f输出。低分辨率YUV数据的水平像素数量H3m和垂直像素数量V3m,与进行了行分离的低分辨率原始图像数据的水平像素数量H2m和垂直像素数量V2m基本相等。
当为了记录图像,从开关SW1,提供高分辨率原始图像时,开关SW2与端子S3连接,开关SW3与端子S6连接。由此,使行分离电路22a失效,使内插电路223d和225d,与半波整流器226d有效。另外,5个行存储器221b~225b全部分配给行存储器控制电路221d。
参照图(9A),在图像记录时,从SDRAM30的原始图像区域30b读取的高分辨率原始图像数据中的水平像素数量H1n和垂直像素数量V1n,与CCD成像器14的水平像素数量Hpx和垂直像素数量Vpx相等。另外,当从原始图像区域30b,读取高分辨率原始图像数据时,由于扫描方式从隔行扫描方式,转换为顺序扫描方式,故奇数行的图像数据的颜色信息按照R,G,R,G,...的顺序变化,偶数行的图像数据的颜色信息按照G,B,G,B...的顺序变化。
行存储器控制电路221d利用行存储器221b~225b,同时将6行量的高分辨率原始图像数据输入到2维寄存器阵列222d中。即,在将有关的6行中的,第1行~第5行的原始图像数据写入到行存储器221b~225b中,将第6行的原始图像数据输入到2维寄存器阵列221d中的时刻,将第1行~第5行的原始图像数据从行存储器221b~225b,输入到2维寄存器阵列222d中。
该2维寄存器阵列222d将已同时输入的6行的原始图像数据中的,第1行~第4行的原始图像数据每次按照水平4个像素×垂直4行的单元提供给内插电路223d,将第2行~第5行的原始图像数据,每次按照水平4个像素×垂直4行的单元提供给内插电路224d,接着,将第3行~第6行的原始图像数据,每次按照水平4个像素×垂直4行的单元提供给内插电路225d。
内插电路223d~225d分别通过内插处理,逐行地形成内插图像数据。将已制作的共计3行的内插图像数据供给半波整流器226d。在该半波整流器226d中,对同时输出的3行的内插图像数据,进行半波整流处理,由此,形成将杂波(noise)去除了的1行的内插图像数据。已产生的内插图像数据通过开关SW3,输出给白色平衡调整电路22e。
另外,在图像记录时,对同时输入到2维寄存器阵列222d中的6行的原始图像逐行地更新,对分别供给内插电路223d~225d的水平4个像素×垂直4行的原始图像数据,逐个像素地沿水平方向进行更新。
在白色平衡调整电路22e中,对从颜色分离电路22d输入的内插图像数据,进行白色平衡调整,通过YUV转换电路22f,对进行了颜色平衡调整的内插图像数据,进行YUV转换处理。其结果是,如图9(B)所示,从YUV转换电路22f,输出水平像素数量为H2n,垂直像素数量为V2n的高分辨率YUV数据。该高分辨率YUV数据的水平像素数量H2n和垂直像素数量V2n,与从开关SW1输入的高分辨率原始图像数据的水平像素数量H1n和垂直像素数量V1n基本相等。
象根据上面描述所知道的那样,对于低分辨率原始图像数据,在各行的像素中,颜色信息按照R,G,G,B,...的顺序分布。另一方面,对于高分辨率原始图像数据,在各奇数行的像素中,颜色信息按照R,G,R,G...的顺序分布,在偶数行的像素中,颜色信息按照G,B,G,B...的顺序分布。即,对于低分辨率原始图像数据,在1(=N)行中分布全部的颜色信息,对于高分辨率原始图像数据,在2(=L)行中分布全部的颜色信息。
当根据低分辨率图像数据,产生内插图像数据时,首先,行分离电路22a采用5(=K)个行存储器221b~225b中的2(=L)个行存储器221b和222b,对颜色分布方式进行转换。作为转换的结果,在奇数行的像素中,颜色信息按照R,G,R,G,...的顺序,在偶数行的像素中,颜色信息按照G,B,G,B...的顺序分布。相对上述低分辨率原始图像数据的颜色分离采用3(=M)个行存储器223b~225b而进行。另外,当根据高分辨率原始图像数据,形成内插图像数据时,不进行颜色分布的转换。由此,采用全部的行存储器221b~225b,进行颜色分离。
即,当对低分辨率原始图像数据进行信号处理时,一部分的存储器用于颜色分布方式的转换,剩余部分的行存储器用于颜色分离。另一方面,当对低分辨率原始图像数据,进行信号处理时,将全部的行存储器用于颜色分离。如果分配用于颜色分离的行存储器的数量对于低分辨率原始图像数据和高分辨率原始图像来说是不同的,虽然颜色分离的性能产生差异,但是,可对颜色分布方式不同的图像信号,进行颜色分离处理。
另外,在本实施例中,采用原色拜尔式排列的滤色器,但是也可采用Ye,Cy,Mg和G的色素呈镶嵌(mosaic)状设置的补色滤色器,以代替该滤色器。
此外,在本实施例中,相同图像传感器的驱动方式在整个图像输出时和图像记录时是不同的,于是,对于低分辨率图像数据与高分辨率图像数据,颜色信息的分布方式是不同的。但是,在分别在进行共同的信号处理的2个数字照相机中,安装驱动方式不同的2个图像传感器的场合,在照相机之间产生颜色分布方式的不同。按照本发明,同样在该场合,适当地进行信号处理。即,实现本发明的信号处理电路(ASIC)可适合于类型不同的多个图像传感器。

Claims (6)

1.一种图像信号处理装置,该图像信号处理装置包括K个行传感器,对第1图像信号和第2图像信号进行信号处理,在该第1图像信号中,多种颜色的颜色信息按照第1方式逐个颜色地分配给各像素,在该第2图像信号中,多种颜色的颜色信息按照第2方式逐个颜色地分配给各像素,其特征在于该图像信号处理装置包括:
转换机构,该转换机构采用形成上述K个行存储器的L个行存储器,将上述第1图像信号的颜色分布,从第1方式转换为第2方式;
第1颜色分离机构,该第1颜色分离机构采用形成上述K个行传感器的M(=K-L)个的行存储器,对通过上述转换机构,进行了颜色分布转换的第1图像信号,进行颜色分离处理;
第2颜色分离机构,该第2颜色分离机构采用上述K个行传感器,对上述第2图像信号,进行颜色分离处理。
2.根据权利要求1所述的图像信号处理装置,其特征在于上述第1方式为上述多种颜色的颜色信息在N(≤L)行的范围内分布的方式;
上述第2方式为上述多种颜色的颜色信息在L行的范围内分布的方式。
3.根据权利要求1或2所述的图像信号处理装置,其特征在于上述第1颜色分离机构包括第1内插机构,该第1内插机构根据从上述L个行存储器读取的第1图像信号,逐行地产生各像素具有多种颜色信息的内插图像信号。
4.根据权利要求1~3中任一项所述的图像信号处理装置,其特征在于上述第2颜色分离机构包括第2内插机构,该第2内插机构根据从上述K个行存储器读取的第2图像信号,同时产生各像素具有多种颜色的颜色信息的多行的内插图像信号;杂波去除机构,该杂波去除机构根据由上述第2内插机构产生的多行的内插图像信号,产生杂波去除了的1行的内插图像信号。
5.根据权利要求1~4中任一项所述的图像信号处理装置,其特征在于上述第1图像信号的分辨率比第2图像信号低。
6.根据权利要求5所述的图像信号处理装置,其特征在于上述第1图像信号为动态图像信号,上述第2图像信号为静止图像信号。
CNB031561829A 2002-09-05 2003-09-03 图像信号处理装置 Expired - Fee Related CN100334887C (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP259532/02 2002-09-05
JP259532/2002 2002-09-05
JP2002259532A JP3902525B2 (ja) 2002-09-05 2002-09-05 画像信号処理装置

Publications (2)

Publication Number Publication Date
CN1489392A true CN1489392A (zh) 2004-04-14
CN100334887C CN100334887C (zh) 2007-08-29

Family

ID=31986331

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB031561829A Expired - Fee Related CN100334887C (zh) 2002-09-05 2003-09-03 图像信号处理装置

Country Status (3)

Country Link
US (1) US7236194B2 (zh)
JP (1) JP3902525B2 (zh)
CN (1) CN100334887C (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101223769B (zh) * 2005-05-24 2012-07-04 卓然公司 在连续的图像获取之间具有降低的延迟的数字静态照相机结构

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7551205B2 (en) * 2004-03-22 2009-06-23 Fujifilm Corporation Image processing method, image processing system, image processing apparatus and image processing program
JP4724577B2 (ja) * 2005-05-11 2011-07-13 キヤノン株式会社 撮像装置及びその制御方法
JP2007318725A (ja) * 2006-04-27 2007-12-06 Olympus Imaging Corp カメラ、カメラの撮影制御方法、プログラム、記録媒体
KR100932217B1 (ko) 2007-08-09 2009-12-16 연세대학교 산학협력단 컬러 보간 방법 및 장치
WO2009069254A1 (ja) * 2007-11-27 2009-06-04 Panasonic Corporation 動画像再生装置、デジタルカメラ、半導体集積回路および動画像再生方法
US20110157395A1 (en) * 2009-12-31 2011-06-30 Compton John T Image sensor with fractional resolution image processing
WO2011142774A1 (en) * 2010-05-14 2011-11-17 Omnivision Technologies, Inc. Alternative color image array and associated methods
JP2011258143A (ja) * 2010-06-11 2011-12-22 Panasonic Corp タッチパネル装置
JP2014123814A (ja) * 2012-12-20 2014-07-03 Renesas Electronics Corp 画像処理装置及び画像処理方法
GB2516288B (en) 2013-07-18 2015-04-08 Imagination Tech Ltd Image processing system

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3242515B2 (ja) * 1993-12-24 2001-12-25 キヤノン株式会社 撮像装置
US6031569A (en) * 1994-02-28 2000-02-29 Canon Kabushiki Kaisha Image sensing method and apparatus utilizing the same
JP3208324B2 (ja) * 1996-05-31 2001-09-10 三洋電機株式会社 ディジタルスチルカメラ
JP3740235B2 (ja) * 1996-12-20 2006-02-01 キヤノン株式会社 撮像装置及び撮像記録再生装置
JP3545230B2 (ja) * 1998-11-18 2004-07-21 三洋電機株式会社 撮像装置およびそれを備えるディジタルカメラ
JP3822380B2 (ja) * 1999-03-26 2006-09-20 富士写真フイルム株式会社 画像信号処理装置
JP4378804B2 (ja) * 1999-09-10 2009-12-09 ソニー株式会社 撮像装置
JP3515467B2 (ja) 2000-02-18 2004-04-05 三洋電機株式会社 ディジタルカメラ
JP3702350B2 (ja) * 2000-03-30 2005-10-05 コニカミノルタフォトイメージング株式会社 デジタルカメラおよび記録媒体
JP2002023049A (ja) * 2000-07-06 2002-01-23 Minolta Co Ltd デジタルカメラおよび記録媒体
JP4454837B2 (ja) * 2000-12-08 2010-04-21 キヤノン株式会社 画像処理装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101223769B (zh) * 2005-05-24 2012-07-04 卓然公司 在连续的图像获取之间具有降低的延迟的数字静态照相机结构

Also Published As

Publication number Publication date
JP2004104195A (ja) 2004-04-02
US20040046880A1 (en) 2004-03-11
CN100334887C (zh) 2007-08-29
US7236194B2 (en) 2007-06-26
JP3902525B2 (ja) 2007-04-11

Similar Documents

Publication Publication Date Title
CN1278427C (zh) 固态图象读取装置及其驱动方法和摄像系统
CN101057493B (zh) 图像传感器
US7399952B2 (en) Image processing apparatus and image capturing apparatus
US20100328485A1 (en) Imaging device, imaging module, electronic still camera, and electronic movie camera
US20040080652A1 (en) Electric camera
WO2009118799A1 (ja) 撮像装置、撮像モジュール、及び撮像システム
CN1178520C (zh) 画像信号处理装置
JP2003299112A (ja) デジタルカメラ
JP2021506173A (ja) ハイダイナミックイメージセンサー
CN1906632A (zh) 图像处理装置和图像处理方法
CN1489392A (zh) 图像信号处理装置
CN104780352A (zh) 固态成像器件和照相机系统
CN1717003A (zh) 图像传感装置中具有更高显示质量的子采样
TW200417251A (en) Solid photographing element and digital camera
JP2005167874A (ja) 固体撮像素子及び画像信号処理装置
JP2005210725A (ja) 解像度を変えることができかつ高速出力が可能な画像センサアレイを有する撮像装置
US20020060743A1 (en) Image processing apparatus and method
US20050104982A1 (en) Pixel arranging apparatus, solid-state image sensing apparatus,and camera
US7808539B2 (en) Image processor that controls transfer of pixel signals between an image sensor and a memory
JP2008141728A (ja) 撮像ユニット
JP4051780B2 (ja) 撮像素子の駆動方法および撮像装置
CN1484440A (zh) 摄像装置
US20060016961A1 (en) Imaging apparatus and solid-state imaging device
JPH07322149A (ja) 撮像装置
JP2006094192A5 (zh)

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
C17 Cessation of patent right
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20070829

Termination date: 20120903