CN1652311A - 半导体器件和制造方法以及电镀液 - Google Patents

半导体器件和制造方法以及电镀液 Download PDF

Info

Publication number
CN1652311A
CN1652311A CNA2004101049488A CN200410104948A CN1652311A CN 1652311 A CN1652311 A CN 1652311A CN A2004101049488 A CNA2004101049488 A CN A2004101049488A CN 200410104948 A CN200410104948 A CN 200410104948A CN 1652311 A CN1652311 A CN 1652311A
Authority
CN
China
Prior art keywords
copper
silver
film
interconnection
semiconductor device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CNA2004101049488A
Other languages
English (en)
Other versions
CN100456438C (zh
Inventor
上野和良
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Renesas Electronics Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Publication of CN1652311A publication Critical patent/CN1652311A/zh
Application granted granted Critical
Publication of CN100456438C publication Critical patent/CN100456438C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76841Barrier, adhesion or liner layers
    • H01L21/76843Barrier, adhesion or liner layers formed in openings in a dielectric
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic System or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • H01L21/283Deposition of conductive or insulating materials for electrodes conducting electric current
    • H01L21/288Deposition of conductive or insulating materials for electrodes conducting electric current from a liquid, e.g. electrolytic deposition
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic System or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • H01L21/283Deposition of conductive or insulating materials for electrodes conducting electric current
    • H01L21/288Deposition of conductive or insulating materials for electrodes conducting electric current from a liquid, e.g. electrolytic deposition
    • H01L21/2885Deposition of conductive or insulating materials for electrodes conducting electric current from a liquid, e.g. electrolytic deposition using an external electrical current, i.e. electro-deposition
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76877Filling of holes, grooves or trenches, e.g. vias, with conductive material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/532Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body characterised by the materials
    • H01L23/53204Conductive materials
    • H01L23/53209Conductive materials based on metals, e.g. alloys, metal silicides
    • H01L23/53228Conductive materials based on metals, e.g. alloys, metal silicides the principal metal being copper
    • H01L23/53233Copper alloys
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/532Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body characterised by the materials
    • H01L23/53204Conductive materials
    • H01L23/53209Conductive materials based on metals, e.g. alloys, metal silicides
    • H01L23/53228Conductive materials based on metals, e.g. alloys, metal silicides the principal metal being copper
    • H01L23/53238Additional layers associated with copper layers, e.g. adhesion, barrier, cladding layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76802Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
    • H01L21/76807Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics for dual damascene structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/5226Via connections in a multilevel interconnection structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/0002Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00

Abstract

本发明的目的是提高应力-迁移电阻以及包含金属区的半导体器件中的可靠性。在绝缘膜(101)中形成由阻挡金属膜(102)和铜-银合金膜(103)上组成的下互连,然后在其上形成夹层绝缘膜(104)。在夹层绝缘膜(104)中形成由阻挡金属膜(106)和铜-银合金膜(111)组成的上互连。下和上互连用含有的银与总量之比超过银比铜的固溶体限度的铜-银合金制成。

Description

半导体器件和制造方法以及电镀液
本申请为2003年4月28日提交的、申请号为03122482.2的发明“半导体器件和制造方法以及电镀液”的分案申请。
发明领域
本发明涉及包括含银的金属区的半导体器件以及用于制造该器件的方法。
背景技术
近来日益集成的半导体器件已经需要使用铜作为用于互连或塞子的材料。与过去经常使用的铝相比,铜具有低电阻以及高电迁移耐力的有利属性。
然而,随着设备变得更加紧凑,在使用铜互连中,电迁移已经很显著。通常通过电镀形成作为铜互连的铜膜,电镀提供作为多个多晶铜颗粒的聚合体的铜膜。当将电压加在具有这种结构的铜互连中时,经铜晶界发生导致电迁移的质量转移(mass transfer)。在较窄的互连中,铜晶粒大小越小,从而由于经这种晶界的质量转移的迁移问题变得更显著。
为解决这种电迁移问题(在下文中,称为“EM”),已经有几种将银增加到铜互连中的尝试。
日本公开专利申请公开号2000-349085已经公开了用含银的铜合金制成的互连,并描述了银含量在至少0.1wt%到低于其最大固溶体限度的范围内的互连,如果超过最大固溶体限度,金属可形成具有Cu的化合物,导致互连断开或裂开。
日本公开专利申请公开号1999-204524已经公开了用含银的铜合金制成的互连,并描述了互连中的银含量最好是1wt%或更低,说明了形成用含银0.1wt%的铜合金制成的互连的例子。
为最小化电迁移,已经做出了使用含银的铜互连的一些其他尝试,所有这些研究考虑到目的已经得出结论,在铜膜中银含量在其固溶体限度内,因此至多1wt%。还没有开发出用于通过银含量高于上限来形成含银和铜的合金的方法,因此有关这种合金膜的物理特性以及当应用到半导体器件中时有关器件性能的影响信息还很少。
同时,铜互连中应力迁移已经变成显著的问题。图2表示由用波纹(damascene)方法形成的铜多层互连的示意性截面图,其中将上互连121b与下互连121a连接,上互连121b由接线塞子和在其上形成的互连组成。在图2(a)中,在上互连121b侧上形成空洞(void)122。即,在上互连121b的通孔区中形成空洞。在图2(b)中,在下互连121a的上表面上形成空洞122。这种空洞122可由于例如在半导体处理期间累积热在铜互连中生成的内部应力引起。在图2(a)中,由于上互连121b中的铜“上拉”,通过通孔中铜的向上迁移而形成空洞122。在图2(b)中,铜可在下互连121a中水平迁移,导致形成空洞122。
我们的研究已经证明在约150℃时这种空洞形成现象显著发生,1 50℃是用于半导体器件的实际工艺温度(例如,在焊接过程和光刻胶焙烧过程中)。因此生成的空洞可导致接线塞子和互连间的连接故障,降低半导体器件的成品率以及长期使用后半导体器件中的不稳定性。
为防止生成这种应力迁移,除调查过程外,必须研究除过程调查外的用于金属区如互连的材料本身。
另外,最近对器件操作的更高级的需要要求开发显示出比铜互连更高速度可操作性的用于互连的材料。
发明概述
鉴于这些问题,本发明的目的是提高包括金属区的半导体器件中抗应力迁移力,从而提高设备的可靠性。
本发明的另一目的是提供用于始终如一地制造这种半导体器件的方法。
本发明提供包括在半导体衬底上的金属区的半导体器件,其中银含量高于金属区中组分金属的总含量的1wt%。
本发明也提供包括半导体衬底上的金属区的半导体器件,其中金属区包括铜和银;且银含量与金属区中组分金属的总量相比大于银比铜的固溶体限度。
在上述半导体器件中的金属区中具有比常规的由铜-银合金制成的互连结构中更多的银,因此,在例如制造半导体期间,当遭到累积热时,能有效地防止应力迁移。
该发明也提供包括在半导体衬底上的金属区的半导体器件,其中在金属区的温度-应力曲线中最大的磁滞误差为150Mpa或更小。
当半导体器件遇到累积热时,金属区的温度-应力曲线在加热和冷却过程中通常显示出不同的图形。将用于该差异的标志定义为“最大磁滞误差”。最大磁滞误差是表示加热和冷却过程的曲线间的最大间隔宽度。例如,在图8中,加热过程a和冷却过程b间的最大宽度是最大磁滞误差。在半导体器件中,当在制造半导体的过程期间遇到累积热时,减小不可逆的损失,从而有效地防止应力迁移。
本发明进一步提供包括在半导体衬底上的金属区的半导体器件,其中金属区中的组分金属的再结晶温度200℃或更高。再结晶温度是由于原子扩散而发生晶体颗粒变换或颗粒增长的温度。由于再结晶可在金属区中产生空洞或畸变,对提供可靠的金属区来说,较高的再结晶温度是重要的条件。上述半导体器件具有高于200℃的再结晶温度,因此当遇到累积热时可最小化不可逆损失,从而有效地防止应力迁移。可通过(例如)测量磁滞曲线来确定再结晶温度。图9表示用于确定再结晶温度方法。在加热过程期间的弯曲点,即温度上升开始后线性线和水平线间的交点对应于再结晶温度。在该图中,再结晶温度为220℃。
在根据本发明的半导体器件中,金属区可由具有互连塞子或焊点的形状的含银的金属制成。
本发明也提供用于制造半导体器件的方法,包括步骤:在半导体衬底上形成金属区;将金属区的表面与含银的液体接触;以及加热金属区。
根据用于制造半导体器件的该方法,将金属区的表面与含银的液体接触导致银沉淀,然后进行加热以允许银扩散到金属区中。因此,可适当地形成含银的金属区。根据该发明,可通过便利的工艺始终如一地形成用铜-银合金制成的金属区。由于电镀液本身不必含有银,可更自由地选择电镀液。
本发明也提供用于制造半导体器件的方法,包括步骤:将半导体衬底或在其上形成的薄膜与含银的电解液接触以沉淀银;在沉淀的银上形成金属区;以及加热金属区。
根据用于制造半导体器件的方法,在将含银的电解液接触后沉淀的银扩散到在其上形成的金属区中。因此,可适当地形成含银的金属区。根据本发明,可通过便利的工艺始终如一地形成铜-银合金制成的金属区。此外,可使金属区中的金属成分为同族的(homogeneous)。
本发明还提供用于制造半导体器件的方法,包括步骤:将半导体衬底的形成设备的表面与含银的电镀液接触;以及在半导体衬底上形成含银的金属区。含银的电镀液可与形成设备的表面的全部或部分接触。具体来说,电镀液与半导体衬底表面、金属膜、绝缘膜或半导体膜或包含这些的任意组合的表面接触。
在使用无银的电镀液形成电镀膜后,可使与含银的电镀液接触导电。该方法可包括(例如)步骤:形成铜膜以便它部分填充在半导体衬底上的绝缘膜中形成的凹面;然后将铜膜的表面与含银的电镀液接触以便在铜膜上形成含银的薄膜;然后抛光衬底的整个表面以便只在凹面中留下铜膜和含银膜。另外,该方法可包括步骤形成含银膜;在含银膜上形成铜膜;以及如上所述抛光衬镀表面组成。
根据用于制造半导体器件的该方法,可通过便利的工艺始终如一地形成用铜-银合金制成的金属区。可在金属区中提供同族金属成分。
在用于制造根据本发明的半导体器件的方法中,金属区中包含铜。此外,在用于制造根据本发明的半导体器件中,加热后,银含量可大于金属区中组分金属的总量的1wt%。因此,可始终如一地形成对应力迁移的高抵抗力的金属区。
当在本发明中的金属区由铜-银合金制成时,可另外增加其他组分。例如,诸如Zr、In、Al、Ti和Sn的组分可可增加的量合计达金属的总量的1wt%。增加Zr和/或IN以提高金属区和绝缘膜间和/或金属区与阻挡金属膜间的粘合性。可将Al、Ti和Sn扩散到起反应的铜-银合金膜的表面中,以粘合构成夹层绝缘膜的材料原子,产生提高的粘合性。
虽然描述过本发明的一些方面,可对这些做出改变。例如,当本发明应用到由波纹方法形成的互连结构时,本发明的效果变得更突出。将描述这些方面。
具体来说,本发明中的金属区可通过单一或两个波纹方法来形成。
单波纹方法包括步骤:
(a)在半导体衬底上形成作为金属膜的第一互连;
(b)在半导体衬底的整个上表面上形成第一夹层绝缘膜,以便覆盖第一互连;
(c)有选择地去除第一夹层绝缘膜以形成到达第一互连的上表面的连接孔;
(d)形成包上连接孔的内表面的阻挡金属膜,然后形成填充连接孔的金属膜;
(e)去除在连接孔外形成的金属膜;
(f)在半导体衬底的整个表面上形成第二夹层绝缘膜,以便它覆盖在连接孔中形成的金属膜;
(g)有选择地去除第二夹层绝缘膜以形成互连凹槽,在互连凹槽底部露出在连接孔中形成的金属膜;
(h)形成覆盖(coat)互连凹槽的内表面的阻挡金属膜,然后形成填充互连凹槽的金属膜;以及
(i)去除在互连凹槽外形成的金属膜以形成第二互连。
在该方法中,第一和第二互连以及整个连接孔或者它的一部分可是将根据本发明的半导体器件或方法应用到其的“金属区”。可适当地省略上述(a)至(i)的一些步骤。
双波纹方法包括步骤:
(a)在半导体衬底上形成作为金属膜的第一互连;
(b)在半导体衬底的整个表面上形成第一夹层膜,以便它覆盖第一互连;
(c)有选择地去除第一夹层绝缘膜以形成到达第一互连的上表面的连接孔,并形成连接到连接孔的上表面的互连凹槽;
(d)形成覆盖连接孔和互连凹槽的表面的阻挡金属膜,并且形成金属膜以便它填充连接孔和互连凹槽;以及
(e)去除在互连凹槽外形成的金属膜。
在该方法中,第一和第二互连以及整个连接孔或者它的一部分可是将根据本发明的半导体器件或方法应用到其的“金属区”。可适当地省略上述(a)至(e)的一些步骤。
由上述波纹方法形成的互连结构包括半导体衬底、在半导体衬底上形成的第一互连、连接到第一互连的接线塞子以及连接到接线塞子的第二互连。
在该半导体器件中,第一和第二互连以及整个连接孔或者它的一部分可是可将本发明应用到其的“金属区”。
附图说明
图1表示示例说明根据本发明的半导体器件的实施例的截面图。
图2表示示例说明由于应力迁移形成空洞的互连结构的截面图。
图3至6是示例说明用于制造如图1(a)中所示的互连结构的方法的过程图。
图7是表示磁滞曲线的例子的图。
图8是表示磁滞曲线的例子的图。
图9表示用于确定再结晶温度方法。
图10是示例说明确定通孔链电阻(chain resistance)的原理的图。
图11至15是示例说明用于磁滞曲线的确定的示例结果的图。
图16是用于Ag-Cu两个组分共晶化合物的状态图。
图17表示银含量和互连电阻间的关系。
在这些图中,符号具有下述意义:22a是第一互连,22b是第二互连,28是接线塞子;101是绝缘膜;102是阻挡金属膜;103是铜-银合金膜;104是夹层绝缘膜;105是互连凹槽;106、106a和106b是阻挡金属膜;107是晶粒金属膜;108是含银膜;110是镀铜膜;111是铜-银合金膜;111a是夹层接线塞子;111b是铜-银合金膜;114是镀铜-银合金膜;117是镀铜膜;121a是下互连;121b是上互连;122是空洞。
优选实施例的详细说明
图1是示例说明根据本发明的半导体器件的实施例的示意截面图。图1(a)表示将本发明应用到由所谓的双波纹方法形成的铜多层互连结构的实施例。在绝缘膜101中,形成下互连,由阻挡金属膜102和铜-银合金膜103组成。在绝缘膜上,形成夹层绝缘层104,其中形成由阻挡金属膜106和铜-银合金膜111构成的上互连。上互连具有T形截面。T形的下面部分是互连接线塞子,而T形上面部分是上互连。
在此使用的术语“合金”是指通过熔化和凝结两种或多种金属元素获得的产品,并且,除了含有金属元素之外,它还包括非金属或半金属元素。根据组分元素的混合类型,合金可具有固溶体或金属间化合物或及其混合物的状态。因此,在此使用的术语“合金”也包括包含到其固溶体限制或更高的组分的这种产品。
在铜-银合金膜103和铜-银合金膜111中,银含量与整个合金膜相比最好是1wt%或更高,更优选的是2wt%或更高,以便更始终如一地防止应力迁移。银含量与整个合金膜之比为3wt%或更高可有效地降低最大磁滞误差,导致更稳定地防止应力迁移。具体来说,当本发明应用到用于形成具有不同互连宽度的金属互连的方法中时,如上所述的银含量可允许是要始终如一地引入到每个互连中的预定银总量,导致有效地防止应力迁移。相对整个合金膜的银含量没有具体的上限,但根据稳定形成铜-银合金膜,最好是99wt%或更低,更优选的是80wt%或更低,进一步优选的是50wt%或更低。考虑到电阻减少,银含量与整个合金膜相比最好为90wt%或更高,更优选的是95wt%或更高,进一步优选98wt%或更高。
银含量最好高于银与铜比的固溶体限度。因此,即使当改变生产过程时,可更始终如一地防止应力迁移。尽管还不是完整了解原因,当铜-银合金遇到累积热时,高于银对铜的固溶体限度的银含量将始终如一地降低磁滞的影响。这将用例子来描述。
将参考图16来描述银-铜的固溶体限度。如图16所示,Ag-Cu两个组分和共晶化合物具有39.9wt%的共晶点Y(转换成与银与铜比wt%)、共晶温度779℃,以及Ag比Cu的4.9wt%的最大固溶体限度(Z:Ag与Cu之比的固溶体限度最大的点)。在图16中,在温度曲线X上绘出固溶体限度,固溶体限度在点Z为最大(最大固溶体限度)。在半导体器件的生产中,最大工艺温度为约400℃,在该温度,固溶体限度为约1wt%(转换成Ag与Cu比wt%)。在本发明中,金属区中相对组分金属的总量的银含量最好超过银比铜的固溶体限度。该固溶体限度最好是在温度范围(例如)0℃至400℃内的固溶体限度的最大值。
将示出将本发明应用到用波纹方法形成的互连结构中的实施例。图1(b)表示本发明应用于由单波纹方法形成的铜多层互连结构的例子。如图1(a)所示的结构优点在于可通过同时形成夹层接线塞子和互连来减少生产步骤的数量。然而,由于夹层连接塞子和互连形成为集成部分,应力迁移的影响将变得显著,导致在如图2(a)所示的模式中形成空洞的较大趋势。另一方面,在图1(b)中,尽管增加了生产步骤的数量,将铜-银合金膜分成两个部分,即,经中间阻挡金属膜106b的夹层接线塞子和互连,可更减少应力迁移。在图(1)b中,在绝缘膜101中形成由阻挡金属膜102和的铜-银合金膜103组成的下互连。在绝缘膜上,形成夹层绝缘膜104,其中形成由作为铜-银合金的夹层接线塞子111a以及阻挡金属膜106a构成的通孔塞子,且形成由铜-银合金膜111b和阻挡金属膜106b构成的上互连。在铜-银合金膜103、夹层接线塞子111a以及铜-银合金膜111b中,银含量与整个合金膜相比最好为1wt%或更多,更优选的是2wt%或更高,以便更始终如一地防止应力迁移。银含量与整个合金膜之比为3wt%或更高可有铲地降低最大磁滞误差,导致更稳定地防止应力迁移。具体来说,当本发明应用于形成具有不同的互连宽度的金属互连的方法时,上述银含量可允许是要始终如一地引入到每个互连中的预定银总量,导致有效防止应力迁移。这对银含量与整个合金膜相比来说并不没有具体的上限,但根据稳定形成铜-银合多膜时,其最好为99wt%或更低,更优选的是80wt%或更低以及进一步优化为50wt%或更低。银含量最好超过银对铜的固溶体限度。因此,即使当改变生产过程时,可更始终如一地防止应力迁移。
在图1(a)和(b)的互连结构中,可用从聚硅氧烷,如HSQ(氢硅倍半环氧乙烷)、MSQ(甲基硅倍半环氧乙烷)、MHSQ(甲基氢硅倍半环氧乙烷);芳香烃有机材料如多芳基醚(PAE)、二乙烯基硅氧烷-2-苯环丁烯(BCB)以及Silk、以及具有低电介质常数的材料,如SOG(玻璃上自旋)、FOX(易流动的氧化物)、聚对二甲苯基、Saitop以及苯环丁选择的材料来制造夹层绝缘膜104。HSQ可具有各种结构的任何一种,诸如所谓的梯形和笼型。具有低电介常数的这种绝缘膜可用来最小化诸如串扰的问题,在设备中产生提高的可靠性。
绝缘膜101或夹层绝缘膜104最好用具有基本上等于扩大到用于互连的组分金属的热系数的材料制成。因此,可有效地最小化接线塞子和互连中的应力迁移。根据这些条件,例如,当使用铜/含银金属膜作为金属互连时,夹层绝缘膜最好用HSQ(氢硅倍半环氧乙烷)制成。
在图1中所示的互连结构中,阻挡金属膜102和106可包含高熔化金属如Ti、W和Ta。用于阻挡金属膜的优选金属的例子包括Ti、TiN、W、WN、Ta以及TaN。特别是,最好使用顺序地层压Ta和TaN的钽屏蔽金属。可通过适当的方法如溅射或CVD来形成阻挡金属膜。可根据一些条件如材料类型和互连结构来适当地确定阻挡金属膜的厚度,例如约1至30nm。
尽管在图1中未示出,可在绝缘膜101和夹层绝缘膜104间适当设置扩散势垒区。扩散势垒区可防止互连或塞子的组分金属扩散到绝缘膜中。此外,当在用于形成互连结构的过程中形成夹层连接孔时,它可起侵蚀制动器的作用。用于扩散势垒区的金属的例子包括SiC、SiCN、SiN、SiOF和SiON。
然后将描述金属区诸如本发中的互连的组分材料。图7表示当互连遇到由加热和冷却过程组成的累积热时,内部应力的变化。水平轴是温度,而垂直轴是铜互连中的内部应力。如图中所示,在加热过程(a)和冷却过程(b)之间发生磁滞。
当温度从室温升高时,内部应力从可伸长模式改变成压缩模式。然后,当温度超过用于铜的再结晶温度T1时,发生塑性变形以及内部应力保持在相对恒定的值(a)上。然后,当温度下降时,互连中的内部应力从压缩模式改变成可伸长模式,然后,用相对恒定的拉应力(b)进行冷却过程。
如图中所示,加热和冷却过程间的磁滞导致铜互连中的组分金属的迁移。即,较大的磁滞导致较大的迁移或变形,这可由于导致不可靠设备的空洞而导致断开。
在本发明中,选择可降低这种磁滞的互连材料以提供可靠的互连结构。图8示意地表示当使用不同互连材料时的温度-应力曲线。在该图中,水平轴是温度,而垂直轴是互连中的内部应力。图8(a)表示铜互连的常见性能,而图8(b)表示当根据本发明形成铜-银合金膜时铜-银互连的性能。
在本文中,如图8所示,将过程(a)和(b)间的最大宽度定义为最大磁滞误差。在本发明中定义的互连材料可用来显著地降低最大磁滞误差。最大磁滞误差最好是150Mpa或更低,更优化的为100Mpa或更低。因此,能始终如一地防止应力迁移。此外,当最大磁滞误差为80Mpa时,即使在用约0.1μm的大小形成细微互连期间,也可有效地防止应力迁移。
在图7中,再结晶温度T1的增加给出了如图8(b)所示的曲线。它表示在诸如互连的金属区中再结晶温度T1的增加有效地用于降低最大磁滞误差。在加热过程期间,在温度高于再结晶温度T1的区域中出现应力值的平稳状态,因此可增加再结晶温度T1以降低导致降低的最大磁滞误差的平稳状态。即,可降低工艺温度最大值(图7或8中的磁滞曲线中的最右点)以及再结晶温度T1之差以降低最大磁滞误差,金属区如互连的再结晶温度最好是200℃或更高,更优选的是300℃或更高。因此,可始终如一地防止应力迁移。由于用于半导体器件的工艺温度通常是400℃或更低,再结晶温度可为350℃或更高以更始终如一地防止过程期间的应力迁移。
将参考附图更具体地描述本发明的一些实施例。
实施例1
在该实施例中,根据对由双波纹方法形成的铜互连的应用,本发明将参考图3来描述。
首先,在硅衬底(未示出)上形成绝缘膜101,然后在绝缘膜上形成由阻挡金属膜102和铜-银合金103组成的下互连。在这里,下互连可通过如下所述的过程来形成。
在绝缘膜101上形成夹层绝缘膜104后,通过多步干刻蚀方法形成具有T形截面的互连凹槽105。图3(a)示出了步骤末的状态。
然后,在整个衬镀表面上形成阻挡金属膜106(图3(b))。阻挡金属膜106的组分材料或包含高熔化金属如钛、钨和钽,例如,钛、氮化钛、钨、氮化钨、钽以及氮化钽。它可是层压两个或多层的多层膜。
阻挡金属膜106可通过适当的方法如溅射和CVD形成。
然后,在阻挡金属膜106上形成晶粒金属膜107(图3(c))。晶粒金属膜107起用于上表面中电镀增长的晶粒的作用,且可由铜或铜-银合金制成。晶粒金属膜107可通常由溅射形成。
在这种情况下,衬底表面与含银的电镀液接触以便在晶粒金属膜107上形成含银膜108(图4(a))。由于银具有比铜更低的沉淀电位,因此如上所述形成银膜。含银电解液的最优例子是硫酸银的水溶液。在这里,水硫酸银溶液的浓度可是按重量计算两者包括在内30wt%的50ppm。特别希望使电解液饱和或超饱和。因此,可最小化铜的溶解以防止金属区变形。这种与含银电解液的接触将银沉淀在晶粒金属膜107上以形成含银膜108。具体来说,由于作为晶粒金属膜107的组分,银具有比铜更低的电离倾向,因此在晶粒金属膜107的表面发生氧化还原反应,导致银沉淀以形成含银膜108。
然后,通过电镀将镀铜膜110形成在衬底表面上(图4(b))。电镀液可是,但不局限于硫酸铜的水溶液。
然后,在200℃至450℃的范围内的温度使产品退火。退火可增加构成镀铜膜110的铜颗粒的电阻的稳定降低。同时,银从含银膜108扩散到镀铜膜110中以便在互连凹槽中形成由铜-银合金制成的膜。
最后,通过CMP(化学机械抛光)去除在互连凹槽外形成的镀铜膜110以形成由铜-银合金(图4(c))形成的互连结构。
根据上述过程,可使用常规方法来始终如一地形成由铜-银合金制成的互连结构。另外,由于电镀液本身不必包含银,可更自由地选择电镀液。例如,将具有良好填充属性的电镀液用在窄凹槽或孔中以始终如一地形成具有较小宽度的含银互连来实施上述过程。
实施例2
在该实施例,含银电镀液用来形成制成为铜-银合金膜的互连结构。
在实施例1中实施图3(a)至(c)的步骤后,通过电镀在晶粒金属膜107上形成铅-银合金电镀膜114(图5(a))。使用的电镀液最好包含铜或银以便银比铜的比例按重量计算为0.1%至80%。
该电镀液最好不含氯化物离子。如果氯化物离子存在于电镀液中,从电镀液中显著地沉淀银,具体来说,在将银加入薄膜中前,发生沉淀。因此,不能始终如一地形成合金膜。
这种电镀液的例子如下。
(i)焦磷酸盐电镀液
可将银离子增加到普通铜焦磷酸盐电镀液中以准备含有铜和银的焦磷酸盐电镀液。使用例如氮化银溶液、硫酸银溶液增加银。该电镀液的具体成分是例如,
铜:0.01至5mol/L;
银:0.01至5mol/L;
焦磷酸及其盐:0.01至5mol/L
水。
(ii)乙二胺电镀液
可将银离子增加到普通铜乙二胺电镀液中以准备包含铜和银的乙二胺电镀液。可使用例如氮化银电解液、硫酸银电解液来增加银,该电镀液的具体成分如下,
铜:0.01至5mol/L;
银:0.01至5mol/L;
乙二胺:0.01至5mol/L:
水。
这些电镀液的每一种可包含一个或多种适合的添加剂。例如,它可包含诸如聚乙二醇、聚丙二醇、季铵盐以及明胶的表面活性剂。这些添加剂可均衡铜晶体大小并获得具有统一厚度的电镀膜。通常可按重量计算为增加的表面活性剂的量与电镀液总量之比为,但不局限于1比1000ppm。
最好,电镀液基本上无氯化物。具体来产,最好氯浓度为0.01mg/L或更少。因此,可有效地防止由于与氯反应的银的沉淀,以便可始终如一地形成用铜-银合金制成的金属膜。
可适当的确定地电镀条件,它们可是例如如下所示。
电流密度:0.1至100A/dm2
溶液温度:10至80℃。
在电镀期间应用的电流可是直流电或脉冲电流。
在如上所述形成铜-银合金电镀膜114后,由CMP抛光衬底表面以形成由阻挡金属膜106和铜-银合金膜111组成的上互连。
根据该实施例,适宜的方法可用来始终如一地形成由铜-银合金制成的互连结构。可使互连结构中的金属成分均匀。
实施例3
尽管在实施例2使用过含铜和银的一种电镀液,在本实施例中可使用两种电镀液。
在实施例1中实施图3(a)至(c)步骤后,通过电镀在晶粒膜107上形成镀铜膜114(图6(a))。在这里,使用的电镀液可是普通的镀铜液,但最好是无氯化物的电镀液。例如,它可最好是已经去除氯化物离子的普通硫酸铜电镀液、焦磷酸铜电镀液或乙二胺铜电镀液。它可防止在随后的步骤中,镀铜膜117中银与氯化物离子反应以便始终如一地获得同铜-银合金制成的金属膜。
然后,通过电镀在镀铜膜117上形成镀铜-银合金膜114(图6(b)。在这里,最好使用无氯化物离子的电镀液。具体来说,如实施例2中所述的焦磷酸盐电镀液和乙二胺电镀液。
然后,以200℃至450℃的范围内的温度使产品退火。通过退火,将银从镀铜-银合金膜114扩散到镀铜膜117以便在互连凹槽中形成由具有相对均匀的成分的铜-银合金制成的薄膜。此外,可增加构成这些薄膜的金属颗粒的大小,导致稳定降低电阻。
然后,通过CMP使整个衬镀表面变平以形成由阻挡金属膜106和铜-银合金膜111构成的互连结构(图6(c))。
根据该实施例,可使用适宜的方法来始终如一地形成用铜-银合金制成的互连结构。可使互连结构内的金属成分均匀。具体来说,由于使用两种电镀液,可使用具有良好填充属性的电镀液来填充窄的凹面,然后含银的电镀液可用来在具有窄的宽度的互连凹槽中始终如一地形成铜-银合金膜,从而适合地形成可靠的互连结构。
几个例子
例子1
通过波纹方法形成图17中的金属互连。所有这些互连具有0.1至0.5μm(宽)×0.3μm(厚)×49mm(长)的尺寸,以及在互连金属中银含量为0,1.5和2.0wt%。使用无氯化物离子的电镀液通过电镀形成互连。对由此形成的互连,确定互连电阻以及获得如图17所示的结果。该图表示在银含量与互连中的组分金属的总量相比为1.5wt%或更高时在互连结构中抑制电阻增加。在铜-银合金中,原子%和wt%间的关系是例如,0.9原子%的银含量对应于1.5wt%。
例子2
在该例子中,形成图10中示出的两层互连结构以便测试产品率。该双层互连结构称为通孔链,其中平行地形成第一互连22a以及形成与它们垂直的第二互连22b。互连的宽度应当是如5微米的宽度以有效地测试应力迁移可靠性。这些互连经20,000接线塞子28彼此连接。在该图中,省略了半导体衬底和夹层绝缘膜。可将指定的电压应用到通孔链端以测量通过10,000第一互连22a、10,000第二互连22b以及20,000接线塞子28的电阻。将电阻称为链电阻,它是确定通孔连接的质量的有效标志。当将互连结构放在指定的热环境下时,可确定链电阻中的变化以便适当地估算它的应力迁移电阻。
表1
  样品  Cu/Ag比(按重量) 互连形成过程 成品率(相对值)
    B0     100/0 在硫酸铜电镀槽中电镀     100
    b1     100/0 在硫酸铜电镀槽中电镀     42至60
    b2     99.95/0.05 在含银的乙二胺电镀槽中电镀     60至81
    b3     98/2 在含银的乙二胺电镀槽中电镀     88至100
在准备好样品后,将它们放在150℃达500小时,然后进行成品率测试。作为参考,对如上所述准备的双层互连结构确定通孔链,将其放在室温下达500小时(b0)。
表1表示当用于参考样品b0的电阻为100%时,用于样品b1至b3的相对电阻。在该表中,将电阻描述成来自通过估算多个准备的样品获得的结果的范围。较高值表示较高的应力迁移电阻。
从该图中的结果可知,通过使用由银-铜合金制成的互连结构,特别是银含量与互连中的组分金属的总量相比超过1wt%的互连结构,可有效地防止应力迁移。
例子3
为估算用于图1和2中的样品的材料属性,确定磁滞属性以及再结晶温度。
样品准备如下。通过等离子CVD,在硅衬底上沉淀500nm的氧化硅膜,然后,在氧化硅膜上沉淀50nm的Ta膜。然后,通过溅射,在上表面上沉淀100至200nm的镀铜晶粒膜。然后,使用指定的电镀液,在镀铜晶粒膜上沉淀600至700nm的铜或铜-银合金膜。铜或铜-银合金膜的成分如表2所示,其中电镀液1包含氯化物离子而电镀液2没有。
因此,将准备好的样品暴露于25℃至400℃的热循环下。在该累积热中,在加热过程中加热速率为10℃/min而在冷却循环中冷却速率约为10℃/min。重复热循环两次并在第二循环期间估算磁滞属性,因为根据第一热循环期间,由薄膜构成的颗粒增长的事实,为精确地确定磁滞属性,认为在第二热循环期间估算磁滞属性是很适合的,而且在实际工作条件下或过程期间加热的情况下估算稳定性是很重要的。也在第二热循环期间确定再结晶温度。
通过计算从测量的衬底的弯曲度的电镀膜中内部应力来估算磁滞属性。通过确定衬底表面上的照射的激光束的反射角来计算衬底弯曲度。从由此获得的磁滞属性确定最大磁滞误差和再结晶温度(第二热循环期间的温度-应力曲线)。结果如表2所示。用于一些样品的磁滞曲线如图11至1 5所示,其中样品C1、C2、C4、C5或C6分别对应于图11、14、12、13和15。
表2
样品  Cu/Ag成分比(按重量)   互连形成过程 最大磁滞误差(Mpa) 再结晶温度(℃)
    c1     100/0   在硫酸铜电镀槽中电镀     210     150
    c2     100/0   在乙二胺电镀槽中电镀     160     170
    c3     99/1   在含银的乙二胺电镀槽中电镀(电镀液1)     150     190
    c4     98.5/1.5   在含银的乙二胺电镀槽中电镀(电镀液1)     120     220
    c5     97.5/2.5   在含银的乙二胺电镀槽中电镀(电镀液1)     100     250
    c6     91.7/8.3   在含银的乙二胺电镀槽中电镀(电镀液2)     80     240
从上述结果可以理解到,当银含量与互连中组分金属的总量相比超过1wt%时,再结晶温度增加并且显著地降低最大磁滞误差。由于磁滞属性的这种改善,可获得例子2中的b3的良好属性。
如上所述,根据本发明,可提供具有诸如应力迁移电阻的良好属性的可靠的半导体器件,因为诸如互连结构的金属区由(i)含有特定的量的银的金属、(ii)其用于金属区的温度-应力曲线中的最大磁滞误差在特定范围内的金属,或(iii)其再结晶温度在特定范围内的金属制成。

Claims (4)

1.一种用于制造半导体器件的方法,包括步骤:
将半导体衬底的形成器件的形成表面与含银和铜的电镀液接触;以及
在半导体衬底上形成主要由铜组成并包含银的金属区。
2.如权利要求1的所述制造半导体器件的方法,其中,按重量计算,所述电镀液中氯化物离子的浓度为100ppm或更低。
3.如权利要求1的所述制造半导体器件的方法,其中,所述电镀液包含0.01至5mol/L的铜、0.01至5mol/L的银、0.01至5mol/L的乙二胺,和水。
4.如权利要求1的所述制造半导体器件的方法,其中,所述电镀液包含0.01至5mol/L的铜、0.01至5mol/L的银、0.01至5mol/L的焦磷酸或其盐,和水。
CNB2004101049488A 2002-04-26 2003-04-28 半导体器件和制造方法以及电镀液 Expired - Fee Related CN100456438C (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2002127702A JP4052868B2 (ja) 2002-04-26 2002-04-26 半導体装置の製造方法
JP127702/2002 2002-04-26

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
CNB031224822A Division CN100483648C (zh) 2002-04-26 2003-04-28 半导体器件和制造方法以及电镀液

Publications (2)

Publication Number Publication Date
CN1652311A true CN1652311A (zh) 2005-08-10
CN100456438C CN100456438C (zh) 2009-01-28

Family

ID=29243868

Family Applications (3)

Application Number Title Priority Date Filing Date
CNB031224822A Expired - Fee Related CN100483648C (zh) 2002-04-26 2003-04-28 半导体器件和制造方法以及电镀液
CNB2004101049473A Expired - Fee Related CN100459066C (zh) 2002-04-26 2003-04-28 半导体器件和制造方法以及电镀液
CNB2004101049488A Expired - Fee Related CN100456438C (zh) 2002-04-26 2003-04-28 半导体器件和制造方法以及电镀液

Family Applications Before (2)

Application Number Title Priority Date Filing Date
CNB031224822A Expired - Fee Related CN100483648C (zh) 2002-04-26 2003-04-28 半导体器件和制造方法以及电镀液
CNB2004101049473A Expired - Fee Related CN100459066C (zh) 2002-04-26 2003-04-28 半导体器件和制造方法以及电镀液

Country Status (5)

Country Link
US (3) US20030201536A1 (zh)
JP (1) JP4052868B2 (zh)
CN (3) CN100483648C (zh)
DE (1) DE10318921B4 (zh)
TW (1) TWI236076B (zh)

Families Citing this family (27)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4052868B2 (ja) * 2002-04-26 2008-02-27 Necエレクトロニクス株式会社 半導体装置の製造方法
US6593221B1 (en) * 2002-08-13 2003-07-15 Micron Technology, Inc. Selective passivation of exposed silicon
US6945722B2 (en) * 2003-05-14 2005-09-20 The Valvoline Company, A Division Of Ashland, Inc. Combination tire sidewall protectant dispenser and applicator
JP4177192B2 (ja) * 2003-08-05 2008-11-05 株式会社日立ハイテクノロジーズ プラズマエッチング装置およびプラズマエッチング方法
US20050035455A1 (en) * 2003-08-14 2005-02-17 Chenming Hu Device with low-k dielectric in close proximity thereto and its method of fabrication
KR100558002B1 (ko) * 2003-09-26 2006-03-06 삼성전자주식회사 선택적 전기도금 공정을 이용한 금속패턴 형성방법
JP2005109145A (ja) 2003-09-30 2005-04-21 Toshiba Corp 半導体装置
US7189292B2 (en) * 2003-10-31 2007-03-13 International Business Machines Corporation Self-encapsulated silver alloys for interconnects
KR100587658B1 (ko) * 2003-12-31 2006-06-08 동부일렉트로닉스 주식회사 이씨피공정에서의 터미날 효과 최소화 방법
US7169698B2 (en) * 2004-01-14 2007-01-30 International Business Machines Corporation Sacrificial inorganic polymer intermetal dielectric damascene wire and via liner
US7645364B2 (en) * 2004-06-30 2010-01-12 Lam Research Corporation Apparatus and method for plating semiconductor wafers
JP4178295B2 (ja) * 2004-07-14 2008-11-12 富士通マイクロエレクトロニクス株式会社 銅からなる配線を有する半導体装置及びその製造方法
JP4266360B2 (ja) * 2004-07-26 2009-05-20 株式会社神戸製鋼所 半導体装置のCu系配線形成方法
US7705464B2 (en) * 2004-09-13 2010-04-27 Taiwan Semiconductor Manufacturing Company, Ltd. Connection structure for semiconductor devices
JP2006165378A (ja) * 2004-12-09 2006-06-22 Sony Corp 半導体装置の製造方法
JP4634977B2 (ja) * 2006-08-15 2011-02-16 Okiセミコンダクタ株式会社 半導体装置及び半導体装置の製造方法
JP4896850B2 (ja) * 2006-11-28 2012-03-14 株式会社神戸製鋼所 半導体装置のCu配線およびその製造方法
KR100841170B1 (ko) * 2007-04-26 2008-06-24 삼성전자주식회사 저저항 금속 배선 형성방법, 금속 배선 구조 및 이를이용하는 표시장치
US7696093B2 (en) * 2008-08-12 2010-04-13 Advanced Micro Devices, Inc. Methods for forming copper interconnects for semiconductor devices
EP2312641A1 (en) * 2009-10-13 2011-04-20 Ecole Polytechnique Fédérale de Lausanne (EPFL) Device comprising electrical contacts and its production process
CN102097363A (zh) * 2009-12-15 2011-06-15 中芯国际集成电路制造(上海)有限公司 金属互连方法
US20130075268A1 (en) * 2011-09-28 2013-03-28 Micron Technology, Inc. Methods of Forming Through-Substrate Vias
US20150382460A1 (en) * 2014-06-27 2015-12-31 Avago Technologies General Ip (Singapore) Pte. Ltd. Printed circuit board (pcb) with wrapped conductor
CN104538346A (zh) * 2014-12-26 2015-04-22 上海集成电路研发中心有限公司 一种铜互连结构的形成方法
TWI754729B (zh) 2017-04-20 2022-02-11 日商上村工業股份有限公司 電鍍銅浴及電鍍銅皮膜
US10329681B2 (en) 2017-11-02 2019-06-25 National Chung Shan Institute Of Science And Technology Copper-silver dual-component metal electroplating solution and electroplating method for semiconductor wire
JP2023000597A (ja) * 2021-06-18 2023-01-04 東京エレクトロン株式会社 金属含有膜および金属含有膜の製造方法

Family Cites Families (36)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2565844B1 (fr) * 1984-06-13 1988-10-28 Centre Nat Rech Scient Nouveaux microagregats de metaux non nobles, procede pour leur preparation et application a la catalyse de la photoreduction de l'eau
US5255258A (en) * 1987-09-24 1993-10-19 Canon Kabushiki Kaisha Microprobe, preparation thereof and electronic device by use of said microprobe
JPH02143429A (ja) * 1988-11-24 1990-06-01 Toshiba Corp 半導体装置及びその製造方法
JPH05102156A (ja) * 1991-10-09 1993-04-23 Sony Corp 半導体装置
JP3341401B2 (ja) 1993-10-22 2002-11-05 松下電器産業株式会社 めっき法による配線金属膜形成方法
US6016355A (en) 1995-12-15 2000-01-18 Veridicom, Inc. Capacitive fingerprint acquisition sensor
US6143116A (en) * 1996-09-26 2000-11-07 Kyocera Corporation Process for producing a multi-layer wiring board
US6121689A (en) * 1997-07-21 2000-09-19 Miguel Albert Capote Semiconductor flip-chip package and method for the fabrication thereof
US5922537A (en) * 1996-11-08 1999-07-13 N.o slashed.AB Immunoassay, Inc. Nanoparticles biosensor
US5925577A (en) * 1997-02-19 1999-07-20 Vlsi Technology, Inc. Method for forming via contact hole in a semiconductor device
US6159620A (en) * 1997-03-31 2000-12-12 The Regents Of The University Of California Single-electron solid state electronic device
KR100265993B1 (ko) * 1997-04-02 2000-10-02 김영환 반도체장치의 금속배선층 형성방법
JP3040745B2 (ja) * 1998-01-12 2000-05-15 松下電子工業株式会社 半導体装置及びその製造方法
JP3191759B2 (ja) * 1998-02-20 2001-07-23 日本電気株式会社 半導体装置の製造方法
US6181012B1 (en) * 1998-04-27 2001-01-30 International Business Machines Corporation Copper interconnection structure incorporating a metal seed layer
US6100194A (en) * 1998-06-22 2000-08-08 Stmicroelectronics, Inc. Silver metallization by damascene method
US6104062A (en) * 1998-06-30 2000-08-15 Intersil Corporation Semiconductor device having reduced effective substrate resistivity and associated methods
US6949464B1 (en) * 1998-09-03 2005-09-27 Micron Technology, Inc. Contact/via force fill techniques
JP2000269214A (ja) * 1999-03-15 2000-09-29 Toshiba Corp 半導体装置及びその製造方法
JP2000349085A (ja) * 1999-06-01 2000-12-15 Nec Corp 半導体装置及び半導体装置の製造方法
US6521532B1 (en) * 1999-07-22 2003-02-18 James A. Cunningham Method for making integrated circuit including interconnects with enhanced electromigration resistance
US6440849B1 (en) * 1999-10-18 2002-08-27 Agere Systems Guardian Corp. Microstructure control of copper interconnects
JP2001144128A (ja) 1999-11-15 2001-05-25 Ebara Corp 導電体の印刷方法
US20070042549A1 (en) * 2000-04-17 2007-02-22 Fairchild Semiconductor Corporation Semiconductor device having reduced effective substrate resistivity and associated methods
US6638847B1 (en) * 2000-04-19 2003-10-28 Advanced Interconnect Technology Ltd. Method of forming lead-free bump interconnections
US6291082B1 (en) * 2000-06-13 2001-09-18 Advanced Micro Devices, Inc. Method of electroless ag layer formation for cu interconnects
JP2002075995A (ja) 2000-08-24 2002-03-15 Matsushita Electric Ind Co Ltd 半導体装置及びその製造方法
JP2002263880A (ja) * 2001-03-06 2002-09-17 Hitachi Cable Ltd Pbフリー半田、およびこれを使用した接続用リード線ならびに電気部品
US6717189B2 (en) * 2001-06-01 2004-04-06 Ebara Corporation Electroless plating liquid and semiconductor device
JP2003218084A (ja) * 2002-01-24 2003-07-31 Nec Electronics Corp 除去液、半導体基板の洗浄方法および半導体装置の製造方法
JP4052868B2 (ja) * 2002-04-26 2008-02-27 Necエレクトロニクス株式会社 半導体装置の製造方法
US20030217828A1 (en) * 2002-05-22 2003-11-27 Mark Opoku-Adusei Metal matrix composite having improved microstructure and the process for making the same
JP2004039916A (ja) * 2002-07-04 2004-02-05 Nec Electronics Corp 半導体装置およびその製造方法
US7111771B2 (en) * 2003-03-31 2006-09-26 Intel Corporation Solders with surfactant-refined grain sizes, solder bumps made thereof, and methods of making same
US20060000808A1 (en) * 2004-07-01 2006-01-05 Fuji Photo Film Co., Ltd. Polishing solution of metal and chemical mechanical polishing method
US7989338B2 (en) * 2005-06-15 2011-08-02 Globalfoundries Singapore Pte. Ltd. Grain boundary blocking for stress migration and electromigration improvement in CU interconnects

Also Published As

Publication number Publication date
CN100483648C (zh) 2009-04-29
US7821135B2 (en) 2010-10-26
DE10318921A1 (de) 2003-11-13
JP2003324148A (ja) 2003-11-14
CN100456438C (zh) 2009-01-28
US7259095B2 (en) 2007-08-21
JP4052868B2 (ja) 2008-02-27
CN100459066C (zh) 2009-02-04
US20050140013A1 (en) 2005-06-30
CN1652310A (zh) 2005-08-10
TWI236076B (en) 2005-07-11
US20030201536A1 (en) 2003-10-30
US20050196959A1 (en) 2005-09-08
CN1453834A (zh) 2003-11-05
DE10318921B4 (de) 2015-02-19
TW200408020A (en) 2004-05-16

Similar Documents

Publication Publication Date Title
CN1652311A (zh) 半导体器件和制造方法以及电镀液
CN100339972C (zh) 半导体器件和其制造方法
US11201129B2 (en) Designs and methods for conductive bumps
TWI723228B (zh) 以釕襯墊改善銅電遷移的經摻雜選擇性金屬蓋
TWI598996B (zh) 於半導體元件中製作互連之方法
CN1476086A (zh) 半导体器件和半导体器件的制造方法
US7189650B2 (en) Method and apparatus for copper film quality enhancement with two-step deposition
CN102832165B (zh) 经过改进的用于双镶嵌工艺的间隙填充方法
CN1276506C (zh) 半导体器件及其制造方法
CN100346466C (zh) 半导体器件及其制造方法
CN1565047A (zh) 半导体器件的制造方法
CN1893020A (zh) 半导体器件及其制造方法
JP2003510846A (ja) 銅結線のシード層の処理方法および処理装置
CN1618601A (zh) 作为铜阻挡层的电镀CoWP复合结构
CN1842903A (zh) 半导体装置及制造方法
CN1444279A (zh) 半导体器件及其制作方法
CN1118095C (zh) 利用化学机械抛光工艺的半导体器件制造方法
CN1945825A (zh) 半导体器件及其制作方法
CN1697156A (zh) 使用低温形成的阻挡金属层制作金属互连线的方法
CN1622321A (zh) 半导体器件及其制造方法
US7247554B2 (en) Method of making integrated circuits using ruthenium and its oxides as a Cu diffusion barrier
CN1614775A (zh) 具有带加固图形的多层布线布置的半导体器件及生产方法
CN104241197A (zh) 在具有高薄层电阻的工件上的电化学沉积
KR20130121041A (ko) 고 종횡비 필을 위한 반도체 리플로우 프로세싱
CN103426816B (zh) 用于高深宽比填充的半导体反流处理

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
C56 Change in the name or address of the patentee

Owner name: RENESAS ELECTRONICS CORPORATION

Free format text: FORMER NAME: NEC CORP.

CP01 Change in the name or title of a patent holder

Address after: Kanagawa, Japan

Patentee after: Renesas Electronics Corporation

Address before: Kanagawa, Japan

Patentee before: NEC Corp.

CP02 Change in the address of a patent holder

Address after: Tokyo, Japan

Patentee after: Renesas Electronics Corporation

Address before: Kanagawa, Japan

Patentee before: Renesas Electronics Corporation

CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20090128

Termination date: 20190428

CF01 Termination of patent right due to non-payment of annual fee