CN1822526B - 用于同步传送网络设备的使用冗余时钟信号的同步系统 - Google Patents
用于同步传送网络设备的使用冗余时钟信号的同步系统 Download PDFInfo
- Publication number
- CN1822526B CN1822526B CN200610007659.5A CN200610007659A CN1822526B CN 1822526 B CN1822526 B CN 1822526B CN 200610007659 A CN200610007659 A CN 200610007659A CN 1822526 B CN1822526 B CN 1822526B
- Authority
- CN
- China
- Prior art keywords
- clock signal
- reference clock
- submodule
- signal
- synchronization module
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 230000001360 synchronised effect Effects 0.000 title claims abstract description 17
- 230000005540 biological transmission Effects 0.000 title description 5
- 230000008676 import Effects 0.000 claims description 3
- 238000011144 upstream manufacturing Methods 0.000 description 4
- RGNPBRKPHBKNKX-UHFFFAOYSA-N hexaflumuron Chemical compound C1=C(Cl)C(OC(F)(F)C(F)F)=C(Cl)C=C1NC(=O)NC(=O)C1=C(F)C=CC=C1F RGNPBRKPHBKNKX-UHFFFAOYSA-N 0.000 description 3
- 238000012545 processing Methods 0.000 description 3
- 238000010586 diagram Methods 0.000 description 2
- 102100040862 Dual specificity protein kinase CLK1 Human genes 0.000 description 1
- 101000749294 Homo sapiens Dual specificity protein kinase CLK1 Proteins 0.000 description 1
- 230000001771 impaired effect Effects 0.000 description 1
- 238000011282 treatment Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04J—MULTIPLEX COMMUNICATION
- H04J3/00—Time-division multiplex systems
- H04J3/02—Details
- H04J3/06—Synchronising arrangements
- H04J3/0635—Clock or time synchronisation in a network
- H04J3/0685—Clock or time synchronisation in a node; Intranode synchronisation
- H04J3/0688—Change of the master or reference, e.g. take-over or failure of the master
Abstract
一种用于同步传送网络设备的同步系统(D):首先包括第一同步模块(MA),包括i)第一子模块(SM1A),递送从第一外部基准时钟信号或内部基准时钟信号得到的第一中间时钟信号,ii)第二子模块(SM2A),递送从该第一中间时钟信号或第二中间时钟信号得到的第一主基准时钟信号,以及iii)第三子模块(SM3A),递送从该第一主基准时钟信号或第二主基准时钟信号得到的第一输出基准时钟信号;其次包括第二同步模块(MB),包括i)第一子模块(SM1B),递送从另一第一外部基准时钟信号和另一内部基准时钟信号得到的该第二中间时钟信号,ii)第二子模块(SM2B),递送从该第一或第二中间时钟信号得到的该第二主基准时钟信号,以及iii)第三子模块(SM3B),递送从该第一或该第二主基准时钟信号得到的第二输出基准时钟信号。
Description
技术领域
本发明涉及同步传送网络,尤其涉及此类网络的某一设备中所用的时钟同步系统。
背景技术
在本文中,词语“同步传送网络”例如是指SDH/SONET、TDM和PDH网络及其等效网络。
在本文中,术语“设备”是指需要时间同步的任何类型的网络设备项目,例如交换机、无线电网络控制器(RNC)(也称为基站控制器(BSC))、媒体网关(MGW)、分/插复用器(ADM)或交换器(可能是E10类型)。
时间同步系统向上述设备提供基准时钟信号(也称为“时钟基准”),以便于它能够进行它的时间处理,例如准备用以尽可能可靠地提供服务的处理或者用以使得传送网络同步的处理,因此在同步传送网络中极为重要。
上述类型的网络设备使用第3级时钟信号(也在欧洲称为G813信号和在美国称为Stratum 3信号)。它们是从在欧洲称为同步提供单元(SSU)和在美国称为大楼综合定时源(BITS)的设备所提供的第2级时钟信号(也在欧洲称为G812信号和在美国称为Stratum 2信号)中得到,并且又从诸如原子钟等设备所提供的第1级时钟信号(也在欧洲称为G811信号和在美国称为Stratum 1信号)中得出。在本文中,第1级代表最准确的级别,即受到最低时间漂移的级别。
同步传送网络一般包括连接到原子钟的BITS和/或SSU,包括同步系统的网络设备可连接到该原子钟。
为了确保服务在这些网络内的连续性,需要不仅在网络设备一级处而且在由同步系统递送的基准时钟信号一级处提供冗余。对于冗余时钟信号之间的相位差来说尽可能地小是优选的。
现有技术的同步系统使用了两个同步模块,每个模块具有用于接收基准时钟信号例如第2级基准时钟信号的两个输入信道,以便于例如建立和递送第3级基准时钟信号。由于每个第3级基准时钟信号是从第2级基准时钟信号中频繁地获得的,所以这些同步系统未提供真正的冗余。
同时,现有技术的同步系统在接收第2级基准时钟信号的每个输入处运用了外部模块间跨接。因此,如果第2级基准时钟信号之一无法馈送到同步系统,则服务的连续性可能受损。
现有技术的同步系统尚未足够地可靠和/或有效,因此本发明的目的是改进此情形,并且如果可能,对于更大数量的故障提供了符合标准的改进的保障。
发明内容
为此,本发明提出一种用于同步传送网络设备的同步系统,所述系统包括:
-第一同步模块,包括:
-第一子模块,适用于在频率变化之后,适于递送第一中间时钟信号,该第一中间时钟信号是基于从第一外部基准时钟信号和内部基准时钟信号中选择的信号来有选择性地定义的,
-第二子模块,适于递送第一主基准时钟信号,该第一主基准时钟信号是基于从第一中间时钟信号和第二中间时钟信号中选择的信号来有选择性地定义的,以及
-第三子模块,适用于在频率变化之后,适于递送第一输出基准时钟信号,该第一输出基准时钟信号是基于从第一主基准时钟信号和第二主基准时钟信号中选择的信号来有选择性地定义的,以及
-第二同步模块,包括:
-第一子模块,适用于在频率变化之后,适于递送第二中间时钟信号,该第二中间时钟信号是基于从另一第一外部基准时钟信号和另一内部基准时钟信号中选择的信号来有选择性地定义的,
-第二子模块,适于递送基于第一和第二中间时钟信号之一来有选择性地定义的第二主基准时钟信号,以及
-第三子模块,适用于在频率变化之后,适于递送基于第一和第二主基准时钟信号之一来有选择性地定义的第二输出基准时钟信号。
本发明的同步系统可分别地或组合地具有其他特征,特别是如下特征:
-第一模块的第一子模块适用于在频率变化之后,可适于递送第一中间时钟信号,该第一中间时钟信号是基于从第一外部基准时钟信号、第二外部基准时钟信号和至少内部基准时钟信号中选择的信号来有选择性地定义的,以及第二模块的第一子模块适用于在频率变化之后,适于递送第二中间时钟信号,该第二中间时钟信号是基于从另一第一外部基准时钟信号、另一第二外部基准时钟信号和至少另一内部基准时钟信号中选择的信号来有选择性地定义的;
-第一模块的第一子模块替代地适用于在频率变化之后,适于递送第一中间时钟信号,该第一中间时钟信号是基于从第一外部基准时钟信号、第二外部基准时钟信号和来自不同源的至少两个内部基准时钟信号中选择的信号来有选择性地定义的,以及第二模块的第一子模块可适用于在频率变化之后,适于递送第二中间时钟信号,该第二中间时钟信号是基于从另一第一外部基准时钟信号、另一第二外部基准时钟信号和来自不同源的至少两个其他内部基准时钟信号中选择的信号来有选择性地定义的;
-第一模块可进一步包括适于从第一外部基准时钟前驱信号中生成第一外部基准时钟信号的第四子模块,以及第二模块可进一步包括适于从另一第一外部基准时钟前驱信号中生成另一第一外部基准时钟信号的第四子模块;
-第一模块可进一步包括适于从第二外部基准时钟前驱信号中生成第二外部基准时钟信号的第五子模块,以及第二模块可进一步包括适于从另一第二外部基准时钟前驱信号中生成另一第二外部基准时钟信号的第五子模块;
-例如,第一和第二外部基准时钟前驱信号分别发源于BITS和SSU;
-例如,第一模块的第一子模块适于改变第二外部基准时钟信号的频率以构成第一中间时钟信号,以及第二模块的第一子模块适于改变另一第二外部基准时钟信号的频率以构成第二中间时钟信号;
-例如,第一和第二外部基准时钟前驱信号替代地分别发源于SSU和BITS;
-例如,第一模块的第一子模块然后适于改变第一外部基准时钟信号的频率以构成第一中间时钟信号,以及第二模块的第一子模块适于改变另一第一外部基准时钟信号的频率以构成第二中间时钟信号;
-第一模块的第二子模块可具有适于接收第一中间时钟信号的主输入、适于接收第二中间时钟信号的辅输入和适于接收第二主基准时钟信号的第三输入,以及可适于以至少部分地弥补第二和第一主基准时钟信号之间的任何相位差这样的方式,将在第三输入处接收的第二主基准时钟信号的相位与第一主基准时钟信号的相位对准,以及类似地,第二模块的第二子模块可具有适于接收第一中间时钟信号的主输入、适于接收第一中间时钟信号的辅输入和适于接收第一主基准时钟信号的第三输入,以及可适于以至少部分地弥补第一和第二主基准时钟信号之间的任何相位差这样的方式,将在第三输入处接收的第一主基准时钟信号的相位与第二主基准时钟信号的相位对准;
-第一模块的第三子模块可具有适于以两个或更多不同频率递送第一输出基准时钟信号的至少两个输出,以及类似地,第二模块的第三子模块可具有适于以两个或更多不同频率递送第二输出基准时钟信号的至少两个输出;
-第一模块可包括:第一选择装置,适于接收每个内部基准时钟信号以及在输出处有选择性地递送所接收的内部基准时钟信号;第二选择装置,适于接收由第一选择装置递送的内部基准时钟信号,以便将它有选择性地递送到连接于第四子模块的输出;以及/或者第三选择装置,适于接收由第一选择装置递送的内部基准时钟信号,以便将它有选择性地递送到连接于第五子模块的输出,该第一模块的第四子模块可适于以将第一外部基准时钟前驱信号外部同步到它的频率为目的,将由第二选择装置提供的内部基准时钟信号递送到输出,以及/或者该第一模块的第五子模块可适于以将该第二外部基准时钟前驱信号外部同步到它的频率为目的,将由第二选择装置提供的内部基准时钟信号递送到输出;类似地第二模块可包括:第一选择装置,适于接收每个另一内部基准时钟信号以及在输出处有选择性地递送另一接收的内部基准时钟信号;第二选择装置,适于接收由第一选择装置递送的另一内部基准时钟信号,以便将它有选择性地递送到连接于第四子模块的输出;以及/或者第三选择装置,适于接收由第一选择装置递送的另一内部基准时钟信号,以便将它有选择性地递送到连接于第五子模块的输出,该第二模块的第四子模块可适于以将另一外部基准时钟前驱信号外部同步到它的频率为目的,将由第二选择装置提供的另一内部基准时钟信号递送到输出,以及/或者该第二模块的第五子模块可适于以将另一外部基准时钟前驱信号外部同步到它的频率为目的,将由第二选择装置提供的另一内部基准时钟信号递送到输出;
-例如,第一模块和第二模块的每一个的第一子模块和第一选择装置、第二选择装置和第三选择装置在各自的第六子模块内组合在一起;
-第一模块和第二模块的每一个的第二选择装置和/或第三选择装置可具有输入,该输入适于以向该第四子模块和/或该第五子模块馈送由第一选择装置递送的内部基准时钟信号或者馈送第一输出基准时钟信号或第二输出基准时钟信号这样的方式来接收第一输出基准时钟信号或第二输出基准时钟信号;
-第一模块的第三子模块可适于以构成第一输出基准时钟信号这样的方式来改变第一主基准时钟信号和/或第二主基准时钟信号的频率,以及第一模块的第三子模块可适于以构成第二输出基准时钟信号这样的方式来改变第二主基准时钟信号的频率和/或第二主基准时钟信号。
本发明还提出一种用于配备有上述类型同步系统的同步传送网络的设备。
本发明尽管不是排他地但是特别地适合于SDH/SONET、TDM和PDH同步传送网络。
附图说明
在阅读如下具体的描述和察看附图时,本发明的其他特征和优点将变得明显,在附图中:
-图1是本发明的同步系统的一个实施例的功能框图;以及
-图2是图1同步系统的第一模块MA的一个实施例的功能框图。
附图构成了本发明的说明书的一部分,并且如果必要,可有助于本发明的定义。
具体实施方式
本发明的目的是为同步传送网络比如TDM(时分复用)网络、SDH/SONET网络或PDH(准同步数字系列)网络的设备提供有效的基准时钟信号冗余。
为此,本发明提出一种同步系统,该同步系统准备安装在需要冗余时间同步的网络设备例如交换机、无线电网络控制器(RNC或BSC)、媒体网关(MGW)、分/插复用器(ADM)或交换器(可能是E10类型)中。
如图1中所示,同步系统D例如可安装在印刷电路卡C上,该卡C准备经由网络设备的机架的中间背板而连接到尾部转移模块(RTM)RTMA和RTMB。
本发明的同步系统D包括优选地安装在网络设备ER的两个不同卡上的两个同步模块MA和MB。
两个同步模块MA和MB在功能方面基本相同。一个通常是主模块,另一个则是它的从属模块。
第一同步模块MA包括三个子模块SM1A、SM2A和SM3A。
第一子模块SM1A具有:第一输入,准备用以接收第一外部基准时钟信号(例如第2级基准时钟信号);以及第二输入,准备用以从与同步系统D相同的机架中的卡接收第一内部基准时钟信号(例如信号CLK3A)或者从扩展机架接收信号Ext LT#A。
在图1和2所代表的非限制性实例中,第一模块MA进一步包括第四子模块SM4A,该子模块SM4A具有适于向第一子模块SM1A的第一输入馈送第一外部基准时钟信号的输出。第四子模块SM4A具有准备用以接收第一外部基准时钟前驱信号的输入,它从该前驱信号中生成了馈送到第一子模块SM1A的第一外部基准时钟信号。
在所示实例中,第一外部基准时钟前驱信号是本领域的技术人员称为BITS in#A信号的信号,该信号是由大楼综合定时源(BITS)递送的。在此情况下,第四子模块SM4A适于处理以T1帧的形式接收的第一前驱信号,以便于将它解码并根据它来提取用以建立第一外部基准时钟信号的时序和帧。这种子模块常常称为LIU+T1成帧器。
可替代地,第一外部基准时钟前驱信号可以是本领域的技术人员称为SSU in#A信号的前驱信号,该信号是由同步提供单元(SSU)递送的.在此情况下,第四子模块SM4A适于处理所接收的第一前驱信号,以便恢复因传输而降级的信号以及建立第一外部基准时钟信号.该处理也可对接收的第一前驱信号分频,例如使得它变成等于8kHz.这种子模块常常称为2MHz LIU。
在图1和2所代表的非限制性实例中,第一子模块SM1A还具有:第三输入,适于接收第二外部基准时钟信号(例如第2级基准时钟信号);以及第四输入,适于从扩展机架接收第二内部基准时钟信号(例如信号Ext LT#A)或者从与同步系统D相同的机架中的卡接收信号CLK3A。
而且,在图1和2所代表的非限制性实例中,第一模块MA进一步包括第五子模块SM5A,该子模块具有适于向第一子模块SM1A的第三输入馈送第二外部基准时钟信号的输出。第五子模块SM5A具有适于接收第二外部基准时钟前驱信号的输入,它从该前驱信号中生成了馈送到第一子模块SM1A的第二外部基准时钟信号。
在本例中,第二外部基准时钟前驱信号是本领域的技术人员称为SSU in#A信号的前驱信号,该信号是由SSU递送的。在此情况下,第五子模块SM5A适于处理所接收的第二前驱信号,以便恢复因传输而降级的信号以及建立第二外部基准时钟信号。该处理也可对接收的第二前驱信号分频,例如使得它变成等于8kHz。
可替代地,第二外部基准时钟前驱信号可以是本领域的技术人员称为BITS in#A信号的前驱信号,该信号是由BITS递送的。在此情况下,第五子模块SM5A适于处理以T1帧的形式接收的第二前驱信号,以便将它解码以及根据它来提取用以建立第二外部基准时钟信号的时序和帧。
可设想到的另一选择是同步系统D的每个同步模块MA和MB包括适于处理由两个BITS或由两个SSU递送的前驱信号的第四和第五子模块。
每个内部基准时钟信号(也称为行时序信号)具有例如8kHz的频率,(第一外部基准时钟前驱信号的)T1帧例如以1.544Mbit/s的比特率到达并且用来生成具有例如8kHz频率的第一外部基准时钟信号,而且每个第二外部基准时钟前驱信号具有例如2MHz的频率。
如图2中所示,第一子模块SM1A包括:第一接收子模块MR1,用于接收第一外部基准时钟信号和用于递送第一中间时钟信号;第二接收子模块MR2,适用于在频率变化(从2MHz到8kHz)之后,如果尚未由第五子模块SM5A完成,则用于接收第二外部基准时钟信号和用于递送第一中间时钟信号;以及第三接收子模块MR3,用于接收内部基准时钟信号和用于递送第一中间时钟信号。
当然,可能仅有两个子模块,例如子模块MR1和MR3或者子模块MR2和MR3。
每个接收子模块MR1、MR2和MR3耦合到用于选择它们递送的各第一中间时钟信号中的一个的选择子模块S,以便将它递送到自身输出(以8kHz的频率)。
第一子模块SM1A常常称为BITS/SSU/行时序选择子模块。
第二子模块SM2A具有:主输入E1A,适于接收由第一子模块SM1A的输出所递送的第一中间时钟信号;以及辅输入E2A,适于接收由第二模块MB的第一子模块SM1B的输出所递送的第二中间时钟信号(见下文)。
在图1和2所代表的非限制性实例中,第二子模块SM2A还具有适于接收由第二模块MB的第二子模块SM2B的输出所递送的第二主基准时钟信号的第三输入E3A(见下文).
第二子模块SM2A选择它在它的主和辅输入E1A、E2A之一处以及如果适用则在它的第三输入E3A处接收的信号中的一个,以便将它递送到输出。在本文中,由第二子模块SM2A递送的信号称为第一主基准时钟信号。
如果第一中间时钟信号在第二子模块SM2A处不可用,则有必要使用由第二模块MB的第一子模块SM1B递送的第二中间时钟信号,以生成第一主基准时钟信号。由于第二中间时钟信号(它是在辅输入E2A处接收的)具有第二模块MB的相位,所以它在频率上以及如果适用则在相位上是与第一主基准时钟信号同步的。
正如本发明所提出的以及如图1和2中所示的,同步由系统D的第二子模块SM2A和SM2B分别递送的第一和第二主基准时钟信号的相位是优选的。为此,第二子模块SM2A将它在它的第三输入E3A处接收的第二主基准时钟信号的相位与它递送到它的输出的第一主基准时钟信号的相位(优选为渐进地)对准,以便弥补它们之间的任何相位差的至少一部分。
例如,PLL(适用于数字类型)可用来弥补相位差。
归功于模块MA和MB的这种布局,仅需要实现一个内部模块间跨接。特别地,这限制了相位跳跃。
第二子模块SM2A常常称为时钟生成器。例如,它可采用ASIC的形式(适用于数字类型)。
如图1和2中所示,第二子模块SM2A可连接到本地振荡器OLA。这在输入E1A和E2A在已经造成所有基准丢失的故障之后相互交换的情况下保证了第一同步模块MA的自主时序。
第三子模块SM3A具有适于接收第一主基准时钟信号(由它的第一模块MA的第二子模块SM2A的输出所递送)的第一输入、以及适于接收第二主基准时钟信号(由第二模块MB的第二子模块SM2B的输出所递送)的第二输入。
它将第一输出基准时钟信号递送到输出,该信号要么是它已经接收的第一主基准时钟信号(在频率变化之后适用),要么是它已经接收的第二主基准时钟信号(在频率变化之后适用)。
频率的变化使得能够选择输出频率。于是,输出基准时钟信号能够在具有例如8kHz或19.44MHz的频率时得以递送。
在图1和2所示的非限制性实例中,第三子模块SM3A可具有多个输出(本例中两个输出)。这些输出递送具有不同频率的第一输出基准时钟信号。在本例中,第一输出提供第一输出基准时钟信号ExtCLK1#A(例如在8kHz),并且第二输出提供第一输出基准时钟信号ExtCLK2#A(例如在19.44MHz)。
第三子模块SM3B常常称为基准时钟分配模块。
第二同步模块MB包括三个子模块SM1B、SM2B和SM3B。
第一子模块SM1B具有适于接收另一外部基准时钟信号(例如第2级基准时钟信号)的第一输入、以及适于接收另一第一内部基准时钟信号(例如信号CLK3B或信号Ext LT#B)的第二输入。
在图1和2所代表的非限制性实例中,第二模块MB进一步包括第四子模块SM4B,该子模块具有适于向第一子模块SM1B的第一输入馈送所述另一第一外部基准时钟信号的输出.第四子模块SM4B具有适于接收另一第一外部基准时钟前驱信号的输入,它从该前驱信号中生成了馈送到第一子模块SM1B的所述另一第一外部基准时钟信号.
在本例中,所述另一第一外部基准时钟前驱信号是本领域的技术人员称为BITS in#B信号的前驱信号,该信号是由BITS递送的。在此情况下,第四子模块SM4B适于处理它已经以T1帧的形式接收的所述另一第一外部基准时钟前驱信号,以便将它解码以及根据它来提取用以建立所述另一第一外部基准时钟信号的时序和帧。这种子模块常常称为LIU+T1成帧器。
可替代地,所述另一第一外部基准时钟前驱信号可以是本领域的技术人员称为SSU in#B信号的前驱信号,该信号是由SSU递送的。在此情况下,第四子模块SM4A适于处理它已经接收的所述另一第一外部基准时钟前驱信号,以便恢复因传输而降级的信号以及建立所述另一第一外部基准时钟信号。该处理也可对接收的前驱信号分频,例如使得它变成等于8kHz。这类子模块常常称为2MHz LIU。
在图1和2所代表的非限制性实例中,第一子模块SM1B还具有适于接收另一第二外部基准时钟信号例如第2级外部基准时钟信号的第三输入、以及适于接收另一第二内部基准时钟信号例如信号Ext LT#B或信号CLK3B的第四输入。
而且,在图1和2所代表的非限制性实例中,第二模块MB进一步包括第五子模块SM5B,该子模块具有适于将所述另一第二外部基准时钟信号馈送到第一子模块SM1B的第三输入的输出。第五子模块SM5B具有适于接收另一第二外部基准时钟前驱信号的输入,它从该前驱信号中生成了馈送到第一子模块SM1B的所述另一第二外部基准时钟信号。
在本例中,所述另一第二外部基准时钟前驱信号是本领域的技术人员称为SSU in#B信号的前驱信号,该信号是由SSU递送的。在此情况下,第五子模块SM5B适于处理它已经接收的所述另一第二外部基准时钟前驱信号,以便恢复因传输而降级的信号以及建立所述另一第二外部基准时钟信号。该处理也可对接收的前驱信号分频,例如使得它变为等于8kHz。
可替代地,所述另一第二前驱信号可以是本领域的技术人员称为BITS in#B信号的前驱信号,该信号是由BITS递送的。在此情况下,第五子模块SM5B适于处理它已经以T1帧的形式接收的所述另一第二外部基准时钟前驱信号,以便将它解码以及根据它来提取用于建立所述另一第二外部基准时钟信号的时序和帧。
第一子模块SM1B包括:第一接收子模块MR1,用于接收所述另一外部基准时钟信号和用于递送第二中间时钟信号;第二接收子模块MR2,适用于在频率变化(从2MHz到8kHz)之后,如果尚未由第五子模块SM5A完成,则用于接收所述另一第二外部基准时钟信号和用于递送第二中间时钟信号;以及第三接收子模块MR3,用于接收内部基准时钟信号和用于递送第二中间时钟信号。
当然,可能仅有两个接收子模块,例如子模块MR1和MR3或者子模块MR2和MR3。
每个接收子模块MR1、MR2和MR3耦合到适于选择它们递送的各第二中间时钟信号中的一个的选择子模块S,以便将它递送到自身输出(在8kHz的频率)。
第一子模块SM1B常常称为BITS/SSU/行时序选择子模块。
第二子模块SM2B具有:主输入E1B,适于接收由第一子模块SM1B的输出所递送的第二中间时钟信号;以及辅输入E2B,适于接收由第一模块MA的第一子模块SM1A的输出所递送的第一中间时钟信号.
在图1和2所代表的非限制性实例中,第二子模块SM2B还具有适于接收由第一模块MA的第二子模块SM2A的输出所递送的第一主基准时钟信号的第三输入E3B。
第二子模块SM2B选择它在它的主输入E1B或它的辅输入E2B处以及如果适用则在它的第三输入E3处接收的信号中的一个。由第二子模块SM2B递送的信号在此称为第二主基准时钟信号。
如果第二中间时钟信号在第二子模块SM2B处不可用,则由第一模块MA的第一子模块SM1A递送的第一中间时钟信号必须用来生成第二主基准时钟信号。由于第一中间时钟信号(它是在第二输入E2B处接收的)具有第一模块MA的相位,所以它在频率上以及如果适用则在相位上与第二主基准时钟信号同步。
如图1和2中所示,按照本发明,同步分别由系统D的第二子模块SM2A和SM2B递送的第一和第二主基准时钟信号的相位是优选的。为此,第二子模块SM2B将它在它的第三输入E3B处接收的第一主基准时钟信号的相位与它递送到它的输出的第二主基准时钟信号的相位(优选为渐进地)对准,以便弥补它们之间的任何相位差的至少一部分。
例如,PLL(适用于数字类型)可用来弥补相位差。
第二子模块SM2B常常称为时钟生成器。例如,它可采用ASIC的形式(适用于数字类型)。
如图1和2中所示,第二子模块SM2B可连接到本地振荡器OLB。这在输入E1B和E2B在造成所有基准丢失的故障之后相互交换的情况下保证了第二同步模块MB的自主时序。
第三子模块SM3B具有适于接收第二主基准时钟信号(由它的第二模块MB的第二子模块SM2B的输出所递送)的第一输入、以及适于接收第一主基准时钟信号(由第一模块MA的第二子模块SM2A的输出所递送)的第二输入。
它将第二输出基准时钟信号递送到输出,该信号要么是它已经接收的第二主基准时钟信号(在频率变化之后适用),要么是它已经接收的第一主基准时钟信号(在频率变化之后适用)。
频率的变化使得能够选择输出频率。于是,输出信号能够在具有例如8kHz或19.44MHz的频率时得以递送。
在图1和2所示的非限制性实例中,第三子模块SM3B可具有多个输出(本例中两个输出)。各种输出递送具有不同频率的第二输出基准时钟信号。在本例中,第一输出提供第二输出基准时钟信号Ext CLK1#B(例如在8kHz),并且第二输出提供第二输出基准时钟信号信号ExtCLK2#B(例如在19.44MHz)。
第三子模块SM3B常常称为基准时钟分配子模块。
针对本发明的同步系统而提出的构架确保了它向它的输出所递送的基准时钟信号的全部冗余,只要它的同步模块MA和/或它的同步模块MB接收外部或内部基准时钟(前驱)信号。
如果问题出现在它的第一模块MA的第二子模块(时钟生成器)SM2A的上游侧上,则所述第二子模块SM2A能够使用它在它的辅输入处从第二模块MB的第一子模块SM1B接收的中间时钟信号,以递送主基准时钟信号.类似地,如果问题出现在它的第二模块MB的第二子模块(时钟生成器)SM2B的上游侧上,则所述第二子模块SM2B能够使用它在它的辅输入处从第一模块MA的第一子模块SM1A接收的中间时钟信号,以递送主基准时钟信号.现在,如果问题出现在它的第一模块MA的第三子模块(基准时钟分配子模块)SM3A的上游侧上,则所述第三子模块SM3A能够使用它在它的辅输入处从第二模块MB的第二子模块SM2B接收的主基准时钟信号,以递送输出基准时钟信号.类似地,如果问题出现在它的第二模块MB的第三子模块SM3B的上游侧上,则所述第三子模块SM3B能够使用它在它的辅输入处从第一模块MA的第二子模块SM2A接收的主基准时钟信号,以递送输出基准时钟信号.最后,如果问题出现在它的第一模块MA的第三子模块SM3A一级处,则它的第二模块MB的第三子模块SM3B能够递送它的主基准时钟信号,类似地,如果问题出现在它的第二模块MB的第三子模块SM3B一级处,则它的第一模块MA的第三子模块SM3A能够递送它的主基准时钟信号.
同步系统D的每个模块MA或MB还能够适于递送已接收的内部基准时钟信号,该信号用于将外部基准时钟(前驱)信号同步到它的频率。
为此,如图2中所示,每个模块MA或MB可包括:
-第一选择子模块MS1,用于接收每个内部基准时钟信号(这里是信号Ext LT#A和CLK3A或Ext LT#B和CLK3B),以便有选择性地将它们中的一个递送到输出,
-第二选择子模块MS2,用于接收由第一选择子模块MS1递送的内部基准时钟信号,以便有选择性地将它递送到连接于相应第四子模块SM4A或SM4B的输出,以及/或者
-第三选择子模块MS3,用于接收由第一选择子模块MS1递送的内部基准时钟信号,以便有选择性地将它递送到连接于相应第五子模块SM5A或SM5B的输出。
每个第四子模块SM4A或SM4B然后在输出(这里是输出BITSout#A或BITS out#B)处递送由第二选择子模块MS2提供给它的内部基准时钟信号Ext LT#A(或Ext LT#B)或CLK3A(或CLK3B),以便于它由递送第一外部基准时钟信号的设备使用,以将该设备同步到它的频率。用于外部同步的内部基准时钟信号的频率例如是8kHz。
类似地,每个第五子模块SM5A或SM5B可向输出(这里是输出SSUout#A或SSU out#B)递送由第二选择子模块MS2提供给它的内部基准时钟信号Ext LT#A(或Ext LT#B)或CLK3A(或CLK3B),以便于它由递送第二外部基准时钟前驱信号的设备使用,以将该设备同步到它的频率。用于外部同步的内部基准时钟信号的频率例如是8kHz。
如通过图2中的非限制性实例所示,第一和第二同步模块MA和MB的每一个的第二选择子模块MS2可具有第二输入,用于接收由第三子模块SM3A(B)的输出之一递送的第一输出基准时钟信号CLK1A(B)或CLK2A(B)。因此能够向第四子模块SM4A(B)馈送由第一选择子模块MS1递送的内部基准时钟信号或者馈送第一输出基准时钟信号CLK1A(B)或CLK2A(B)。第四子模块SM4A(B)然后能够有选择性地向输出BITS out#A(B)递送输出基准时钟信号CLK1A(B)或CLK2A(B),以便于测量由模块MA或MB实现的同步质量。
取而代之或者除此之外,第一和第二同步模块MA和MB的每一个的第三选择子模块MS3还能够具有第二输入,用于接收由第三子模块SM3A(B)的输出之一递送的第一输出基准时钟信号CLK1A(B)或CLK2A(B).于是,它能够向第五子模块SM5A(B)馈送由第一选择子模块MS1递送的内部基准时钟信号或者馈送第二输出基准时钟信号CLK1A(B)或CLK2A(B).第五子模块SM5A(B)然后能够有选择性地向输出SSU out#A(B)递送输出基准时钟信号CLK1A(B)或CLK2A(B),以便于测量由模块MA或MB实现的同步质量。
而且,也正如通过图2中的非限制性实例所示,第一和第二模块MA和MB的每一个的第一子模块SM1A或SM1B以及第一、第二和第三选择子模块MS1、MS2、MS3可在第六子模块SM6A或SM6B中组合在一起。然而,第一和第二模块MA和MB的每一个的第一、第二和第三选择子模块MS1、MS2、MS3能够替代地插入于第一子模块SM1A或SM1B和第四子模块SM4A或SM4B以及第五子模块SM5A或SM5B之间。
在aTCA类型构架的情况中,跨接能够使用由本领域的技术人员称为更新信道的器件,这些更新信道由用于将卡互连的中间背板来提供。
本发明不限于仅通过实例在上文描述的同步系统和网络设备的实施例,而是涵盖了落入所附权利要求的范围内的本领域技术人员可设想到的其所有变形。
因此,上文描述了同步系统的一个实施例,其中每个同步模块进一步包括第四子模块(SM4A或SM4B)和第五子模块(SM5A或SM5B)。这提供了适于所有已知情形的系统。当然,如果两个子模块中仅一个是必要的,则不使用另一个。然而,也可设想这样的变形,其中该同步系统并不包括第五子模块,在此情况下第四子模块适于处理BITS类型的信号或SSU类型的信号。
而且,本发明涉及需要可靠的同步基准的任何电信应用。
Claims (16)
1.一种用于同步传送网络设备的同步系统D,其特征在于,所述系统包括:
-第一同步模块MA,包括:i)第一子模块SM1A,在频率变化之后应用的场合,适于递送第一中间时钟信号,所述第一中间时钟信号是基于从第一外部基准时钟信号和内部基准时钟信号中选择的信号来有选择性地定义的,ii)第二子模块SM2A,适于递送第一主基准时钟信号,所述第一主基准时钟信号是基于从所述第一中间时钟信号和第二中间时钟信号中选择的信号来有选择性地定义的,以及iii)第三子模块SM3A,在频率变化之后应用的场合,适于递送第一输出基准时钟信号,所述第一输出基准时钟信号是基于从所述第一主基准时钟信号和第二主基准时钟信号中选择的信号来有选择性地定义的,以及
-第二同步模块MB,包括:i)第一子模块SM1B,在频率变化之后应用的场合,适于递送所述第二中间时钟信号,所述第二中间时钟信号是基于从另一第一外部基准时钟信号和另一内部基准时钟信号中选择的信号来有选择性地定义的,ii)第二子模块SM2B,适于递送基于所述第一和第二中间时钟信号之一来有选择性地定义的所述第二主基准时钟信号,以及iii)第三子模块SM3B,在频率变化之后应用的场合,适于递送基于所述第一和第二主基准时钟信号之一来有选择性地定义的第二输出基准时钟信号,
其中,所述第一同步模块MA的第二子模块SM2A i)具有适于接收所述第一中间时钟信号的主输入E1A、适于接收所述第二中间时钟信号的辅输入E2A和适于接收所述第二主基准时钟信号的第三输入E3A,以及ii)适于以至少部分地弥补所述第二和第一主基准时钟信号之间的任何相位差这样的方式,将在所述第三输入E3A处接收的所述第二主基准时钟信号的相位与所述第一主基准时钟信号的相位对准,以及
其中,所述第二同步模块MB的第二子模块SM2B i)具有适于接收所述第二中间时钟信号的主输入E1B、适于接收所述第一中间时钟信号的辅输入E2B和适于接收所述第一主基准时钟信号的第三输入E3B,以及ii)适于以至少部分地弥补所述第一和第二主基准时钟信号之间的任何相位差这样的方式,将在所述第三输入E3B处接收的所述第一主基准时钟信号的相位与所述第二主基准时钟信号的相位对准。
2.根据权利要求1的系统,其特征在于,所述第一同步模块MA的第一子模块SM1A,在频率变化之后应用的场合,适于递送所述第一中间时钟信号,所述第一中间时钟信号是基于从所述第一外部基准时钟信号、第二外部基准时钟信号和至少所述内部基准时钟信号中选择的信号来有选择性地定义的,以及所述第二同步模块MB的第一子模块SM1B,在频率变化之后应用的场合,适于递送所述第二中间时钟信号,所述第二中间时钟信号是基于从所述另一第一外部基准时钟信号、另一第二外部基准时钟信号和至少所述另一内部基准时钟信号中选择的信号来有选择性地定义的。
3.根据权利要求1的系统,其特征在于,所述第一同步模块MA的第一子模块SM1A,在频率变化之后应用的场合,适于递送所述第一中间时钟信号,所述第一中间时钟信号是基于从所述第一外部基准时钟信号、第二外部基准时钟信号和来自不同源的至少两个内部基准时钟信号中选择的信号来有选择性地定义的,以及所述第二同步模块MB的第一子模块SM1B,在频率变化之后应用的场合,适于递送所述第二中间时钟信号,所述第二中间时钟信号是基于从所述另一第一外部基准时钟信号、另一第二外部基准时钟信号和来自不同源的至少两个其他内部基准时钟信号中选择的信号来有选择性地定义的。
4.根据权利要求1的系统,其特征在于,所述第一同步模块MA进一步包括适于从第一外部基准时钟前驱信号中生成所述第一外部基准时钟信号的第四子模块SM4A,以及所述第二同步模块MB进一步包括适于从另一第一外部基准时钟前驱信号中生成所述另一第一外部基准时钟信号的第四子模块SM4B.
5.根据权利要求2的系统,其特征在于,所述第一同步模块MA进一步包括适于从第二外部基准时钟前驱信号中生成所述第二外部基准时钟信号的第五子模块SM5A,以及所述第二同步模块MB进一步包括适于从另一第二外部基准时钟前驱信号中生成所述另一第二外部基准时钟信号的第五子模块SM5B。
6.根据权利要求4的系统,其特征在于,所述第一外部基准时钟前驱信号发源于BITS或SSU。
7.根据权利要求5的系统,其特征在于,所述第二外部基准时钟前驱信号发源于BITS或SSU。
8.根据权利要求5的系统,其特征在于,所述第一同步模块MA的第一子模块SM1A适于改变所述第二外部基准时钟信号的频率以构成所述第一中间时钟信号,以及所述第二同步模块MB的第一子模块SM1B适于改变所述另一第二外部基准时钟信号的频率以构成所述第二中间时钟信号。
9.根据权利要求4的系统,其特征在于,所述第一同步模块MA的第一子模块SM1A适于改变所述第一外部基准时钟信号的频率以构成所述第一中间时钟信号,以及所述第二同步模块MB的第一子模块SM1B适于改变所述另一第一外部基准时钟信号的频率以构成所述第二中间时钟信号。
10.根据权利要求4的系统,其特征在于,所述第一同步模块MA的第三子模块SM3A具有适于以两个或更多不同频率递送所述第一输出基准时钟信号的至少两个输出,以及所述第二同步模块MB的第三子模块SM3B具有适于以两个或更多不同频率递送所述第二输出基准时钟信号的至少两个输出。
11.根据权利要求4的系统,其特征在于,所述第一同步模块MA进一步包括适于从第二外部基准时钟前驱信号中生成所述第二外部基准时钟信号的第五子模块SM5A,以及所述第二同步模块MB进一步包括适于从另一第二外部基准时钟前驱信号中生成所述另一第二外部基准时钟信号的第五子模块SM5B。
12.根据权利要求11的系统,其特征在于,
-所述第一同步模块MA包括:第一选择装置MS1A,适于接收每个内部基准时钟信号以及在输出处有选择性地递送所接收的内部基准时钟信号;第二选择装置MS2A,适于接收由所述第一选择装置MS1A递送的所述内部基准时钟信号,以便将它有选择性地递送到连接于所述第四子模块SM4A的输出;以及/或者第三选择装置MS3A,适于接收由所述第一选择装置MS1A递送的所述内部基准时钟信号,以便将它有选择性地递送到连接于所述第五子模块SM5A的输出,
-所述第一同步模块MA的第四子模块SM4A适于以将所述第一外部基准时钟前驱信号外部同步到它的频率为目的,将由所述第二选择装置MS2A提供的所述内部基准时钟信号递送到输出,和/或
-所述第一同步模块MA的第五子模块SM5A适于以将所述第二外部基准时钟前驱信号外部同步到它的频率为目的,将由所述第二选择装置MS2A提供的所述内部基准时钟信号递送到输出,
-所述第二同步模块MB包括:第一选择装置MS1B,适于接收每个另一内部基准时钟信号以及在输出处有选择性地递送另一接收的内部基准时钟信号;第二选择装置MS2B,适于接收由所述第一选择装置MS1B递送的所述另一内部基准时钟信号,以便将它有选择性地递送到连接于所述第四子模块SM4B的输出;以及/或者第三选择装置MS3B,适于接收由所述第一选择装置MS1B递送的所述另一内部基准时钟信号,以便将它有选择性地递送到连接于所述第五子模块SM5B的输出,
-所述第二同步模块MB的第四子模块SM4B适于以将另一第一外部基准时钟前驱信号外部同步到它的频率为目的,将由所述第二选择装置MS2B提供的所述另一内部基准时钟信号递送到输出,以及/或者
-所述第二同步模块MB的第五子模块SM5B适于以将另一第二外部基准时钟前驱信号外部同步到它的频率为目的,将由所述第二选择装置MS2B提供的所述另一内部基准时钟信号递送到输出。
13.根据权利要求12的系统,其特征在于,所述第一同步模块MA和所述第二同步模块MB的每一个的所述第一子模块SM1A、SM1B和所述第一选择装置MS1A、MS1B、所述第二选择装置MS2A、MS2B和所述第三选择装置MS3A、MS3B分别在各自的第六子模块SM6A、SM6B内组合在一起。
14.根据权利要求12的系统,其特征在于,所述第一同步模块MA和所述第二同步模块MB的每一个的所述第二选择装置MS2A、MS2B和/或所述第三选择装置MS3A、MS3B具有输入,所述输入适于以向所述第四子模块SM4A、SM4B和/或所述第五子模块SM5A、SM5B馈送由所述第一选择装置MS1A、MS1B递送的所述内部基准时钟信号或者馈送所述第一输出基准时钟信号或所述第二输出基准时钟信号这样的方式,接收所述第一输出基准时钟信号或所述第二输出基准时钟信号。
15.根据权利要求1的系统,其特征在于,所述第一同步模块MA的所述第三子模块SM3A适于以构成所述第一输出基准时钟信号这样的方式,改变所述第一主基准时钟信号和/或所述第二主基准时钟信号的频率,以及所述第二同步模块MB的第三子模块SM3B适于以构成所述第二输出基准时钟信号这样的方式,改变所述第一主基准时钟信号和/或所述第二主基准时钟信号的频率。
16.一种用于同步传送网络的设备,其特征在于,它包括根据任一前述权利要求的一种同步系统D。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
FR0550429 | 2005-02-15 | ||
FR0550429A FR2882207B1 (fr) | 2005-02-15 | 2005-02-15 | Dispositif de synchronisation a redondance de signaux d'horloge, pour un equipement d'un reseau de transport synchrone |
Publications (2)
Publication Number | Publication Date |
---|---|
CN1822526A CN1822526A (zh) | 2006-08-23 |
CN1822526B true CN1822526B (zh) | 2010-05-12 |
Family
ID=34980130
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN200610007659.5A Expired - Fee Related CN1822526B (zh) | 2005-02-15 | 2006-02-15 | 用于同步传送网络设备的使用冗余时钟信号的同步系统 |
Country Status (7)
Country | Link |
---|---|
US (1) | US7706413B2 (zh) |
EP (1) | EP1691498B1 (zh) |
CN (1) | CN1822526B (zh) |
AT (1) | ATE393507T1 (zh) |
DE (1) | DE602006000951T2 (zh) |
FR (1) | FR2882207B1 (zh) |
WO (1) | WO2006087264A1 (zh) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI267307B (en) * | 2005-03-10 | 2006-11-21 | Benq Corp | Timing synchronization module and method for synchronously playing media signal |
JP5601353B2 (ja) * | 2012-06-29 | 2014-10-08 | 横河電機株式会社 | ネットワーク管理システム |
CN104980245A (zh) * | 2015-07-01 | 2015-10-14 | 大唐电信(成都)信息技术有限公司 | 同步时钟设备频率定时输出信号冗余保护输出装置及方法 |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1159111A (zh) * | 1995-10-13 | 1997-09-10 | 三星电子株式会社 | 用于交换系统的时钟信号发生电路和方法 |
Family Cites Families (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4282493A (en) * | 1979-07-02 | 1981-08-04 | Motorola, Inc. | Redundant clock signal generating circuitry |
JPH0797328B2 (ja) * | 1988-10-25 | 1995-10-18 | インターナシヨナル・ビジネス・マシーンズ・コーポレーシヨン | フオールト・トレラント同期システム |
DE59103822D1 (de) * | 1991-09-02 | 1995-01-19 | Siemens Ag | Verfahren und Vorrichtung zur Synchronisation einer Takteinrichtung eines Fernmeldevermittlungssystems. |
JP2978623B2 (ja) * | 1992-03-18 | 1999-11-15 | 日本電気株式会社 | 網同期システム |
AU677832B2 (en) * | 1993-06-07 | 1997-05-08 | Alcatel N.V. | Hitless switch arrangement |
US6141769A (en) * | 1996-05-16 | 2000-10-31 | Resilience Corporation | Triple modular redundant computer system and associated method |
US5875153A (en) * | 1997-04-30 | 1999-02-23 | Texas Instruments Incorporated | Internal/external clock option for built-in self test |
US6163549A (en) * | 1997-08-29 | 2000-12-19 | Lucent Technologies Inc. | Synchronizing a central timing unit to an external link via a switching network |
JPH11298380A (ja) * | 1998-04-08 | 1999-10-29 | Nec Saitama Ltd | クロック生成回路 |
EP0982890A1 (de) * | 1998-08-28 | 2000-03-01 | Siemens Aktiengesellschaft | Telekommunikationssystem sowie Verfahren zum Erzeugen eines Haupttaktes in demselben |
JP2001221874A (ja) * | 2000-02-14 | 2001-08-17 | Toshiba Corp | 時刻同期方式 |
US7085237B1 (en) * | 2000-03-31 | 2006-08-01 | Alcatel | Method and apparatus for routing alarms in a signaling server |
ATE365996T1 (de) * | 2000-12-05 | 2007-07-15 | Ericsson Telefon Ab L M | Vorrichtung und verfahren in einer halbleiterschaltung |
DE10123932B4 (de) * | 2001-05-11 | 2005-03-24 | Siemens Ag | Verfahren zur Erzeugung eines internen Taktes in einer elektrischen Schaltung und entsprechende elektrische Schaltung mit einem zentralen Taktgenerator |
US6647081B2 (en) * | 2001-12-12 | 2003-11-11 | Emulex Corporation | Phase-locked loop (PLL) circuit for selectively correcting clock skew in different modes |
CA2369805A1 (en) * | 2002-01-31 | 2003-07-31 | Catena Networks Canada Inc. | Network synchronization architecture for a broadband loop carrier system (blc) |
-
2005
- 2005-02-15 FR FR0550429A patent/FR2882207B1/fr not_active Expired - Fee Related
- 2005-03-28 US US11/090,596 patent/US7706413B2/en not_active Expired - Fee Related
-
2006
- 2006-01-31 AT AT06101099T patent/ATE393507T1/de not_active IP Right Cessation
- 2006-01-31 EP EP06101099A patent/EP1691498B1/fr active Active
- 2006-01-31 DE DE602006000951T patent/DE602006000951T2/de active Active
- 2006-02-01 WO PCT/EP2006/050588 patent/WO2006087264A1/en not_active Application Discontinuation
- 2006-02-15 CN CN200610007659.5A patent/CN1822526B/zh not_active Expired - Fee Related
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1159111A (zh) * | 1995-10-13 | 1997-09-10 | 三星电子株式会社 | 用于交换系统的时钟信号发生电路和方法 |
Non-Patent Citations (1)
Title |
---|
全文. |
Also Published As
Publication number | Publication date |
---|---|
WO2006087264A1 (en) | 2006-08-24 |
FR2882207A1 (fr) | 2006-08-18 |
US20060182211A1 (en) | 2006-08-17 |
DE602006000951D1 (de) | 2008-06-05 |
EP1691498B1 (fr) | 2008-04-23 |
FR2882207B1 (fr) | 2007-04-27 |
US7706413B2 (en) | 2010-04-27 |
CN1822526A (zh) | 2006-08-23 |
EP1691498A1 (fr) | 2006-08-16 |
DE602006000951T2 (de) | 2009-05-28 |
ATE393507T1 (de) | 2008-05-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6356550B1 (en) | Flexible time division multiplexed bus using sonet formatting | |
US6628679B1 (en) | SERDES (serializer/deserializer) time domain multiplexing/demultiplexing technique | |
US6522671B1 (en) | Protocol independent sub-rate device | |
JP3635001B2 (ja) | 同期クロックを発生させるための回路 | |
CN103684727A (zh) | 一种光传送网异步网络的时间同步方法及装置 | |
US20030048776A1 (en) | Hitless re-routing in composite switches | |
CN1822526B (zh) | 用于同步传送网络设备的使用冗余时钟信号的同步系统 | |
JP2016063427A (ja) | Ponシステム、onu、oltおよび伝送方法 | |
US7551640B1 (en) | Method and apparatus for errorless frame timing adjustment | |
FI95981C (fi) | SDH-signaalien synkronointi | |
US7058090B1 (en) | System and method for paralleling digital wrapper data streams | |
EP1585242B1 (en) | Method and device for distributing clock and synchronization in a telecommunication network element | |
US5517493A (en) | Line setting and phase adjusting apparatus for synchronous multiplex communications | |
EP0282229B1 (en) | Synchronisation arrangements for a digital telecommunications exchange system | |
KR100293939B1 (ko) | 다중선로로구성된시스템의클록공급장치 | |
US7440765B2 (en) | Timing signal generation in telecommunications networks | |
JP3952593B2 (ja) | 回線接続装置 | |
US6826199B1 (en) | Arrangement, system and method relating to switching | |
JPS5816772B2 (ja) | 同期方式 | |
US9686762B2 (en) | Method and system for multiplexing low frequency clocks to reduce interface count | |
JPH01101747A (ja) | ディジタルクロスコネクト用dsiインタフェース回路 | |
JPH10336131A (ja) | バルク伝送装置及びバルク伝送方法 | |
KR19990058828A (ko) | 망 동기 장치 | |
JPH08204677A (ja) | 光伝送装置 | |
KR20040083860A (ko) | 비동기전송모드 교환기의 스위치/망동기 장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20100512 Termination date: 20170215 |