CN1983245A - 用于配置信息处理系统集成电路的系统和方法 - Google Patents

用于配置信息处理系统集成电路的系统和方法 Download PDF

Info

Publication number
CN1983245A
CN1983245A CNA200610163400XA CN200610163400A CN1983245A CN 1983245 A CN1983245 A CN 1983245A CN A200610163400X A CNA200610163400X A CN A200610163400XA CN 200610163400 A CN200610163400 A CN 200610163400A CN 1983245 A CN1983245 A CN 1983245A
Authority
CN
China
Prior art keywords
characteristic
integrated circuit
processing components
key
information handling
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CNA200610163400XA
Other languages
English (en)
Other versions
CN1983245B (zh
Inventor
W·F·绍贝尔
G·D·休伯
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Dell Products LP
Original Assignee
Dell Products LP
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Dell Products LP filed Critical Dell Products LP
Publication of CN1983245A publication Critical patent/CN1983245A/zh
Application granted granted Critical
Publication of CN1983245B publication Critical patent/CN1983245B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F30/00Computer-aided design [CAD]
    • G06F30/30Circuit design
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • G06F15/76Architectures of general purpose stored program computers
    • G06F15/78Architectures of general purpose stored program computers comprising a single central processing unit
    • G06F15/7867Architectures of general purpose stored program computers comprising a single central processing unit with reconfigurable architecture

Abstract

用于制造信息处理系统的处理组件,包括位于信息处理系统制造地点、按单定制的集成电路,该集成电路包括可被有选择地有效的特性。例如,集成在集成电路内的熔丝,可以在信息处理系统制造地点被有选择地熔断,以便永久性地使各特性无效,这样,该处理组件便拥有了所期望的配置。作为另一例子,特性集的有效或无效状态被编程进包含在该集成电路内的闪速存储器,而该闪速存储器随后可被无效,以便永久性地设置特性,这样,该处理组件便拥有了所期望的配置。用由处理组件制造商提供的密钥来设置特性,以便跟踪信息处理系统制造商的特性使用。

Description

用于配置信息处理系统集成电路的系统和方法
技术领域
本发明涉及信息处理系统集成电路,具体地说,涉及用于配置信息处理系统集成电路的系统和方法。
背景技术
随着信息的价值和应用持续地增长,个人和商业机构寻求额外的方式来处理和保存信息。这些用户可选择的一个选项是信息处理系统。一般而言,出于商业的、个人的或其他目的,信息处理系统处理、编辑、保存和/或传递信息或数据,从而允许这些用户充分利用这些信息的价值。因为对技术和信息处理的需要和要求随不同用户或应用而改变,信息处理系统随所处理信息的不同类型,处理信息的方法,所处理、保存或所传递信息的总量,信息处理、保存或传递的速度和效率等因素而改变。信息处理系统中的各种变化,允许各种信息处理系统,既可以是普遍性的,或者,也可以为特定用户或如金融交易处理、航空票务预定、公司数据保存或全球通信等特定应用而配置。此外,信息处理系统可以包括配置为处理、保存和传递信息的不同硬件和软件组件,也可以包括一个或多个计算机系统、数据存储系统和网络系统。
典型地,信息处理系统由多个处理组件在物理空间(housing)中组装而成,并且,通过称为主板(motherboard)的主印刷电路板以及多个称为子板(daughter board)的二级印刷电路板接口连接。多个处理组件是独立集成电路,例如CPU,而其他处理组件包括集成电路以提供智能来执行功能,例如,硬磁盘驱动器上微处理器和微控制器,光驱,芯片组,网络接口卡,总线控制器,图形卡,存储器和显示器。通常地,集成电路也称为半导体设备,因为使用如与铜线相连的硅晶体管等由半导体材料制成的电路执行逻辑功能。典型地,集成电路的大部分成本来自其设计和制造流程,而不是用于制造物理电路的材料。换言之,电路设计和用于创建电路设计的资本设备之后的工程代表了集成电路的大部分费用。因为这个原因,制造商通常将多种功能合并在一个特定集成电路中,即使并不是所有的功能都为所有的终端用户所使用,甚至是所期望。因为制造更少类型的集成电路只需要更少的电路设计和制造流程,这种多特性集成电路的制造成本得到缩减。
制造和销售多特性集成电路的一个困难是,购买商会为是否为特定信息处理系统所不需要的功能付款而犹豫。例如,芯片组里的RAID功能通常并不为基本桌上型系统需要,但有时作为一项功能包括进来以便同一个芯片组能用于基本和先进系统。但是,集成电路制造商通常为所有包括的功能收费,否则,购买商可以只定购和支付有限的几个功能,却在集成电路制造商不知情的情况下,使用额外功能。为解决这个困难,通过基于定价或市场划分购买该设备,来无效或限制速度的功能,选择性地区分单个集成电路设备类型。典型地,通过在制造流程期间激活熔断(fusing)选项,来实现区分单个设备类型。例如,熔断(blow)内建于集成电路的熔丝(fuse),具有使与该熔丝相关联的电路部分不可访问的效果。通过在制造期间熔断熔丝来缩减功能,还具有降低测试成本的优点,因为不需要测试失效的功能。可是,用熔断来区分集成电路导致系统集成师必须定义多个类型的印刷电路板来容纳各种熔断选项,从而导致平台断裂和终端用户成本升高。
发明内容
因此,出现了对允许集成电路系统集成师配置完整功能的集成电路的灵活性的系统和方法的需求,这里,系统集成师通过选择所期望的功能来进行配置。
根据本发明,提供系统和方法,其能极大地降低与此前用于配置信息处理系统处理组件集成电路的功能的方法和系统相关联的缺点和问题。在依照订单制造信息处理系统的时候,在信息处理系统的制造时选择性地有效特性集(feature set),以便按单制造处理组件。通过选择性地有效或无效处理组件中集成电路的功能,来配置处理组件以便具有与信息处理系统配置相关联的特性集。在信息处理系统的制造地点执行集成电路功能的永久设置,以获得信息处理系统制造流程中改善的灵活性。
更具体地说,将包含具备预定特性集与组合特性选择器的集成电路的处理组件发送到信息处理系统的制造地点。例如,在一个实施例中,将集成电路特性集以完全有效的形式发送出去,而在信息处理系统制造地点有选择地熔断的熔丝,以便无效相关的功能。或者,可选地,将集成电路特性集通过包含在集成电路内的特性集表至少部分地无效的形式发送出去,该特性集表允许特性集功能状态在关与开之间变化。由配置引擎确定适合于信息处理系统配置的特性集,以便特性集效用与特性选择器互动,永久地设置集成电路的功能,来支持该信息处理系统配置。密钥接口提供密钥给特性集效用来授权所期望的特性集,并且,通过信息处理系统制造商使用的各功能的处理组件制造来允许进行跟踪。例如,可以从与处理组件制造相关联的密钥服务器处下载密钥,并在特性集效用使用之后销毁该密钥。
本发明提供多个重要的技术优点。重要技术优点的一个例子是,发送给信息处理系统制造商的处理组件集成电路具有可选择性地有效的功能,这允许为信息处理系统配置按单定制处理组件。密钥保护了到集成电路的特性选择器的访问,以防止未经授权的功能的使用,并且,支持对有效后的功能的跟踪。例如,CPU的浮点支持功能可以有选择地被有效或无效,以满足信息处理系统配置。另一个例子,CPU的双核可以有选择地被有效或无效,芯片组具有选中的存储器和I/O集线器集成电路功能,通过功能选择选中RAM的存储容量和访问速度,以及,通过其自己的微控制器选择性地有效可以提供电视功能的显示能力。通过在处理组件内“按单定制的硅”来降低制造成本,这由信息处理系统制造商来进行有效或无效。当使用更少的设计和制造流程时,处理组件制造商可以保护各功能的知识产权价值。在信息处理系统制造流程中,信息处理系统制造商获得部分使用中的获得提高的灵活性。
附图说明
参考以下的附图,对本发明可以获得更完整的理解,其目标、特征和优点对本领域的技术人员更加明显。各附图中,同样的附图标记指示了相似或类似的元件。
图1是说明根据信息处理系统配置来设置信息处理系统处理组件集成电路各特性的系统的块图;
图2是说明根据信息处理系统配置来设置集成电路各特性的流程的流程图;
图3是说明响应外部输入而由集成电路逻辑设置各特性的流程图;
图4是说明集成电路熔丝安排的电路图;以及
图5说明通过集成的闪速存储器而包含带可被有选择地有效的特性集的集成电路的处理组件。
具体实施方式
信息处理系统处理组件集成电路的按单定制,在将处理组件装配进信息处理系统的装配线,为配置集成电路的特性集提供灵活性。出于本发明的目的,一个信息处理系统可以包括一种手段或多种手段的集合,这些手段均可操作于计算、分类、处理、传输、接收、重新获得、产生、交换、保存、显示、展示、检测、记录、复制、操作或使用用于商业、科学、控制或其他目的的任意形式的信息、情报或数据。例如,一个信息处理系统可以是一台个人电脑,一台网络存储设备或任意其他合适的设备,也可以在尺寸、形状、性能、功能和价格上各有不同。该信息处理系统可以包括随机存取存储器(RAM),一个或多个如中央处理器(CPU)、硬件或软件控制逻辑等的处理资源,ROM,和/或其他类型的非易失性存储器。该信息处理系统的其他组件包括一个或多个磁盘驱动器,一个或多个用于与外部设备通信的网络接口,以及诸如键盘、鼠标和视频显示器等的各类输入输出(I/O)设备。该信息处理系统还可以包括一个或多个总线,均可操作于在各种硬件组件之间传送消息。
参考图1,这是说明根据信息处理系统配置来设置信息处理系统处理组件集成电路功能的块图。信息处理系统10由从处理组件供应商地点14提供的处理组件12制造而成。处理组件12包括一个集成电路16,如处理器,或多个集成电路16,如核逻辑芯片组,每个集成电路均具有执行每个处理组件的功能的多个特性。例如,处理组件包括CPU 18,硬磁盘驱动器20,RAM 22,芯片组24和显示器26或其他如打印机等的外设。每个处理组件有一个或多个集成电路,每个均具有执行多个功能的结构。例如,具有多种特性的CPU 18处理的消息,比如多核或浮点支持电路,RAM 22在已定义地址范围以由芯片组24限制的已定义访问速度保存预定总量的信息,芯片组24具有各个集成电路来提供存储器集线器,I/O集线器,图形和网络,以及通过如DVI、VGA和电视输入等多种输入信号而连接的显示器26。制造集成电路16来为每个处理组件提供多个功能,并包括允许在特定集成电路上的特性集的特性选择器,该特性集在永久性的基础上有选择地被有效或无效。例如,熔断包含在集成电路中的熔丝,以便将与每个熔丝相关联的特性变为不可访问。或者,可选地,包含在每个集成电路中的闪速存储器为该集成电路的各特性定义开/关状态,通过终结该闪速存储器的可编程性永久地设置各特性(状态)。
在处理组件供应商14处,用带有设为预定状态的集成电路16来制造处理组件12。如果集成电路16使用熔丝来有选择地无效掉各特性,当将处理组件12发送到信息处理系统制造地点28时,集成电路16典型地将所有特性设为有效。如果集成电路16使用所包含的闪速存储器来设置各特性,各特性或者可以被全部有效,或者被全部无效,或者部分有效、部分无效。与特性集相关联的密钥保存在密钥数据库30中,通过以如互联网的网络34连接的密钥服务器32而可获得。将带有处于预定状态的集成电路特性集的处理组件12,从处理组件供应商地点14发送到信息处理系统制造商地点28。为该信息处理系统制造商提供到密钥数据库30的访问,以便一旦在地点28处理组件可为装配所获得时,能如所期望地设置被有选择地有效的各个特性。密钥数据库30的密钥可以防止未经授权的对集成电路特性集的改变,而且,允许被信息处理系统制造商有效的特性集的跟踪。例如,密钥数据库30的密钥可以独立地从处理组件12购买,并且被信息处理系统制造商如其所期望地应用于配置处理组件集成电路特性集。在一个实施例中,同时需要单次使用密钥和主密钥,以改变集成电路特性集。密钥可以通过模式匹配或以内建于集成电路的更高层次的安全验证逻辑,来保护特性集。每个密钥可以关联到单个特性,或者,可选地,多个密钥可以关联到多个结合到SKU的特性,例如在处理组件内用于如存储器和芯片组24的I/O集线器等多个集成电路的特性。在另一实施例中,信息处理系统制造地点28地理上分散,例如,通过子组件在各个地点的制造并被发送到最终装配地点。在另一实施例中,在信息处理系统制造地点28,以转发到处理组件供应商地点14的计费信息,来维护密钥服务器32和数据库30。
在信息处理系统制造地点28,根据由配置引擎36提供如按单定制的配置,将处理组件12装配进信息处理系统10。配置引擎36将加载到处理组件12的集成电路16各特性的预设状态,与制造配置进行比较,以便确定需要对其特性集进行改变的集成电路16。例如,要求不带浮点支持的信息处理系统配置,会产生从配置引擎36到密钥接口38的请求,请求无效掉所发送的具有这项特性的CPU的浮点支持。密钥接口38通过网络34从密钥服务器32获得密钥,并且提供该密钥给特性集效用40。特性集效用40应用该密钥来访问CPU的特性选择器,并无效掉其浮点支持,例如通过熔断与浮点支持相关联的熔丝,然后,销毁该密钥。特性集效用40通过密钥接口38将密钥使用报告给密钥服务器32,以便跟踪用于已装配进信息处理系统10里的集成电路16的特性集。特性集效用40以多种方式应用这些密钥,例如,通过操作员的手动输入,文件下载,USB闪速存储器设备,位于插入LPC(低引脚数目)插头的闪速设备上的单个密钥,或通过如JTAG端口的其他设备接口。可以在集成电路自身执行密钥验证效用的全部或部分。
参考图2,这是说明根据信息处理系统配置来设置集成电路特性流程的流程图。在步骤42,该流程由从与该信息处理系统的配置相关联的制造指令读取设备类型开始,前进到在步骤44从密钥数据库读取密钥类型。在步骤46,对密钥和设备类型进行比较以确保匹配,否则,在步骤48发布错误消息。在步骤50,从密钥数据库读取该密钥,以便初始该设备的特性设置。在步骤52,检查该密钥的有效性,如果密钥无效,则在步骤54发布错误消息。如果密钥是有效的,在步骤56它被写到该设备,以便允许通过有效或无效掉已被有选择地有效的特性,对设备特性集的改变。在步骤58,查询该设备以确保该密钥作为有效密钥为该设备所接收,而如果密钥无效则在步骤60发布错误消息。如果该设备接收该密钥为有效,该流程前进到步骤62,对该设备编程,例如,通过预备熔断熔丝或改变该设备闪速存储器中或为有效、或为无效的特性状态。在步骤64,查询该设备以确保合适的编程,而如果特性设置不正确,则在步骤66发布错误消息。如果特性集编程正确完成,则在步骤68设置编程后的特性,例如,通过熔断合适的设备熔丝或者更新设备闪速存储器特性集表。在步骤70,销毁用于编程和设置特性的该密钥,以确保对所选特性的正确跟踪。
参考图3,这是说明集成电路操作流程的流程图。该流程从步骤72开始,确定该设备是否被编程,如果是,在步骤74,允许正常设备操作,而且,该流程在步骤76结束。如果在步骤72中该设备没有被编程,该流程前进到步骤78,检查密钥是否存在,如果没有密钥,则在步骤80发布错误消息。如果在步骤78中存在密钥,该流程前进到步骤82,确定该密钥是否是有效的编程密钥。如果存在有效编程密钥,该流程前进到步骤84,使编程有效,而一旦设置了特性,该流程在步骤86结束。如果在步骤82,确定该密钥不是有效的编程密钥,该流程前进到步骤88,确定该密钥是否是有效测试密钥。如果存在有效测试密钥,该流程前进到步骤90,使所有功能对测试有效,并前进到步骤92,测试特性。如果在步骤88,确定该密钥不是有效的测试密钥,该流程前进到步骤94,确定该密钥是无效的,并在步骤96发布错误消息。注意,该测试密钥的范围部分取决于该处理组件交货时各特性的预设状态。在发货之前,可以测试所有特性均为有效的处理组件,可是,所发送的部分特性为无效的处理组件必须测试那些随后将被设为有效的特性。
参考图4,这是说明集成电路熔丝安排98的电路图,该安排为每个特性集组合提供单个熔丝100。基于由特性集电压102熔断的熔丝100,有选择地使功能A到功能D有效。熔断熔丝100将与相该熔丝关联的功能,从该集成电路的其他功能断开。相比之下,参考图5,处理组件12具有包含可选择地被有效的特性104集的集成电路16,特性104集通过集成闪速存储器结构实现。特性表108定义每个特性104的状态,并且,通过闪存编程和测试模块110而为可编程。由要求合适密钥的特性安全模块112,管理特性表108通过模块110的可编程性。一旦各特性的状态编程入特性表108,特性安全模块112永久地使闪存编程和测试模块110无效,以便根据由该密钥授权的内容来确定特性集,例如通过设置闪存编程内的编程位。在正常操作期间,可以将特性位从闪存编程传递到使设备特性有效或无效的寄存器。将特性表108集成进集成电路16为特性设置提供了安全性,并为处理组件制造商在处理组件发货时提供特性初始状态的附加的灵活性。
尽管已经很详细地描述了本发明,但仍可以创造出各类改变、替换和变化而不必脱离权利要求中斫述的本发明的精神和范围。

Claims (20)

1.一种由多个处理组件制造信息处理系统的方法,该方法包括:
在信息处理系统制造地点接收多个处理组件,至少一个处理组件包含至少一个集成电路,该集成电路包含多种特性;
接收信息处理系统配置,该配置包含至少部分特性被选中、部分特性被取消选中的所述处理组件;
修改所述集成电路,以便永久性地使被选中的特性有效和永久性地使被取消选中的特性无效;
制造所述信息处理系统,以便包含所述处理组件;以及
将有关被有效或被无效的各特性的信息提供给集成电路制造商。
2.根据权利要求1所述的方法,进一步包括:
在信息处理系统制造地点接收密钥,该密钥包含用于修改具有被选中和被取消选中的各特性的所述集成电路的授权;
应用该密钥以允许对所述集成电路的修改;以及
跟踪对该密钥的应用,以便跟踪被选中和被取消选中的各特性。
3.根据权利要求1所述的方法,其中,修改所述集成电路进一步包括熔断包含在所述集成电路内、与将被取消选中的各特性的无效相关联的熔丝。
4.根据权利要求1所述的方法,其中,所述处理组件包括包含多个集成电路的芯片组,该方法进一步包括:
接收包含所述芯片组的信息处理系统配置,所述芯片组包含所述多个集成电路中的每个集成电路的至少部分特性被选中和至少部分特性被取消选中;以及
修改所述集成电路,以便永久性地使被选中的特性有效和永久性地使被取消选中的特性无效。
5.根据权利要求1所述的方法,其中:
接收所述处理组件进一步包括至少一个具有多个特性被无效的所述处理组件;以及
修改所述集成电路进一步包括:
改变集成在所述集成电路的闪速存储器内的特性表,以便使被选中的特性有效;以及
永久性地限制对所述特性表的访问。
6.根据权利要求5所述的方法,其中,所述修改进一步包括输入密钥以访问所述特性表。
7.根据权利要求1所述的方法,其中,所述处理组件包括CPU,所述多个特性包括浮点支持。
8.根据权利要求1所述的方法,其中,所述处理组件包括存储器,所述多个特性包括可变存储器容量。
9.一种信息处理系统处理组件,包括:
具有多个可被有选择地有效的特性的至少一个集成电路;
包含在所述集成电路内的特性选择器,可操作于永久性地使多个可被有选择地有效的特性中被选中的特性有效或无效;以及
10.根据权利要求9所述的信息处理系统处理组件,其中,所述特性选择器包括与所述多个可被有选择地有效的特性中的每个相关联的熔丝,所述熔丝可操作于激活永久性地防止对相关联的可被有选择地有效的特性的访问。
11.根据权利要求9所述的信息处理系统处理组件,其中,所述特性选择器包括:
保存所述多个可被有选择地有效的特性中的每个被有效或被无效的状态的闪速存储器,所述闪速存储器可编程于改变所述特性的状态;以及
特性安全模块,可操作于永久性地使所述闪速存储器的可编程性无效。
12.根据权利要求9所述的信息处理系统处理组件,其中,所述密钥包括保存在所述集成电路上的模式,如果给所述集成电路的输入与保存在所述集成电路上的所述模式相匹配,则所述特性选择器为可访问。
13.根据权利要求9所述的信息处理系统处理组件,其中,所述集成电路包括双核处理器,所述各特性包括具有一个活动的核以及具有两个活动的核。
14.根据权利要求9所述的信息处理系统处理组件,其中,所述集成电路包括显示控制器。
15.一种在制造地点由从处理组件供应商处收到的多个处理组件而制造信息处理系统的系统,所述系统包括:
位于制造地点的配置引擎,可操作于由多个处理组件来确定信息处理系统配置,至少一个所述处理组件包含集成电路,所述集成电路包含多个可被有选择地有效的特性,所述信息处理系统配置包含被有效或被无效的所述可被有选择地有效的特性;
位于制造地点的特性集效用,与所述配置引擎接口连接,而且可操作于根据所述配置,永久性地使所述处理组件的所述可被有选择地有效的特性有效或无效;以及
与所述特性集效用相关联的密钥接口,可操作于应用密钥,以允许所述特性集效用永久性地使集成电路的各特性有效或无效,以便提供由所述配置引擎所确定的处理组件。
16.根据权利要求15所述的系统,进一步包括位于处理组件供应商处的密钥服务器,可操作于给所述密钥接口提供密钥以及通过这些密钥跟踪位于所述集成电路上的被有效的各特性。
17.根据权利要求15所述的系统,其中,所述密钥包括给所述集成电路的低引脚数目插头的代码输入。
18.根据权利要求15所述的系统,其中,所述密钥包括代码,所述密钥接口包含所述代码的多个拷贝,所述密钥接口进一步可操作于在每个拷贝允许所示特性集效用的操作之后,销毁每个拷贝。
19.根据权利要求15所述的系统,其中,所述处理组件的所述可被有选择地有效的特性,初始具有被无效的状态,所述特性集效用使包括在配置中的特性有效。
20.根据权利要求15所述的系统,其中,所述处理组件的所述可被有选择地有效的特性,初始具有被有效的状态,所述特性集效用使不包括在配置中的特性无效。
CN200610163400XA 2005-12-14 2006-12-06 用于配置信息处理系统集成电路的系统和方法 Active CN1983245B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US11/302,842 US7693596B2 (en) 2005-12-14 2005-12-14 System and method for configuring information handling system integrated circuits
US11/302,842 2005-12-14

Publications (2)

Publication Number Publication Date
CN1983245A true CN1983245A (zh) 2007-06-20
CN1983245B CN1983245B (zh) 2011-10-05

Family

ID=37711697

Family Applications (1)

Application Number Title Priority Date Filing Date
CN200610163400XA Active CN1983245B (zh) 2005-12-14 2006-12-06 用于配置信息处理系统集成电路的系统和方法

Country Status (9)

Country Link
US (1) US7693596B2 (zh)
CN (1) CN1983245B (zh)
DE (1) DE102006054830B4 (zh)
FR (1) FR2894713A1 (zh)
GB (1) GB2433337B (zh)
HK (1) HK1109807A1 (zh)
IE (1) IE20060844A1 (zh)
SG (1) SG133503A1 (zh)
TW (1) TWI353551B (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102467638A (zh) * 2010-11-08 2012-05-23 汤姆森许可贸易公司 限时使用的电子设备
CN111670443A (zh) * 2017-11-14 2020-09-15 耐瑞唯信有限公司 集成电路个性化

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20080272880A1 (en) * 2007-05-03 2008-11-06 Sehat Sutardja Device with ic, soc or sip having one or more remotely enabled module and methods for selling the device
US7791365B2 (en) * 2007-10-19 2010-09-07 International Business Machines Corporation Remotely configurable chip and associated method
US7791974B2 (en) * 2008-03-31 2010-09-07 Intel Corporation Recovery of existing SRAM capacity from fused-out blocks
US8417930B2 (en) * 2010-04-26 2013-04-09 Broadcom Corporation Modular integrated circuit with uniform address mapping
WO2012125504A2 (en) * 2011-03-11 2012-09-20 Skyworks Solutions, Inc. Dual mode serial/parallel interface and use thereof in improved wireless devices and switching components
US9203617B2 (en) * 2011-08-17 2015-12-01 Vixs Systems, Inc. Secure provisioning of integrated circuits at various states of deployment, methods thereof
US20150381368A1 (en) * 2014-06-27 2015-12-31 William A. Stevens, Jr. Technologies for secure offline activation of hardware features
US20160091957A1 (en) * 2014-09-26 2016-03-31 Suketu R. Partiwala Power management for memory accesses in a system-on-chip
US10460391B2 (en) * 2014-12-19 2019-10-29 Mx Technologies, Inc. Historical transaction-based account monitoring
US10453125B2 (en) * 2014-12-19 2019-10-22 Mx Technologies, Inc. Transaction-based debt management and visualization
US20170257369A1 (en) * 2016-03-04 2017-09-07 Altera Corporation Flexible feature enabling integrated circuit and methods to operate the integrated circuit
US10534882B2 (en) 2016-03-29 2020-01-14 Qualcomm Incorporated Method and apparatus for configuring an integrated circuit with a requested feature set
US20220214668A1 (en) * 2021-01-07 2022-07-07 Fast Radius Inc. Manufacturing and development platform
US11886722B2 (en) * 2021-03-31 2024-01-30 Lenovo (Singapore) Pte. Ltd. Smart inclusion of technology at time of build

Family Cites Families (38)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CA2073495C (en) * 1992-07-08 1999-01-12 Michael Wright Option selection and control
US5345413A (en) * 1993-04-01 1994-09-06 Microchip Technology Incorporated Default fuse condition for memory device after final test
US5787172A (en) * 1994-02-24 1998-07-28 The Merdan Group, Inc. Apparatus and method for establishing a cryptographic link between elements of a system
US5424672A (en) * 1994-02-24 1995-06-13 Micron Semiconductor, Inc. Low current redundancy fuse assembly
KR0157344B1 (ko) * 1995-05-25 1998-12-01 김광호 반도체 메모리 장치의 퓨즈소자 회로
US5659680A (en) * 1995-06-30 1997-08-19 Micro Processor Systems, Inc. PC compatible modular based diagnostic system
US5894571A (en) * 1995-08-14 1999-04-13 Dell U.S.A., L.P. Process for configuring software in a build-to-order computer system
US6023565A (en) * 1996-03-29 2000-02-08 Xilinx, Inc. Method for configuring circuits over a data communications link
US5896041A (en) * 1996-05-28 1999-04-20 Micron Technology, Inc. Method and apparatus for programming anti-fuses using internally generated programming voltage
US5668818A (en) 1996-08-06 1997-09-16 Hewlett-Packard Co. System and method for scan control of a programmable fuse circuit in an integrated circuit
US5889679A (en) * 1997-07-15 1999-03-30 Integrated Device Technology, Inc. Fuse array control for smart function enable
US6236901B1 (en) * 1998-03-31 2001-05-22 Dell Usa, L.P. Manufacturing system and method for assembly of computer systems in a build-to-order environment
KR100311117B1 (ko) * 1998-06-29 2001-12-17 박종섭 반도체메모리소자의옵션기능테스트장치
US6314337B1 (en) * 1998-08-27 2001-11-06 Dell Usa, L.P. Automated consolidation station
JP2000099557A (ja) * 1998-09-25 2000-04-07 Hitachi Ltd 半導体集積回路装置、及びその製造方法、及び記憶媒体
US6275063B1 (en) * 1999-08-24 2001-08-14 Micron Technology, Inc. Method and apparatus for limited reprogrammability of fuse options using one-time programmable elements
US6289455B1 (en) * 1999-09-02 2001-09-11 Crypotography Research, Inc. Method and apparatus for preventing piracy of digital content
GB9930145D0 (en) * 1999-12-22 2000-02-09 Kean Thomas A Method and apparatus for secure configuration of a field programmable gate array
GB2375418B (en) 1999-12-22 2004-06-23 Algotronix Ltd Method and apparatus for secure configuration of a field programmable gate array
US6614703B2 (en) * 2000-01-13 2003-09-02 Texas Instruments Incorporated Method and system for configuring integrated systems on a chip
US6785816B1 (en) 2000-05-01 2004-08-31 Nokia Corporation System and method for secured configuration data for programmable logic devices
JP2003533048A (ja) * 2000-05-11 2003-11-05 コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ 半導体装置および半導体装置の製造方法
UA75365C2 (en) 2000-08-16 2006-04-17 Bristol Myers Squibb Co Epothilone analog polymorph modifications, a method for obtaining thereof (variants), a pharmaceutical composition based thereon
DE10056590A1 (de) 2000-11-15 2002-05-23 Philips Corp Intellectual Pty Schaltungsanordnung
US7231531B2 (en) * 2001-03-16 2007-06-12 Dualcor Technologies, Inc. Personal electronics device with a dual core processor
US20020150252A1 (en) * 2001-03-27 2002-10-17 Leopard Logic, Inc. Secure intellectual property for a generated field programmable gate array
US6445606B1 (en) * 2001-05-10 2002-09-03 Koninklijke Philips Electronics N.V. Secure poly fuse ROM with a power-on or on-reset hardware security features and method therefor
US6918027B2 (en) * 2001-07-30 2005-07-12 Hewlett-Packard Development Company, L.P. System and method for in-system programming through an on-system JTAG bridge of programmable logic devices on multiple circuit boards of a system
US7266848B2 (en) * 2002-03-18 2007-09-04 Freescale Semiconductor, Inc. Integrated circuit security and method therefor
US7181649B2 (en) * 2003-05-09 2007-02-20 Stmicroelectronics, Inc. Universal serial bus (USB) smart card having enhanced testing features and related system, integrated circuit, and methods
US7249213B2 (en) * 2003-08-18 2007-07-24 Silicon Storage Technology, Inc. Memory device operable with a plurality of protocols with configuration data stored in non-volatile storage elements
US7002829B2 (en) * 2003-09-30 2006-02-21 Agere Systems Inc. Apparatus and method for programming a one-time programmable memory device
TWI242124B (en) * 2004-01-08 2005-10-21 Via Tech Inc Automatic detecting and reading method of firmware hub flash ROM
US7403927B2 (en) * 2004-01-23 2008-07-22 Dell Products L.P. Method of manufacturing an item of build-to-order equipment
US7636795B2 (en) * 2004-06-30 2009-12-22 Intel Corporation Configurable feature selection mechanism
JP2006039830A (ja) * 2004-07-26 2006-02-09 Renesas Technology Corp 半導体集積回路
US7415732B2 (en) * 2005-09-22 2008-08-19 Intel Corporation Mechanism to prevent counterfeiting in a hardware device
US20070074046A1 (en) * 2005-09-23 2007-03-29 Czajkowski David R Secure microprocessor and method

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102467638A (zh) * 2010-11-08 2012-05-23 汤姆森许可贸易公司 限时使用的电子设备
CN111670443A (zh) * 2017-11-14 2020-09-15 耐瑞唯信有限公司 集成电路个性化
CN111670443B (zh) * 2017-11-14 2023-08-22 耐瑞唯信有限公司 集成电路个性化

Also Published As

Publication number Publication date
DE102006054830A1 (de) 2007-06-21
CN1983245B (zh) 2011-10-05
IE20090057A1 (en) 2009-03-04
GB2433337B (en) 2008-06-04
IE20060844A1 (en) 2007-09-05
US7693596B2 (en) 2010-04-06
US20070146005A1 (en) 2007-06-28
GB0624429D0 (en) 2007-01-17
HK1109807A1 (en) 2008-06-20
TW200731131A (en) 2007-08-16
SG133503A1 (en) 2007-07-30
FR2894713A1 (fr) 2007-06-15
GB2433337A (en) 2007-06-20
TWI353551B (en) 2011-12-01
DE102006054830B4 (de) 2010-06-02

Similar Documents

Publication Publication Date Title
CN1983245B (zh) 用于配置信息处理系统集成电路的系统和方法
CN101174291B (zh) 用于可靠操作系统引导的系统和方法
CN101116070B (zh) 使用监控程序将tpm总是锁定为“开”的系统和方法
CN101174292B (zh) 用于可靠操作系统引导的方法
RU2148856C1 (ru) Система информационного обмена
CN100561437C (zh) 用于对系统bios本地及远程更新及配置的独立于芯片组的方法
CN100533330C (zh) 用于个人计算机存储器区域的外部锁固机构
CN101171577B (zh) 授权的通用串行总线功能
GB2445303A (en) A key database for configuring integrated circuits used in information handling systems
CN100468325C (zh) 用于支持关于计算机程序的许可证的实施的方法和系统
US20060229772A1 (en) Systems and methods for avionics software delivery
US20080300887A1 (en) Usage Model of Online/Offline License for Asset Control
US20070157051A1 (en) Method and system for managing core configuration information
US7844808B2 (en) Computer compliance enforcement
US20020124168A1 (en) Method and system for upgrading a user environment
CN101627364A (zh) 用于标识随遵循设备分发的硬件和软件许可证的数据结构
US6600683B2 (en) Semiconductor integrated circuit
US7013481B1 (en) Attestation key memory device and bus
CN101231621A (zh) 隐藏存储器访问模式
EP0183608A2 (en) Software security system
CN101385007A (zh) 基于i/o的多级计算机操作模式的实施
CN100561527C (zh) 改进的智能卡系统
US20020129270A1 (en) Electronic device for providing software protection
WO2009118886A1 (ja) ハードウェアリソースの管理装置
US20050050347A1 (en) System, method and chip for hardware detection of illegal software user, computer system having hardware detection chip thereof and a software registration center

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
REG Reference to a national code

Ref country code: HK

Ref legal event code: DE

Ref document number: 1109807

Country of ref document: HK

C14 Grant of patent or utility model
GR01 Patent grant
REG Reference to a national code

Ref country code: HK

Ref legal event code: GR

Ref document number: 1109807

Country of ref document: HK