DE50115381D1 - Verfahren zur Prüfung von einer integrierten Schaltung - Google Patents

Verfahren zur Prüfung von einer integrierten Schaltung

Info

Publication number
DE50115381D1
DE50115381D1 DE50115381T DE50115381T DE50115381D1 DE 50115381 D1 DE50115381 D1 DE 50115381D1 DE 50115381 T DE50115381 T DE 50115381T DE 50115381 T DE50115381 T DE 50115381T DE 50115381 D1 DE50115381 D1 DE 50115381D1
Authority
DE
Germany
Prior art keywords
signal output
integrated circuit
test mode
test
potential
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
DE50115381T
Other languages
English (en)
Inventor
Matthias Eichin
Alexander Kurz
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Atmel Germany GmbH
Vishay Semiconductor GmbH
Original Assignee
Atmel Germany GmbH
Vishay Semiconductor GmbH
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Atmel Germany GmbH, Vishay Semiconductor GmbH filed Critical Atmel Germany GmbH
Application granted granted Critical
Publication of DE50115381D1 publication Critical patent/DE50115381D1/de
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/04Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
    • G11C29/08Functional testing, e.g. testing during refresh, power-on self testing [POST] or distributed testing
    • G11C29/48Arrangements in static stores specially adapted for testing by means external to the store, e.g. using direct memory access [DMA] or using auxiliary access paths
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/04Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
    • G11C29/08Functional testing, e.g. testing during refresh, power-on self testing [POST] or distributed testing
    • G11C29/12Built-in arrangements for testing, e.g. built-in self testing [BIST] or interconnection details
    • G11C29/46Test trigger logic
DE50115381T 2000-12-22 2001-12-04 Verfahren zur Prüfung von einer integrierten Schaltung Expired - Lifetime DE50115381D1 (de)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
DE10064478A DE10064478B4 (de) 2000-12-22 2000-12-22 Verfahren zur Prüfung einer integrierten Schaltung und Schaltungsanordnung

Publications (1)

Publication Number Publication Date
DE50115381D1 true DE50115381D1 (de) 2010-04-22

Family

ID=7668594

Family Applications (2)

Application Number Title Priority Date Filing Date
DE10064478A Expired - Lifetime DE10064478B4 (de) 2000-12-22 2000-12-22 Verfahren zur Prüfung einer integrierten Schaltung und Schaltungsanordnung
DE50115381T Expired - Lifetime DE50115381D1 (de) 2000-12-22 2001-12-04 Verfahren zur Prüfung von einer integrierten Schaltung

Family Applications Before (1)

Application Number Title Priority Date Filing Date
DE10064478A Expired - Lifetime DE10064478B4 (de) 2000-12-22 2000-12-22 Verfahren zur Prüfung einer integrierten Schaltung und Schaltungsanordnung

Country Status (10)

Country Link
US (2) US6937048B2 (de)
EP (1) EP1217630B1 (de)
JP (1) JP3999512B2 (de)
KR (1) KR20020051831A (de)
CN (1) CN1189891C (de)
AT (1) ATE460736T1 (de)
DE (2) DE10064478B4 (de)
HK (1) HK1048158A1 (de)
PL (1) PL197810B1 (de)
TW (1) TW584734B (de)

Families Citing this family (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE10353586A1 (de) * 2003-11-17 2005-06-30 Infineon Technologies Ag Ein/Ausgangschaltanordnung für Halbleiterschaltungen und Verfahren zur Prüfung von Treiberschaltkreisen von Halbleiterschaltungen
US7272763B2 (en) * 2004-09-30 2007-09-18 Lsi Corporation Built-in self test circuitry for process monitor circuit for rapidchip and ASIC devices
DE102005029495A1 (de) * 2005-06-24 2006-12-28 Texas Instruments Deutschland Gmbh Integrierter Leistungsschaltkreis
DE102005052269A1 (de) * 2005-10-27 2007-05-10 Atmel Germany Gmbh Integrierte Schaltung mit integrierter Testhilfe-Teilschaltung
JP4967395B2 (ja) * 2006-03-22 2012-07-04 富士電機株式会社 半導体集積回路
KR20090036395A (ko) * 2007-10-09 2009-04-14 주식회사 하이닉스반도체 반도체 메모리 장치의 기준 전압 인식회로
US7724014B2 (en) * 2008-02-15 2010-05-25 Texas Instruments Incorporated On-chip servo loop integrated circuit system test circuitry and method
JP4748181B2 (ja) * 2008-05-07 2011-08-17 日本テキサス・インスツルメンツ株式会社 半導体装置の試験装置および試験方法
KR101647302B1 (ko) * 2009-11-26 2016-08-10 삼성전자주식회사 프로브 카드 및 이를 포함하는 테스트 장치
ITMI20111418A1 (it) 2011-07-28 2013-01-29 St Microelectronics Srl Architettura di testing di circuiti integrati su un wafer
TWI445986B (zh) * 2012-04-02 2014-07-21 Mas Automation Corp Test system
DE102012013072B4 (de) 2012-07-02 2015-01-08 Micronas Gmbh Vorrichtung zur Auswertung eines Magnetfeldes
DE102018200723A1 (de) * 2018-01-17 2019-07-18 Robert Bosch Gmbh Elektrische Schaltung zum Test primärer interner Signale eines ASIC
CN110579701A (zh) * 2019-09-16 2019-12-17 晶晨半导体(上海)股份有限公司 一种集成芯片的引脚连通性的检测方法
CN111426869B (zh) * 2020-04-24 2023-08-22 西安紫光国芯半导体有限公司 集成电路电流探测装置以及方法

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62170094A (ja) * 1986-01-21 1987-07-27 Mitsubishi Electric Corp 半導体記憶回路
JPH0389182A (ja) * 1989-08-31 1991-04-15 Sharp Corp 集積回路装置
US5363383A (en) * 1991-01-11 1994-11-08 Zilog, Inc. Circuit for generating a mode control signal
KR930009490B1 (ko) * 1991-07-15 1993-10-04 금성일렉트론 주식회사 순간 테스트 모드 지정회로
JP2827062B2 (ja) * 1991-09-04 1998-11-18 シャープ株式会社 集積回路
US5212442A (en) * 1992-03-20 1993-05-18 Micron Technology, Inc. Forced substrate test mode for packaged integrated circuits
US5847561A (en) * 1994-12-16 1998-12-08 Texas Instruments Incorporated Low overhead input and output boundary scan cells
US5568435A (en) * 1995-04-12 1996-10-22 Micron Technology, Inc. Circuit for SRAM test mode isolated bitline modulation
US5627478A (en) * 1995-07-06 1997-05-06 Micron Technology, Inc. Apparatus for disabling and re-enabling access to IC test functions
US6037792A (en) * 1996-12-21 2000-03-14 Stmicroelectronics, Inc. Burn-in stress test mode
DE19735406A1 (de) * 1997-08-14 1999-02-18 Siemens Ag Halbleiterbauelement und Verfahren zum Testen und Betreiben eines Halbleiterbauelementes
US6265889B1 (en) * 1997-09-30 2001-07-24 Kabushiki Kaisha Toshiba Semiconductor test circuit and a method for testing a semiconductor liquid crystal display circuit
KR100238256B1 (ko) * 1997-12-03 2000-01-15 윤종용 직접 억세스 모드 테스트를 사용하는 메모리 장치 및 테스트방법
US5933378A (en) * 1998-02-26 1999-08-03 Micron Technology, Inc. Integrated circuit having forced substrate test mode with improved substrate isolation

Also Published As

Publication number Publication date
EP1217630B1 (de) 2010-03-10
US6937048B2 (en) 2005-08-30
US20040239363A1 (en) 2004-12-02
TW584734B (en) 2004-04-21
PL351223A1 (en) 2002-07-01
DE10064478A1 (de) 2002-07-04
HK1048158A1 (en) 2003-03-21
CN1363841A (zh) 2002-08-14
US20020079916A1 (en) 2002-06-27
JP3999512B2 (ja) 2007-10-31
ATE460736T1 (de) 2010-03-15
EP1217630A3 (de) 2005-06-08
PL197810B1 (pl) 2008-04-30
US6937051B2 (en) 2005-08-30
EP1217630A2 (de) 2002-06-26
KR20020051831A (ko) 2002-06-29
DE10064478B4 (de) 2005-02-24
CN1189891C (zh) 2005-02-16
JP2002228726A (ja) 2002-08-14

Similar Documents

Publication Publication Date Title
DE50115381D1 (de) Verfahren zur Prüfung von einer integrierten Schaltung
DE69022011T2 (de) Verfahren zur Leistungssteuerung eines spannungsgesteuerten Leistungsverstärkers und zugehörige Schaltung.
DE1316146T1 (de) Schaltung zur erzeugung von differentialsignalen niedriger spannung
ATE294397T1 (de) System und verfahren zur strommessung
DE69100204T2 (de) Einrichtung zur Erzeugung von Testsignalen.
WO2006063043A3 (en) Reduced signaling interface method & apparatus
TW344797B (en) Driver circuits for IC tester
ATE297072T1 (de) Verfahren und anordnung zur digitalisierung einer spannung
DE69522663T2 (de) Bypass-regelung für abtastprüfung mit selbsttätiger rückstellung
ATE261112T1 (de) Schaltungsanordnung zur messung piezoelektrischer signale mit einer ruhespannung für den bereichskondensator
DE60317859D1 (de) Überwachungsschaltung und Verfahren zur Prüfung von integrierten Schaltungen mit analogen und/oder Mischsignalen
ATE211577T1 (de) Überspannungsdetektionsschaltung zur auswahl der prüfbetriebsart
DE60105168D1 (de) Automatische Abtastprüfung von komplexen integrierten Schaltungen
DE69902512D1 (de) System und Verfahren zur Prüfhalterungscharakterisierung
DE59912320D1 (de) Schaltung zur Erzeugung eines Ausgangssignals in Abhängigkeit von zwei Eingangssignalen
ATE291742T1 (de) Vorrichtung und verfahren zur auswertung von offsetspannungsbehafteten digitalen signalen
DE60001091D1 (de) Verfahren zur Prüfung von elektronischen Bauteilen
DE50112581D1 (de) Verfahren zur Rekonstruktion tieffrequenter Sprachanteile aus mittelhohen Frequenzanteilen
WO2002060049A3 (en) Method and apparatus for compensation of cross modulation effects
DE69707012D1 (de) Verfahren zur prüfung und erzeugung der abbildung einer integrierten schaltung
US20030011425A1 (en) Injection current test circuit
DE50307625D1 (de) Treibermodul und Verfahren zur Konfiguration eines Treibermoduls
ATE360875T1 (de) Prüfschaltung für eine zündspule und verfahren zum prüfen einer zündspule
DE60123916D1 (de) Verfahren und Vorrichtung zur Kompensation von Kreuzmodulationseffekten
DE59307807D1 (de) Verfahren und Vorrichtung zum Verarbeiten und Auftragen von Cyanacrylat-Klebstoffen

Legal Events

Date Code Title Description
8320 Willingness to grant licences declared (paragraph 23)
8364 No opposition during term of opposition