DE68929486T2 - Integrierte Halbleiterschaltungsanordnung mit Leiterschichten - Google Patents

Integrierte Halbleiterschaltungsanordnung mit Leiterschichten Download PDF

Info

Publication number
DE68929486T2
DE68929486T2 DE68929486T DE68929486T DE68929486T2 DE 68929486 T2 DE68929486 T2 DE 68929486T2 DE 68929486 T DE68929486 T DE 68929486T DE 68929486 T DE68929486 T DE 68929486T DE 68929486 T2 DE68929486 T2 DE 68929486T2
Authority
DE
Germany
Prior art keywords
wiring
constant potential
wiring line
layer
conductive
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
DE68929486T
Other languages
English (en)
Other versions
DE68929486D1 (de
Inventor
Hiroshi 1-1 Shibaura 1-chome Takakura
Tetsuya 1-1 Shibaura 1-chome Iida
Junkei 1-1 Shibaura 1-chome Goto
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Application granted granted Critical
Publication of DE68929486D1 publication Critical patent/DE68929486D1/de
Publication of DE68929486T2 publication Critical patent/DE68929486T2/de
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/76Making of isolation regions between components
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/528Geometry or layout of the interconnection structure
    • H01L23/5286Arrangements of power or ground buses
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/5222Capacitive arrangements or effects of, or between wiring layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/5222Capacitive arrangements or effects of, or between wiring layers
    • H01L23/5225Shielding layers formed together with wiring layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/5226Via connections in a multilevel interconnection structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/0203Particular design considerations for integrated circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/0002Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00

Description

  • Hintergrund der Erfindung
  • Diese Erfindung betrifft eine integrierte Halbleiterschaltungs-Vorrichtung zum Vermeiden einer Signalinterferenz zwischen Verdrahtungen.
  • Die europäische Patentanmeldung EP-0 246 458 offenbart ein Modul zum Unterbringen von integrierten Halbleiterschaltungs-Chips in festen Baugruppen auf einem Basissubstrat. Hierbei sind in einem Halbleiterkörper verschiedene Verdrahtungsebenen in einer Mehrschichtenanordnung vorgesehen. In jeder Ebene sind angrenzende Signalverdrahtungsleitungen vorgesehen, zwischen welchen eine geerdete Leitung bereitgestellt ist. Metallstifte sind ausgebildet, um die verschiedenen Verdrahtungsebenen untereinander zu verbinden. Ein Verfahren besteht darin, eine Einfassung einzubringen und dann diese sogenannte „Durchkontaktierung" (vias) mit Metall aufzufüllen. Ein anderen Weg zum Ausbilden der Stifte besteht darin, abgestufte, leitfähige Durchkontaktierungen an all den Stellen auszubilden, wo eine Durchkontaktierung der Verdrahtungsebenen erforderlich ist. Die Stifte dienen von daher als Durchkontaktierung zwischen den einzelnen Ebenen, während ein Abschirmen der Signalleitungen jeweils nur mittels der geerdeten Leitung in jeder Schicht einzeln durchgeführt wird. Dabei ist es nicht vorgesehen, eine Abschirmung zwischen den Signalleitungen auszuführen, die in den verschiedenen Ebenen der mehrgeschichteten Struktur enthalten sind.
  • Gleichermaßen offenbart die japanische Patentanmeldung JP-58 053 845 eine integrierte Halbleiterschaltung, wo eine geerdete Elektrode zwischen zwei Anordnungen von Feldeffekttransistoren vorgesehen ist, welche in dem gleichen Halbleiterkörper ausgebildet sind.
  • Die japanische Patentanmeldung JP 57-104243 offenbart eine Halbleitervorrichtung mit einer Mehrlagen-Verdrahtungsstruktur. Eine erste und zweite Verdrahtungsschicht ist über eine polykristalline Verdrahtung getrennt, welche mit der Erde verbunden ist. Von daher sind die beiden Verdrahtungsschichten abgeschirmt.
  • Die US Patentanmeldung US-4,673,904 beschreibt ein Basismaterial oder ein Substrat für ein Durchkontaktieren verschiedener elektronischer Komponenten. Leiter sind innerhalb des Substrats eingebettet und jeder Leiter ist mit einer Abschimung versehen, um dadurch jegliche quergekoppelte Interferenzen zu unterbinden.
  • Verschiedene Arten von Abschirm-Elemente sind für Verdrahtungsleitungen vorgeschlagen, wobei all diese in einer Ebene vorgesehen sind. Die Abschirm-Elemente weisen verschiedene Formen auf, d. h. eine I-Form, U-Form oder eine Boxform. Signalverdrahtungsleitungen in verschiedenen Ebenen werden nicht genannt. Des weiteren werden Leitungen mit konstantem Potential nicht erwähnt, sondern lediglich die gesamten Abschirm-Anordnungen.
  • Nachstehend werden die Probleme der Abschirmung in einer Mehrschichtanordnung ferner unter Bezugnahme von 1 erklärt.
  • In letzter Zeit entstand ein stärkeres Bedürfnis danach, die Integrationsdichte von integrierten Halbleiterschaltungs-Vorrichtungen zu erhöhen, und die Integrationsdichte nahm ferner durch Entwicklungen der Bauteile-Miniaturisierungstechnik und der mehrschichtigen Verdrahtungstechnik zu. Mit der Entwicklung der Bauteile-Miniaturisierungstechnik besteht ein Trend darin, die Leitungsdicke der Verdrahtung und die Entfernung zwischen den Verdrahtungen zu reduzieren. Mit der Verringerung der Entfernung zwischen den Verdrahtungen steigt die Signalinterferenz zwischen den Verdrahtungen signifikant an, welche bei dem Stand der Technik vernachlässigt werden kann, so dass es schwierig wird, eine genaue Signalübertragung zu erzielen.
  • 1 ist eine Querschnittsansicht, wobei der schematische Aufbau der herkömmlichen integrierten Halbleiterschaltungs-Vorrichtung gezeigt wird. Wie in 1 gezeigt, sind die aus einer erstgeschichteten leitfähigen Schicht ausgebildete Verdrahtung 81 und die aus einer zweitgeschichteten leitfähigen Schicht ausgebildete Verdrahtung 82 in einer Isolierschicht 80 eingebracht. Störende Kapazitäten C0, C1 und C2 sind zwischen den Verdrahtungen 81 und 82 vorhanden. Die Kapazität C0 stellt eine äquivalente störende Kapazität dar, welche entlang einer geradlinigen Leitung existiert, die jene Bereiche der Verdrahtungen 81 und 82 durchläuft, die einander gegenüber stehen, und die Kapazitäten C1 und C2 stellen jeweils eine äquivalente störende Kapazität dar, die entlang einer äußerlichen gekrümmten Leitung existiert, welche die Seitenbereiche der Verdrahtungen 81 und 82 durchläuft. Im allgemeinen weisen die Kapazitäten C0, C1 und C2 die Beziehung Co >> C1, C2 auf. Es sei nun angenommen, dass verschiedene Signale oder Spannungen entlang der Verdrahtungen 81 und 82 übermittelt werden. Beispielsweise wird ein in dem Wellenformdiagramm von 2(a) gezeigtes analoges Signal, entlang der Verdrahtung 81 und ein in 2(b) gezeigtes digitales Signal entlang der Verdrahtung 82 übermittelt. Wenn die Signale über die Verdrahtungen 81 und 82 übermittelt werden, entstehen aufgrund der Gegenwart der störenden Kapazitäten C0, C1 und C2 interferierende Signale. Demzufolge wird das analoge Signal durch das digitale Signal beeinflusst und eine Störkomponente wird, wie in 2(c) gezeigt, in das analoge Signal eingebracht. Von daher ist es nicht möglich, das analoge Signal richtig zu übermitteln. Ferner neigt die integrierte Halbleiterschaltungs-Vorrichtung mit einer miniaturisierten Anordnung und einer mehrgeschichteten Verdrahtungsstruktur dazu, von Randverdrahtungen beeinflusst zu werden und Signalinterferenzen zu unterliegen, welche zwischen diesen entstehen, so dass es schwierig ist, das Signal richtig zu übermitteln.
  • Dementsprechend besteht ein Ziel der Erfindung darin, eine integrierte Halbleiterschaltungs-Vorrichtung anzugeben, in welcher die Bauteile-Miniaturisierungsanordnung und mehrgeschichtete Verdrahtungsstruktur erreicht werden kann, ohne dass die Signalinterferenz zwischen den Verdrahtungen anwächst, und eine genaue Signalübermittlung bewirkt werden kann.
  • Dieses Ziel wird durch eine integrierte Halbleiterschaltung gemäß dem Patentanspruch 1 gelöst. Weitere Vorteile, Ausführungsformen und Verbesserungen der Erfindung sind in den abhängigen Unteransprüchen angegeben.
  • In den beigefügten Zeichnungen zeigen:
  • 1 eine Querschnittsansicht, welche die schematische Anordnung der herkömmlichen integrierten Halbleiterschaltungs-Vorrichtung zeigt;
  • 2 ein Funktionsdiagramm von Signalen, welche mittels der in 1 gezeigten Vorrichtung übermittelt werden;
  • 3 eine Querschnittsansicht, welche die schematische Anordnung einer integrierten Halbleiterschaltungs-Vorrichtung gemäß dieser Erfindung zeigt;
  • 4 eine Querschnittsansicht, welche den Aufbau eines Beispiels einer integrierten Halbleiterschaltung, die nicht zu dieser Erfindung gehört, zeigt;
  • 5 eine Querschnittsansicht, welche die Konstruktion eines Beispiels einer integrierten Halbleiterschaltungs-Vorrichtung, welche nicht zu dieser Erfindung gehört, zeigt;
  • 6 eine Querschnittsansicht, welche die Konstruktion einer integrierten Halbleiterschaltungs-Vorrichtung gemäß einer weiteren Ausführungsform dieser Erfindung zeigt;
  • 7 eine perspektivische Ansicht auf einen Teil der in 6 gezeigten integrierten Halbleiterschaltungs-Vorrichtung;
  • 8 eine perspektivische Ansicht einer Abänderung der integrierten Halbleiterschaltungs-Vorrichtung von 6;
  • 9 eine Querschnittsansicht, welche die Konstruktion einer integrierten Halbleiterschaltungs-Vorrichtung gemäß einer weiteren Ausführungsform dieser Erfindung zeigt;
  • 10 eine perspektivische Ansicht auf einen Teil der in 9 gezeigten integrierten Halbleiterschaltungs-Vorrichtung;
  • 11 eine perspektivische Ansicht einer Abänderung der in 9 gezeigten integrierten Halbleiterschaltungs-Vorrichtung; und
  • 12 eine Querschnittsansicht einer Abänderung der in 9 gezeigten integrierten Halbleiterschaltungs-Vorrichtung.
  • Im Folgenden wird eine Ausführungsform dieser Erfindung unter Bezugnahme der beigefügten Zeichnungen beschrieben.
  • 3 stellt eine Querschnittsansicht dar, welche den schematische Aufbau einer integrierten Halbleiterschaltungs-Vorrichtung gemäß dieser Erfindung zeigt. Wie in 3 gezeigt, sind die aus einer erstgeschichteten leitfähigen Schicht ausgebildete Verdrahtung 11 und die aus einer zweitgeschichteten leitfähigen Schicht ausgebildete Verdrahtung 12 in einer Isolierschicht 10 eingebracht. Die Verdrahtungen 11 und 12 werden zur Übermittlung verschiedener Signale verwendet. Des weiteren sind die aus der erstgeschichteten leitfähigen Schicht ausgebildete Verdrahtung 13 und die aus der zweitgeschichteten leitfähigen Schicht ausgebildete und über Kontaktlöcher 14 mit der Verdrahtung 13 elektrisch verbundene Verdrahtung 15 zwischen den Verdrahtungen 11 und 12 angeordnet. Die Verdrahtungen 13 und 15 werden auf einem konstanten Potential, beispielsweise einem Erdungspotential oder einem Energiequellenpotential, gehalten.
  • Wie obig beschrieben wird die auf einem konstanten Potential gehaltene Verdrahtung zwischen den Verdrahtungen 11 und 12 zur Übermittlung verschiedener Signale eingesetzt, und von daher wird eine Kapazität, welche der in 1 gezeigten störenden Kapazität C0 entspricht, nicht ausgebildet. Von daher entstehen als störende Kapazitäten zwischen den Verdrahtungen 11 und 12 lediglich die Kapazitäten, welche den Kapazitäten C1 und C2 entsprechen. In diesem Fall ist die Beziehung C0 >> C1, C2 wie obig beschrieben allgemein gesetzt und die Werte von C1 und C2 können auf einen unbedeutenden geringen Wert niedergehalten werden. Als eine Folge davon kann wegen der Gegenwart der Kapazitäten C1 und C2 der Einfluss der Signalinterferenz zwischen den Verdrahtungen 11 und 12 genügend unterdrückt werden.
  • Nun werden verschiedene Ausführungsformen dieser Erfindung beschrieben.
  • 4 stellt eine Querschnittsansicht dar, welche den Aufbau eines Teiles eines Beispiels einer integrierten CMOS-Halbleiterschaltungs-Vorrichtung zeigt, welche nicht zu der Erfindung gehört.
  • In 4 bezeichnet das Bezugszeichen 21 ein p-leitendes Siliziumsubstrat, das Bezugszeichen 22 bezeichnet einen n-leitenden, in das Substrat 21 ausgebildeten Well-Bereich (well region), das Bezugszeichen 23 bezeichnet einen Feldoxidfilm zur Bauteile-Isolierung, die Bezugszeichen 24 und 25 bezeichnen die Source- und Drain-Bereiche des N-Kanal MOS-Transistors 26, welche aus n-leitenden, in den Oberflächenbereich des Substrates 21 ausgebildeten Diffusionsbereichen aufgebaut sind, das Bezugszeichen 27 bezeichnet die Gate-Elektrode des N-Kanal MOS-Transistors 26, welche beispielsweise aus einer polykristallinen Siliziumschicht ausgebildet ist, die Bezugszeichen 28 und 29 bezeichnen die Source- und Drain-Bereiche des P-Kanal MOS-Transistors 30, welche aus p-leitenden, in den Oberflächenbereich des n-leitenden Well-Bereiches 22 ausgebildeten Diffusionsbereichen aufgebaut sind, das Bezugszeichen 31 bezeichnet die Gate-Elektrode des P-Kanal MOS-Transistors 30, welche aus einer polykristallinen Siliziumschicht gebildet ist, das Bezugszeichen 32 bezeichnet eine Zwischenschicht-Isolationsschicht, welche aus Borphosphorsilikatglas (BPSG), Phosphorsilikatglas (PSG) oder ähnlichem auf der Oberfläche des Substrates 21 ausgebildet ist. Ferner bezeichnet das Bezugszeichen 33 eine Drain-Verdrahtung (drain wiring) des N-Kanal MOS- Transistors 26, welche beispielsweise aus Aluminium in der Zwischenschicht-Isolationsschicht 32 ausgebildet ist, das Bezugszeichen 34 bezeichnet eine Source-Verdrahtung (source wiring) des N-Kanal MOS-Transistors 26, welche beispielsweise aus Aluminium in der Zwischenschicht-Isolationsschicht 32 ausgebildet ist, das Bezugszeichen 35 bezeichnet eine Drain-Lead-out-Elektrode (drain lead-out electrode) zum gegenseitigen Verbinden der Drain-Verdrahtung 33 mit dem Drain-Bereich 24, wobei die Drain-Lead-out-Elektrode beispielsweise aus Aluminium ausgebildet ist, welches das gleiche leitfähige Material wie das der Drain-Verdrahtung 33 ist, das Bezugszeichen 36 bezeichnet eine Source-Lead-out-Elektrode (source lead-out electrode) zum gegenseitigen Verbinden der Source-Verdrahtung 34 mit dem Source-Bereich 25, wobei die Source-Lead-out-Elektrode beispielsweise aus Aluminium ausgebildet ist, welches das gleiche leitfähige Material wie das der Source-Verdrahtung 34 ist, das Bezugszeichen 37 bezeichnet eine Drain-Verdrahtung des P-Kanal MOS-Transistors 30, welche beispielsweise aus Aluminium in der Zwischenschicht-Isolationsschicht 32 ausgebildet ist, das Bezugszeichen 38 bezeichnet eine Drain-Lead-out-Elektrode zum gegenseitigen Verbinden des Drain-Bereiches 28 mit der Drain-Verdrahtung 37 des P-Kanal MOS-Transistors 30, wobei die Drain-Lead-out-Elektrode 38 beispielsweise aus Aluminium ausgebildet ist, welches das gleiche leitfähige Material wie das der Drain-Verdrahtung 37 ist.
  • Die aus Metall, wie etwa Aluminium, hergestellte und auf konstantem Potential, beispielsweise Erdungspotential, gehaltene Verdrahtung 39 ist zwischen den in der Zwischenschicht-Isolationsschicht 32 ausgebildeten Verdrahtungen 33 und 37 vorgesehen. In 4 sind die Source-Verdrahtung und die Source-Lead-out-Elektrode des P-Kanal MOS-Transistors 30 ausgelassen.
  • Verdrahtungen, wie etwa die Verdrahtungen 33, 37 und 39, sind so geschaffen, dass sie sich in einer Richtung senkrecht zu der Zeichnung erstrecken.
  • Mit der integrierten Halbleiterschaltungs-Vorrichtung dieser Ausführungsform entspricht die Drain-Verdrahtung 33 des N-Kanal MOS-Transistors 26 der Verdrahtung 11 von 3 und die Drain-Verdrahtung 37 des P-Kanal MOS-Transistors 30 der Verdrahtung 12 von 3. Des weiteren entspricht die zwischen den Drain-Verdrahtungen 33 und 37 angeordnete Verdrahtung 39 der Verdrahtung 13 oder 15 von 3.
  • Mit dem obigen Aufbau wird die zwischen den Drain-Verdrahtungen 33 und 37 angeordnete Verdrahtung 39 auf Erdungspotential gehalten. Von daher kann aufgrund der Gegenwart der Verdrahtung 39 eine störende Kapazität, welche zwischen den Drain-Verdrahtungen 33 und 37 auftritt, auf ein Minimum vermindert werden. Als ein Ergebnis davon kann ein Einfluss durch die Signalinterferenz, welche zwischen den Drain-Verdrahtungen 33 und 37 auftritt, auf ein Minimum vermindert werden, selbst in einem Fall, wo der Abstand zwischen benachbarten Verdrahtungen geringer wird, wenn die Dimensionen der Verdrahtungen reduziert wird. Von daher wird es möglich, Signale entlang der Drain-Verdrahtungen 33 und 37 richtig zu übermitteln.
  • 5 ist eine Querschnittsansicht, welche den Aufbau eines Teiles eines Beispieles einer integrierten CMOS- Halbleiterschaltungs-Vorrichtung zeigt, welche nicht zu der Erfindung gehört.
  • In der integrierten Halbleiterschaltungs-Vorrichtung dieser Ausführungsform sind sechs, beispielsweise aus Aluminium hergestellte Elektroden 41 bis 46, in einer Zwischenschicht-Isolationsschicht 32 auf einem Feldoxidfilm 23 vorgesehen. Drei Verdrahtungen 41 bis 43 sind neben den sechs Verdrahtungen 41 bis 46 durch ein Aufbringen einer erstgeschichteten Aluminiumschicht auf die gesamte Oberfläche der Halbleiterstruktur und dann durch Pattern (galvanischer Leiterzugaufbau) der aufgeschichteten Aluminiumschicht gebildet, und die verbleibenden Verdrahtungen 44 bis 46 werden durch Pattern einer zweitgeschichteten Aluminiumschicht gebildet. Die Verdrahtung 42 der erstgeschichteten drei Verdrahtungen 41 bis 43 ist an einer mittigen Position zwischen den Verdrahtungen 41 und 43 angeordnet. Gleichermaßen ist die Verdrahtung 45 der zweitgeschichteten drei Verdrahtungen 44 bis 46 an einer mittigen Position zwischen den Verdrahtungen 44 und 46 angeordnet. Die sechs Verdrahtungen 41 bis 46 sind ebenso derart ausgeführt, dass sie in eine Richtung senkrecht zu der Zeichnung verlaufen.
  • Die beiden Verdrahtungen 42 und 45, welche an einer mittigen Position der sechs Verdrahtungen angeordnet sind, werden als Verdrahtungen zum Verbinden mit anderen Schaltungen verwendet. Die verbleibenden vier Verdrahtungen 41, 43, 44 und 46 werden auf einem konstanten Potential gehalten, beispielsweise dem Erdungspotential.
  • Des weiteren sind in der Vorrichtung dieser Ausführungsform Drain-Verdrahtungen 33 und 37 und Source-Verdrahtung 34 in der gleichen Art und Weise wie die Verdrahtungen 44 bis 46 durch Aufbringen einer zweitgeschichteten Aluminiumschicht und dann durch Pattern der abgebrachten Aluminiumschicht ausgebildet.
  • In der integrierten Schaltungsvorrichtung dieser Ausführungsform ist die auf Erdungspotential gehaltene Verdrahtung 46 zwischen der Verdrahtung 45 und der Drain-Verdrahtung 33 des N-Kanal MOS-Transistors 26 zurechtgelegt und die auf Erdungspotential gehaltene Verdrahtung 44 ist zwischen der Verdrahtung 45 und der Drain-Verdrahtung 37 des P-Kanal MOS-Transistors 30 zurechtgelegt. Als ein Ergebnis davon kann der Einfluss der wechselseitigen Interferenz der Signale auf ein Minimum reduziert werden, selbst wenn Signale über die Drain-Verdrahtungen 33 und 37 und über die Verdrahtung 45 übermittelt werden, was es ermöglicht, die Signale unter der Verwendung der Drain-Verdrahtungen 33 und 37 und der Verdrahtung 45 richtig zu übermitteln.
  • Des weiteren ist in der Vorrichtung dieser Ausführungsform die auf Erdungspotential gehaltene Verdrahtung 43 zwischen der Verdrahtung 42 und der Drain-Lead-out-Elektrode 35 des N-Kanal MOS-Transistors 26 zurechtgelegt, und die auf Erdungspotential gehaltene Verdrahtung 41 ist zwischen der Verdrahtung 42 und der Drain-Lead-out-Elektrode 38 des P-Kanal MOS-Transistors 30 zurechtgelegt. Daraus resultierend kann der Einfluss der Signalinterferenz zwischen der Verdrahtung 42 und der Drain-Lead-out-Elektrode 35 und der Einfluss der Signalinterferenz zwischen der Verdrahtung 42 und der Drain-Lead-out-Elektrode 38 auf ein Minimum reduziert werden.
  • In der obigen Ausführungsform werden die Verdrahtungen 41, 43, 44, 46 alle auf Erdungspotential gehalten. Die Ausführungsform wurde nämlich basierend auf der Tatsache gemacht, dass die Signalinterferenz zwischen den Verdrahtungen durch das Setzen der Verdrahtungen 41, 43, 44, 46 auf ein konstantes Potential verhindert werden kann. Von daher kann einfach verstanden werden, dass die Verdrahtungen 41, 43, 44, 46 auf ein gewünschtes Potential gesetzt werden können, falls dieses konstant ist. Beispielsweise können sie anstelle auf das Erdungspotential (auch) auf das Potential der Energiequelle gesetzt werden. Des weiteren ist es nicht notwendig, alle der Verdrahtungen 41, 43, 44, 46 auf das gleiche konstante Potential zu setzen.
  • 6 ist eine Querschnittsansicht, welche den Aufbau eines Teiles einer integrierten CMOS-Halbleiterschaltungs-Vorrichtung gemäß einer weiteren Ausführungsform dieser Erfindung zeigt. In 6 werden Teile, welche die gleichen wie die von 5 sind, mit den gleichen Bezugsziffern bezeichnet und die Beschreibung dieser unterbleibt.
  • In der integrierten Schaltungsvorrichtung dieser Ausführungsform sind die in dem Feldoxidfilm 23 ausgebildete Verdrahtung 44 und Verdrahtung 41 derart zurechtgelegt, dass sie ein Durchdringloch (penetration hole) auffüllen, welches in dem Zwischenschicht-Isolationsfilm 32 eingebracht wurde, und sie sind elektrisch miteinander über eine aus Metall, wie etwa aus Aluminium ausgebildete Verbindungselektrode 47 verbunden, wobei das Metall das gleiche leitfähige Material wie die Verdrahtung 44 darstellt. In gleicher Weise sind die in dem Feldoxidfilm 23 ausgebildete Verdrahtung 46 und Verdrahtung 43, derart zurechtgelegt, um ein in dem Zwischenschicht-Isolationsfilm 32 ausgebildetes Durchgangsloch aufzufüllen, und sie sind miteinander über eine aus Metall, wie etwa Aluminium, ausgebildete Verbindungselektrode 48 elektrisch verbunden, wobei das Metall das gleiche leitfähige Material wie das der Verdrahtung 46 darstellt.
  • 7 zeigt getrennt die Drain-Verdrahtungen 33 und 37, die Drain-Lead-out-Elektroden 35 und 38, die Verdrahtungen 41 bis 46 und die Verbindungselektroden 47 und 48 der in 6 gezeigten Vorrichtung. Wie in 7 gezeigt, sind die Verdrahtungen 41 und 44 und die Verdrahtungen 43 und 46, welche jeweils über Verbindungselektroden 47 und 48 verbunden sind, derart zurechtgelegt, um sich in Längsrichtung der Drain-Verdrahtung 37 oder 33 und der Verdrahtungen 42 und 45 zu erstrecken, welche an beiden Seiten der jeweiligen Verdrahtungen zurechtgelegt und in einer Wandkonfiguration (wall configuration) ausgebildet sind. Die Verdrahtungen, welche in der Wandkonfiguration ausgebildet sind, sind zurechtgelegt, um die Drain-Verdrahtung 33 oder 37 von den Verdrahtungen 42 und 45 zu separieren.
  • In der integrierten Schaltungsvorrichtung von 6, welche eine Mehrschichtstruktur aufweist, werden die Verdrahtungen der verschiedenen Schichten, welche auf einem konstanten Potential gehalten werden, über die Verbindungselektroden elektrisch verbunden und die Verdrahtungen in einer Wandkonfiguration ausgebildet. Demzufolge kann der Signalumlaufeffekt (signal run-around effect) verhindert und der Einfluss der Signalinterferenz zwischen den an beiden Seiten der wandförmigen Verdrahtungen zurechtgelegten Verdrahtungen auf ein Minimum reduziert werden.
  • 8 ist eine Abänderung der Ausführungsform von 6 und zeigt getrennt Teile, die den Drain-Verdrahtungen 33 und 37, den Drain-Lead-out-Elektroden 35 und 38, den Verdrahtungen 41 bis 46 und den Verbindungselektroden 47 und 48 der in 6 gezeigten Vorrichtung entsprechen. Bei dieser Abänderung werden eine gewünschte Anzahl von Löcher 49 in gewünschte Teile der Verbindungselektroden 47 und 48 ausgebildet. In dieser Abänderung sind nämlich die Verbindungselektrode 47 zum Verbinden der Verdrahtungen 41 und 44 und die Verbindungselektrode 48 zum Verbinden der Verdrahtungen 43 und 46 in eine Vielzahl von Elektroden-Bereiche (electrode portions) eingeteilt, und Bereiche, in welchen weder die Verbindungselektrode 47 noch die Verbindungselektrode 48 ausgebildet sind, entsprechen den Löchern 49.
  • 9 ist eine Querschnittsansicht, welche die Anordnung eines Teiles einer integrierten CMOS-Halbleiterschaltungs-Vorrichtung gemäß einer weiteren Ausführungsform dieser Erfindung zeigt. In 9 werden Teile, welche die selben wie die von 6 sind, durch die gleichen Bezugsziffern bezeichnet und die Beschreibung dieser unterbleibt.
  • In der integrierten Schaltungsvorrichtung dieser Ausführungsform sind die Verdrahtungen 41 bis 43 aus einem erstgeschichteten Metall, wie etwa Aluminium, die Verdrahtungen 44 bis 46 aus einem zweitgeschichteten Metall, wie etwa Aluminium, und die drei Verdrahtungen 51 bis 53 in einem Zwischenschicht-Isolierfilm 32 durch Aufbringen eines drittgeschichteten Metalls, wie etwa Aluminium, auf den gesamten Bereich der Halbleiterstruktur und dann durch Pattern der Metallschicht ausgebildet. Wie die Verdrahtungen 42 und 45 wird die mittige Verdrahtung 52 neben den drei Verdrahtungen 51 bis 53 als eine Signalübermittlungsverdrahtung für die Signalübermittlung in Bezug auf andere Schaltungen verwendet. Des weiteren werden die Verdrahtungen 51 und 53 als Signalinterferenzschutzverdrahtungen verwendet. Die Verdrahtungen 51 und 44 sind miteinander unter der Verwendung einer Verbindungsverdrahtung 54, welche aus dem gleichen leitfähigen Material wie das der Verdrahtung 51 gebildet ist, elektrisch verbunden und derart ausgebildet, dass ein Durchgangsloch, welches in dem Zwischenschicht-Isolationsfilm 32 eingebracht wurde, auszufüllen. In gleicher Weise sind die Verdrahtungen 53 und 56 unter der Verwendung einer Verbindungsverdrahtung 55, welche aus dem gleichen leitfähigen Material besteht, wie das der Verdrahtung 53 gebildet ist, miteinander elektrisch verbunden und derart ausgeführt, dass ein Durchgangsloch, welches in dem Zwischenschicht-Isolationsfilm 32 eingebracht ist, auszufüllen. Die Verdrahtungen 41, 44 und 51, welche miteinander verbunden sind, werden auf Erdungspotential gehalten und die Verdrahtungen 43, 46 und 53, welche miteinander verbunden sind, werden ebenso auf Erdungspotential gehalten. Darüber hinaus ist es in der Vorrichtung dieser Ausführungsform möglich, das Potential der Verdrahtungen 41, 44 und 51 und der Verdrahtungen 43, 46 und 53 auf einem konstanten Potential, welches verschieden vom Erdungspotential ist, zu halten. Ferner ist es nicht notwendig, das Potential der Verdrahtungen 41, 44 und 51 und das der Verdrahtungen 43, 46 und 53 auf dem gleichen Potential zu halten.
  • 10 zeigt getrennt Bereiche, die den Drain-Verdrahtungen 33 und 37, den Drain-Lead-out-Elektroden 35 und 38, den Verdrahtungen 41 bis 46, den Verbindungselektroden 47 und 48, den Verdrahtungen 51 bis 53 und den Verbindungselektroden 54 und 55 der in 9 gezeigten Vorrichtung entsprechen. Wie in 10 gezeigt, sind mittels der Verbindungselektroden 47 und 54 verbundene Verdrahtungen 41, 44 und 51 und mittels der Verbindungselektroden 48 und 55 verbundene Verdrahtungen 43, 46 und 53 derart zurechtgelegt, dass sie sich in einer Längsrichtung der Drain-Verdrahtung 37 oder 33 und der Verdrahtungen 42, 45 und 52 erstrecken, und in einer Wandkonfiguration angeordnet. Die wandförmigen Verdrahtungen separieren die Drain-Verdrahtung 33 oder 37 von den Verdrahtungen 42, 45 und 52.
  • In dieser Ausführungsform kann in der gleichen Art und Weise wie in der integrierten Schaltungsvorrichtung von 6 der Einfluss der Signalinterferenz zwischen den Verdrahtungen auf ein Minimum reduziert werden.
  • 11 ist eine Abänderung der Ausführungsform von 9 und zeigt getrennt Teile, welche den Drain-Verdrahtungen 33 und 37, den Drain-Lead-out-Elektroden 35 und 38, den Verdrahtungen 41 bis 46, den Verbindungselektroden 47 und 48, den Verdrahtungen 51 bis 53 und den Verbindungselektroden 54 und 55 der in 9 gezeigten Vorrichtung entsprechen. In dieser Abänderung ist eine gewünschte Anzahl von Löchern 49 in gewünschten Bereichen der Verbindungselektroden 47, 48, 54 und 55 eingebracht. In dieser Abänderung sind nämlich die Verbindungselektrode 47 zur Verbindung der Verdrahtungen 41 und 44, die Verbindungselektrode 54 zur Verbindung der Verdrahtungen 44 und 51, die Verbindungselektrode 48 zur Verbindung der Verdrahtungen 43 und 46 und die Verbindungselektrode 55 zur Verbindung der Verdrahtungen 46 und 53 in eine Vielzahl von Elektroden-Bereiche eingeteilt und in Bereiche, in welche keine der Verbindungselektroden 47, 54, 48 und 55 entsprechend den Löchern 49 ausgebildet sind.
  • Mit der integrierten Schaltungsvorrichtung der obigen mehrgeschichteten Struktur treten, wenn mit der Miniaturisierung der Bauteile der Abstand zwischen Verdrahtungen geringer wird, Signalinterferenzen nicht nur zwischen den Verdrahtungen der gleichen Schichten, sondern auch zwischen den Verdrahtungen verschiedener Schichten auf. Jedoch kann der Signalumlaufeffekt durch das Verbinden der Verdrahtungen von verschiedenen Schichten unter der Verwendung der auf konstantem Potential gehaltenen Verbindungselektrode, um somit eine Wandkonfiguration auszubilden, unterdrückt werden, und von daher kann der Einfluss der Signalinterferenz zwischen den an beiden Seiten des Verbindungselektrode zurechtgelegten Verdrahtungen auf ein Minimum reduziert werden. Als ein Ergebnis hiervon können Signale entlang der Verdrahtungen richtig übermittelt werden.
  • 12 zeigt eine weitere Abänderung der in 9 gezeigten Vorrichtung. Wenn Verdrahtungen 44 bis 46 durch Aufbringen des zweitgeschichteten Metalls auf der gesamten Oberfläche der Halbleiterstruktur und durch anschließendes Pattern der geschichteten Metallschicht ausgebildet werden, ist in der Vorrichtung dieser Ausführungsform die Verdrahtung 56 gegenüber der Verdrahtung 44 mit der mittig zwischen dieser gesetzten Drain-Verdrahtung 37 ausgebildet und die Verdrahtung 57 ist gegenüber der Verdrahtung 46 mit der mittig zwischen dieser gesetzten Drain-Verdrahtung 33 ausgebildet. Des weiteren sind die Verdrahtungen, wenn die Verdrahtungen 51 und 53 durch ein Aufbringen des drittgeschichteten Metalls auf der gesamten Oberfläche der Halbleiterstruktur und anschließendes Pattern der aufgebrachten Metallschicht ausgebildet sind, derart ausgebildet, dass sie sich bis zu den Verdrahtungen 46 und 47 erstrecken, und die Verdrahtungen 51 und 53 sind mit den Verdrahtungen 56 und 57 elektrisch verbunden.
  • Mit der obig beschriebenen Anordnung werden die Drain-Verdrahtung 33, die Drain-Lead-out-Elektrode 35, die Drain-Verdrahtung 37 und der Drain-Lead-out-Elektrode 38 mit den jeweiligen auf konstantem Potential gehaltenen Verdrahtungen 51, 53 zugedeckt. Demzufolge kann der Einfluss der Signalinterferenzen zwischen der Drain-Verdrahtung 33, der Drain-Lead-out-Elektrode 35, der Drain-Verdrahtung 37 und der Drain-Lead-out-Elektrode 38 und jeweils anderen Verdrahtungen auf ein Minimum reduziert werden.
  • Diese Erfindung ist nicht auf die obigen Ausführungsformen beschränkt und verschiedene Abänderungen können ausgeführt werden. Beispielsweise wird diese Erfindung in den obigen Ausführungsformen an einer integrierten CMOS-Halbleiterschaltungs-Vorrichtung angewandt, wobei der Einfluss einer Signalinterferenz zwischen den Drain-Verdrahtungen oder der Einfluss einer Signalinterferenz zwischen der Drain-Verdrahtung und anderen Verdrahtung reduziert werden kann. Diese Erfindung kann jedoch auch an verschiedenen Verdrahtungen in einer integrierten Halbleiterschaltungs-Vorrichtung angewandt werden, in welcher die Signalinterferenz auftreten kann. Des weiteren ist in den obigen Ausführungsformen jede Verdrahtung aus Metall gebildet, wie etwa Aluminium, welches ein leitfähiges Material ist, jedoch kann es auch aus anderen leitfähigen Materialien gebildet sein, wie etwa polykristallines Silizium, dessen Widerstand verringert wurde.
  • Erfindungsgemäß kann, wie obig beschrieben, eine integrierte Halbleiterschaltungs-Vorrichtung bereitgestellt werden, in welcher die Bauteile-Miniaturisierung und die mehrgeschichtete Struktur ohne das Anwachsen des Einflusses einer Signalinterferenz zwischen den Verdrahtungen erreicht werden, und von daher kann ein Signal richtig übermittelt werden.
  • Die Bezugszeichen in den Ansprüchen sind für ein besseres Verständnis beabsichtigt und sollen nicht den Umfang der Erfindung beschränken.

Claims (6)

  1. Eine integrierte Halbleiterschaltung, umfassend: a) ein Halbleiterkörper (21); b) eine Isolierschicht (10; 32), ausgebildet auf dem Halbleiterkörper (21); c) eine erste leitfähige Verdrahtungsschicht, die in der Isolierschicht (10; 32) ausgebildet ist, und die eine erste Signalverdrahtungsleitung (11; 42) zum Übertragen von Signalen enthält, und eine erste Konstantpotential-Verdrahtungsleitung (13; 41, 43) enthält, die auf einem konstanten Potential gehalten wird, wobei die erste Konstantpotential-Verdrahtungsleitung (13; 41, 43) angeordnet ist, sich in der Längsrichtung der ersten Signalverdrahtungsleitung (11; 42) zu erstrecken; d) eine zweite leitfähige Verdrahtungsschicht, die in der Isolierschicht (10; 32) ausgebildet ist, angeordnet über der ersten leitfähigen Verdrahtungsschicht, und mit einer zweiten Signalverdrahtungsleitung (12; 37, 33) zum Übertragen von Signalen parallel zu der ersten Signalverdrahtungsleitung (11; 42) der ersten leitfähigen Verdrahtungsschicht, und mit einer auf einem konstanten Potential gehaltenen zweiten Konstantpotential-Verdrahtungsleitung (15; 44, 46), wobei die zweite Konstantpotential-Verdrahtungsleitung (15; 44, 46) so angeordnet ist, dass sie sich in Längsrichtung der zweiten Signalverdrahtungsleitung (12; 37, 33) und vertikal oberhalb der ersten Konstantpotential-Verdrahtungsleitung (13; 41, 43) der ersten leitfähigen Schicht erstreckt; wobei e) die ersten und zweiten Verdrahtungsleitungen (11; 42, 12; 37, 33) dazu verwendet werden, unterschiedliche Signale zu übermitteln, und f) die erste Konstantpotential-Verdrahtungsleitung (13; 41, 43) der ersten leitfähigen Verdrahtungsschicht und die zweite Konstantpotential-Verdrahtungsleitung (15; 44, 46) der zweiten leitfähigen Verdrahtungsschicht elektrisch verbunden sind, vertikal über eine Verbindungselektrode (14; 47, 48), die so angeordnet ist, dass sie sich in Längsrichtung der Signalverdrahtung (11; 12; 33, 37, 42) erstreckt, wodurch sie eine Wandkonfiguration bildet, und g) die Wandkonfiguration zwischen der ersten Signalverdrahtungsleitung (11; 42) der ersten leitfähigen Verdrahtungsschicht und der zweiten Signalverdrahtungsleitung (12; 37, 33) der zweiten leitfähigen Verdrahtungsschicht angeordnet ist.
  2. Eine integrierte Halbleiterschaltung nach Anspruch 1, dadurch gekennzeichnet, dass die Konstantpotential-Verdrahtungsleitungen (13, 15; 41, 43, 44, 46) und die Verbindungselektrode (14; 47, 48) auf Massepotential gehalten werden.
  3. Eine integrierte Halbleiterschaltung nach Anspruch 1, dadurch gekennzeichnet, dass die Konstantpotential-Verdrahtungsleitungen (13, 15; 41, 43, 44, 46) und die Verbindungselektrode (14; 47, 48) auf einem Energiequellenpotential gehalten werden.
  4. Eine integrierte Halbleiterschaltung nach einem der Ansprüche 1–3, dadurch gekennzeichnet, dass eine erwünschte Anzahl von Löchern (49) an erwünschten Bereichen der Verbindungselektrode (14; 47, 48) ausgebildet sind.
  5. Eine integrierte Halbleiterschaltung nach einem der Ansprüche 1–4, gekennzeichnet durch eine dritte leitfähige Verdrahtungsschicht, die oberhalb der zweiten leitfähigen Verdrahtungsschicht angeordnet ist, mit einer dritten Signalverdrahtungsleitung (52) und mit einer dritten Konstantpotential-Verdrahtungsleitung (51, 53), die vertikal über der zweiten Konstantpotential-Verdrahtungsleitung (15; 44, 46) der zweiten leitfähigen Verdrahtungsschicht angeordnet ist, und elektrisch mit der zweiten Konstantpotential-Verdrahtungsleitung (51; 44, 46) der zweiten leitfähigen Verdrahtungsschicht über Verbindungselektroden (54, 55) vertikal verbunden ist, wobei die Verdrahtungsleitungen der dritten leitfähigen Verdrahtungsschicht parallel zu den Verdrahtungsleitungen der zweiten leitfähigen Schicht sind.
  6. Eine integrierte Halbleiterschaltung nach Anspruch 5, gekennzeichnet durch eine weitere Konstantpotential-Verdrahtungsleitung (56, 57) in der zweiten leitfähigen Verdrahtungsschicht, die mit Bezug auf die zweite Konstantpotential-Verdrahtungsleitung (44, 46) so angeordnet ist, dass die zweite Signalverdrahtungsleitung (33, 37) der zweiten leitfähigen Verdrahtungsschicht in der Mitte dazwischen angeordnet ist, und wobei die weitere Konstantpotential-Verdrahtungsleitung (56, 57) elektrisch mit der dritten Konstantpotential-Verdrahtungsleitung (51, 53) der dritten leitfähigen Verdrahtungsschicht verbunden ist.
DE68929486T 1988-06-10 1989-06-09 Integrierte Halbleiterschaltungsanordnung mit Leiterschichten Expired - Fee Related DE68929486T2 (de)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP14176988 1988-06-10
JP63141769A JPH021928A (ja) 1988-06-10 1988-06-10 半導体集積回路

Publications (2)

Publication Number Publication Date
DE68929486D1 DE68929486D1 (de) 2003-11-13
DE68929486T2 true DE68929486T2 (de) 2004-07-22

Family

ID=15299748

Family Applications (1)

Application Number Title Priority Date Filing Date
DE68929486T Expired - Fee Related DE68929486T2 (de) 1988-06-10 1989-06-09 Integrierte Halbleiterschaltungsanordnung mit Leiterschichten

Country Status (5)

Country Link
US (1) US4958222A (de)
EP (1) EP0353426B1 (de)
JP (1) JPH021928A (de)
KR (1) KR920004179B1 (de)
DE (1) DE68929486T2 (de)

Families Citing this family (50)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0828467B2 (ja) * 1988-11-15 1996-03-21 株式会社東芝 半導体装置
JP2580301B2 (ja) * 1988-12-27 1997-02-12 株式会社日立製作所 半導体集積回路装置
US5055907A (en) * 1989-01-25 1991-10-08 Mosaic, Inc. Extended integration semiconductor structure with wiring layers
US5192716A (en) * 1989-01-25 1993-03-09 Polylithics, Inc. Method of making a extended integration semiconductor structure
JP2507618B2 (ja) * 1989-07-21 1996-06-12 株式会社東芝 半導体集積回路装置の製造方法
JP2598328B2 (ja) * 1989-10-17 1997-04-09 三菱電機株式会社 半導体装置およびその製造方法
JPH03165058A (ja) * 1989-11-24 1991-07-17 Mitsubishi Electric Corp 半導体装置
US5256590A (en) * 1989-11-24 1993-10-26 Mitsubishi Denki Kabushiki Kaisha Method of making a shielded semiconductor device
US5182625A (en) * 1990-04-26 1993-01-26 Fuji Xerox Co., Ltd. Image sensor and method of manufacturing the same
JPH0410624A (ja) * 1990-04-27 1992-01-14 Hitachi Ltd 半導体集積回路
JP2746730B2 (ja) * 1990-05-17 1998-05-06 富士通株式会社 半導体記憶装置
EP0460857B1 (de) * 1990-05-31 1997-03-19 Canon Kabushiki Kaisha Verfahren zur Herstellung einer Halbleitervorrichtung mit einer Verdrahtungsstruktur hoher Dichte
JPH0750710B2 (ja) * 1990-06-06 1995-05-31 富士ゼロックス株式会社 多層配線構造
US5122859A (en) * 1990-06-29 1992-06-16 Texas Instruments Incorporated Iterative self-aligned contact metallization process
EP0480580A3 (en) * 1990-09-10 1992-09-02 Canon Kabushiki Kaisha Electrode structure of semiconductor device and method for manufacturing the same
JPH04267586A (ja) * 1991-02-22 1992-09-24 Nec Corp 同軸配線パターンおよびその形成方法
US5151769A (en) * 1991-04-04 1992-09-29 General Electric Company Optically patterned RF shield for an integrated circuit chip for analog and/or digital operation at microwave frequencies
JPH05136125A (ja) * 1991-11-14 1993-06-01 Hitachi Ltd クロツク配線及びクロツク配線を有する半導体集積回路装置
KR940008132B1 (ko) * 1991-11-28 1994-09-03 삼성전자 주식회사 신호선간의 잡음을 억제하는 메모리 소자
US5196920A (en) * 1992-04-21 1993-03-23 Mitsubishi Denki Kabushiki Kaisha Semiconductor integrated circuit device for limiting capacitive coupling between adjacent circuit blocks
JP2876963B2 (ja) * 1993-12-15 1999-03-31 日本電気株式会社 半導体装置
JP3283984B2 (ja) * 1993-12-28 2002-05-20 株式会社東芝 半導体集積回路装置
US5689134A (en) * 1995-01-09 1997-11-18 Lsi Logic Corporation Integrated circuit structure having reduced cross-talk and method of making same
EP0888636A1 (de) * 1996-03-22 1999-01-07 Telefonaktiebolaget Lm Ericsson Durch ein gitter von elektrisch leitenden stiften abgeschirmte halbleiteranordnung und verfahren dafür
KR100243265B1 (ko) * 1996-10-16 2000-03-02 윤종용 클럭 라인을 구비하는 반도체 칩
JP3681865B2 (ja) 1997-03-31 2005-08-10 三菱電機株式会社 光パルス位置検出回路及び光パルス位置検出方法
KR19980084130A (ko) * 1997-05-21 1998-12-05 윤종용 전자파 차폐증을 가진 반도체장치 및 그 제조방법
JP3501620B2 (ja) * 1997-05-26 2004-03-02 株式会社 沖マイクロデザイン 半導体集積回路
US6828230B2 (en) 1997-09-12 2004-12-07 Micron Technology, Inc. Integrated circuit having conductive paths of different heights formed from the same layer structure and method for forming the same
KR100308871B1 (ko) * 1998-12-28 2001-11-03 윤덕용 동축 구조의 신호선 및 그의 제조 방법
JP3219067B2 (ja) * 1999-01-08 2001-10-15 日本電気株式会社 集積回路
US6307252B1 (en) * 1999-03-05 2001-10-23 Agere Systems Guardian Corp. On-chip shielding of signals
KR20010009697A (ko) 1999-07-13 2001-02-05 윤종용 차폐선을 구비한 반도체 집적회로
US7294935B2 (en) * 2001-01-24 2007-11-13 Hrl Laboratories, Llc Integrated circuits protected against reverse engineering and method for fabricating the same using an apparent metal contact line terminating on field oxide
US7239219B2 (en) * 2001-12-03 2007-07-03 Microfabrica Inc. Miniature RF and microwave components and methods for fabricating such components
US9614266B2 (en) 2001-12-03 2017-04-04 Microfabrica Inc. Miniature RF and microwave components and methods for fabricating such components
WO2003049514A2 (en) * 2001-12-03 2003-06-12 Memgen Corporation Miniature rf and microwave components and methods for fabricating such components
FR2839581B1 (fr) * 2002-05-07 2005-07-01 St Microelectronics Sa Circuit electronique comprenant un condensateur et au moins un composant semiconducteur, et procede de conception d'un tel circuit
JP2004040042A (ja) * 2002-07-08 2004-02-05 Fujitsu Ltd 半導体記憶装置
US6657285B1 (en) * 2002-07-08 2003-12-02 Alcor Micro, Corp. Semiconductor anti-interference band for integrated circuit
US10297421B1 (en) 2003-05-07 2019-05-21 Microfabrica Inc. Plasma etching of dielectric sacrificial material from reentrant multi-layer metal structures
KR100469892B1 (ko) * 2003-07-14 2005-02-02 (주) 팜텍21 농작물의 보존성 향상을 위한 육계나무 수피 추출물
JP4867157B2 (ja) * 2004-11-18 2012-02-01 ソニー株式会社 高周波トランジスタの設計方法、および、マルチフィンガーゲートを有する高周波トランジスタ
US7576382B2 (en) 2005-02-02 2009-08-18 Ricoh Company, Ltd. Semiconductor integrated device and method of providing shield interconnection therein
US8853832B2 (en) * 2009-01-22 2014-10-07 Stmicroelectronics Inc. Methods and apparatus for reducing coupling in a MOS device
JP2012164882A (ja) * 2011-02-08 2012-08-30 Toshiba Corp 半導体装置
JP5364743B2 (ja) * 2011-03-01 2013-12-11 株式会社東芝 半導体装置
CN102903698B (zh) * 2012-10-25 2017-02-08 上海华虹宏力半导体制造有限公司 半导体器件及集成电路
KR102322765B1 (ko) * 2015-06-22 2021-11-08 삼성디스플레이 주식회사 표시 장치
LV15796A (lv) 2022-06-16 2023-12-20 Jifteco, Sia Dzīvnieku repelents

Family Cites Families (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3533023A (en) * 1967-09-19 1970-10-06 Motorola Inc Multilayered circuitry interconnections with integral shields
US3573571A (en) * 1967-10-13 1971-04-06 Gen Electric Surface-diffused transistor with isolated field plate
US3518506A (en) * 1967-12-06 1970-06-30 Ibm Semiconductor device with contact metallurgy thereon,and method for making same
JPS4940889A (de) * 1972-08-25 1974-04-17
GB1468346A (en) * 1973-02-28 1977-03-23 Mullard Ltd Devices having conductive tracks at different levels with interconnections therebetween
JPS5255881A (en) * 1975-11-04 1977-05-07 Matsushita Electronics Corp Semiconductor integrated circuit
JPS54157092A (en) * 1978-05-31 1979-12-11 Nec Corp Semiconductor integrated circuit device
JPS5811750B2 (ja) * 1979-06-04 1983-03-04 株式会社日立製作所 高耐圧抵抗素子
JPS56126956A (en) * 1980-03-11 1981-10-05 Fujitsu Ltd Semiconductor device
JPS5727962A (en) * 1980-07-19 1982-02-15 Tatsurou Okamura Construction material
JPS57104243A (en) * 1980-12-20 1982-06-29 Toshiba Corp Semiconductor device
JPS5853845A (ja) * 1981-09-26 1983-03-30 Fujitsu Ltd 半導体集積回路装置
JPS58190045A (ja) * 1982-04-30 1983-11-05 Fujitsu Ltd 半導体装置用パツケ−ジ
JPS5994849A (ja) * 1982-11-24 1984-05-31 Nec Corp 半導体集積回路装置
US4514749A (en) * 1983-01-18 1985-04-30 At&T Bell Laboratories VLSI Chip with ground shielding
US4580156A (en) * 1983-12-30 1986-04-01 At&T Bell Laboratories Structured resistive field shields for low-leakage high voltage devices
JPS6198477A (ja) * 1984-10-19 1986-05-16 Nec Corp Cadによる配線設計システム
JPS61230340A (ja) * 1985-04-05 1986-10-14 Nec Ic Microcomput Syst Ltd 半導体集積回路装置
JPH0669040B2 (ja) * 1985-05-13 1994-08-31 株式会社東芝 光半導体装置
DE3641299A1 (de) * 1986-12-03 1988-06-16 Philips Patentverwaltung Integrierte halbleiter-schaltung mit mehrlagenverdrahtung

Also Published As

Publication number Publication date
JPH0570302B2 (de) 1993-10-04
DE68929486D1 (de) 2003-11-13
JPH021928A (ja) 1990-01-08
KR920004179B1 (ko) 1992-05-30
KR900001002A (ko) 1990-01-31
EP0353426B1 (de) 2003-10-08
US4958222A (en) 1990-09-18
EP0353426A2 (de) 1990-02-07
EP0353426A3 (de) 1991-07-31

Similar Documents

Publication Publication Date Title
DE68929486T2 (de) Integrierte Halbleiterschaltungsanordnung mit Leiterschichten
DE19781846B4 (de) Schaltungsgehäuse, insbesondere Flip-Chip- oder C4-Gehäuse mit Stromversorgungs- und Masseebenen
EP0671874B1 (de) Einrichtung zur Abschirmung von auf einer Elektronikkarte angeordneten elektronischen Bauteilen gegen äussere, elektromagnetische Felder
EP1110277B1 (de) Leiterplattenanordnung mit mehrpoligem steckverbinder
DE3610821C2 (de)
WO2003086033A1 (de) Leiterplatte sowie verfahren zu ihrer herstellung
DE1616734A1 (de) Verfahren zum wahlweisen Verbinden der in mehreren Ebenen verlaufenden flaechenhaften Leitungszuege eines mehrschichtigen Isolierstofftraegers
EP0350775B1 (de) Filteranordnung
DE3011068A1 (de) Elektrische gegenplatte und verfahren zu ihrer herstellung
DE10012700A1 (de) Halbleitervorrichtung
EP0756447B1 (de) Schaltungsanordnung für Kraftfahrzeuge
DE19627663C2 (de) Hybride gedruckte Schaltungsplatine
DE69833720T2 (de) Integrierte Halbleiterschaltung mit On-Chip Kondensatoren
DE19536848A1 (de) Baugruppenträger für ein elektronisches Steuergerät mit signalverarbeitenden Bauelementen und schnell arbeitenden digitalen Bauelementen
DE10109174A1 (de) Verfahren zum Strukturentwurf von integrierten Halbleiterschaltungen und Vorrichtung zur Durchführung desselben
DE2608521A1 (de) Schaltungsplatte fuer elektronische schaltungen
DE4327290C2 (de) Integrierte Halbleiterschaltung
DE3937183A1 (de) Verfahren zu stoerstrahlungsdaempfung an leiterplatten
DE3443813A1 (de) Elektronische baugruppe aus integrierten schaltbausteinen und entkopplungskondensatoren, sowie entkopplungskondensatoren fuer derartige baugruppen
DE102004022755A1 (de) Mehrschichtige Substratanordnung zur Reduzierung der Layout-Fläche
DE3925648A1 (de) Mindestens zwei verschiedene elektronische baugruppen aufweisende leiterplatte
DE10309261A1 (de) Kondensator, gebildet in einer Mehrlagen-Verdrahtungsstruktur eines Halbleiterbauelements
DE10229493B4 (de) Integrierte Halbleiterstruktur
DE3412290A1 (de) Mehrlagige leiterplatte in multilayer- oder stapeltechnik
EP0270184A2 (de) Integrierte Halbleiter-Schaltung mit Mehrlagenverdrahtung

Legal Events

Date Code Title Description
8364 No opposition during term of opposition
8339 Ceased/non-payment of the annual fee