DE69122226T2 - Verfahren und Einrichtung zur Zugriffsanordnung eines VRAM zum beschleunigten Schreiben von vertikalen Linien auf einer Anzeige - Google Patents

Verfahren und Einrichtung zur Zugriffsanordnung eines VRAM zum beschleunigten Schreiben von vertikalen Linien auf einer Anzeige

Info

Publication number
DE69122226T2
DE69122226T2 DE69122226T DE69122226T DE69122226T2 DE 69122226 T2 DE69122226 T2 DE 69122226T2 DE 69122226 T DE69122226 T DE 69122226T DE 69122226 T DE69122226 T DE 69122226T DE 69122226 T2 DE69122226 T2 DE 69122226T2
Authority
DE
Germany
Prior art keywords
vram
display
vertical lines
arranging access
accelerated writing
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
DE69122226T
Other languages
English (en)
Other versions
DE69122226D1 (de
Inventor
Guy Moffat
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sun Microsystems Inc
Original Assignee
Sun Microsystems Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sun Microsystems Inc filed Critical Sun Microsystems Inc
Application granted granted Critical
Publication of DE69122226D1 publication Critical patent/DE69122226D1/de
Publication of DE69122226T2 publication Critical patent/DE69122226T2/de
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06TIMAGE DATA PROCESSING OR GENERATION, IN GENERAL
    • G06T1/00General purpose image data processing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/36Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
    • G09G5/39Control of the bit-mapped memory
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/12Frame memory handling
    • G09G2360/126The frame memory having additional data ports, not inclusive of standard details of the output serial port of a VRAM
DE69122226T 1990-12-21 1991-12-17 Verfahren und Einrichtung zur Zugriffsanordnung eines VRAM zum beschleunigten Schreiben von vertikalen Linien auf einer Anzeige Expired - Fee Related DE69122226T2 (de)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US07/632,040 US5142276A (en) 1990-12-21 1990-12-21 Method and apparatus for arranging access of vram to provide accelerated writing of vertical lines to an output display

Publications (2)

Publication Number Publication Date
DE69122226D1 DE69122226D1 (de) 1996-10-24
DE69122226T2 true DE69122226T2 (de) 1997-02-06

Family

ID=24533823

Family Applications (1)

Application Number Title Priority Date Filing Date
DE69122226T Expired - Fee Related DE69122226T2 (de) 1990-12-21 1991-12-17 Verfahren und Einrichtung zur Zugriffsanordnung eines VRAM zum beschleunigten Schreiben von vertikalen Linien auf einer Anzeige

Country Status (6)

Country Link
US (1) US5142276A (de)
EP (1) EP0492939B1 (de)
JP (1) JP3309253B2 (de)
KR (2) KR970011222B1 (de)
CA (1) CA2058250C (de)
DE (1) DE69122226T2 (de)

Families Citing this family (33)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0416996A (ja) * 1990-05-11 1992-01-21 Mitsubishi Electric Corp ディスプレイ装置
US5389948A (en) * 1992-02-14 1995-02-14 Industrial Technology Research Institute Dithering circuit and method
US5357606A (en) * 1992-02-25 1994-10-18 Apple Computer, Inc. Row interleaved frame buffer
US5390308A (en) * 1992-04-15 1995-02-14 Rambus, Inc. Method and apparatus for address mapping of dynamic random access memory
US5394172A (en) * 1993-03-11 1995-02-28 Micron Semiconductor, Inc. VRAM having isolated array sections for providing write functions that will not affect other array sections
US6091430A (en) * 1993-03-31 2000-07-18 International Business Machines Corporation Simultaneous high resolution display within multiple virtual DOS applications in a data processing system
US5511024A (en) * 1993-06-02 1996-04-23 Rambus, Inc. Dynamic random access memory system
JPH09282136A (ja) * 1996-02-13 1997-10-31 Ricoh Co Ltd データの書込読出方法
WO1999019875A2 (en) * 1997-10-10 1999-04-22 Rambus Incorporated Apparatus and method for pipelined memory operations
KR100379323B1 (ko) * 2000-02-29 2003-04-08 삼아약품 주식회사 카테킨을 포함하는 관상동맥 재협착 예방 및 치료용 약학조성물
US6573901B1 (en) 2000-09-25 2003-06-03 Seiko Epson Corporation Video display controller with improved half-frame buffer
US6784889B1 (en) 2000-12-13 2004-08-31 Micron Technology, Inc. Memory system and method for improved utilization of read and write bandwidth of a graphics processing system
US6765579B2 (en) * 2001-02-15 2004-07-20 Sony Corporation Pixel pages using combined addressing
US7038691B2 (en) * 2001-02-15 2006-05-02 Sony Corporation Two-dimensional buffer pages using memory bank alternation
US6831650B2 (en) * 2001-02-15 2004-12-14 Sony Corporation Checkerboard buffer using sequential memory locations
US7088369B2 (en) * 2001-02-15 2006-08-08 Sony Corporation Checkerboard buffer using two-dimensional buffer pages and using bit-field addressing
US6765580B2 (en) * 2001-02-15 2004-07-20 Sony Corporation Pixel pages optimized for GLV
US6801204B2 (en) * 2001-02-15 2004-10-05 Sony Corporation, A Japanese Corporation Checkerboard buffer using memory blocks
US6795079B2 (en) * 2001-02-15 2004-09-21 Sony Corporation Two-dimensional buffer pages
US6831651B2 (en) * 2001-02-15 2004-12-14 Sony Corporation Checkerboard buffer
US6828977B2 (en) * 2001-02-15 2004-12-07 Sony Corporation Dynamic buffer pages
US6831649B2 (en) * 2001-02-15 2004-12-14 Sony Corporation Two-dimensional buffer pages using state addressing
US6791557B2 (en) * 2001-02-15 2004-09-14 Sony Corporation Two-dimensional buffer pages using bit-field addressing
US6803917B2 (en) * 2001-02-15 2004-10-12 Sony Corporation Checkerboard buffer using memory bank alternation
US6850241B2 (en) * 2001-02-15 2005-02-01 Sony Corporation Swapped pixel pages
US7379069B2 (en) * 2001-02-15 2008-05-27 Sony Corporation Checkerboard buffer using two-dimensional buffer pages
US7205993B2 (en) * 2001-02-15 2007-04-17 Sony Corporation Checkerboard buffer using two-dimensional buffer pages and using memory bank alternation
US6992674B2 (en) * 2001-02-15 2006-01-31 Sony Corporation Checkerboard buffer using two-dimensional buffer pages and using state addressing
US6768490B2 (en) * 2001-02-15 2004-07-27 Sony Corporation Checkerboard buffer using more than two memory devices
US20030058368A1 (en) * 2001-09-24 2003-03-27 Mark Champion Image warping using pixel pages
US6965980B2 (en) * 2002-02-14 2005-11-15 Sony Corporation Multi-sequence burst accessing for SDRAM
US6836272B2 (en) * 2002-03-12 2004-12-28 Sun Microsystems, Inc. Frame buffer addressing scheme
US7386651B2 (en) * 2003-07-03 2008-06-10 Broadcom Corporation System, method, and apparatus for efficiently storing macroblocks

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS53114617A (en) * 1977-03-17 1978-10-06 Toshiba Corp Memory unit for picture processing
US4192961A (en) * 1977-10-04 1980-03-11 Gankin Viktor Y Method and catalyst for preparing styrene
US4748442A (en) * 1984-11-09 1988-05-31 Allaire Robert G Visual displaying
US4745407A (en) * 1985-10-30 1988-05-17 Sun Microsystems, Inc. Memory organization apparatus and method
DE69114825T2 (de) * 1990-12-21 1996-08-08 Sun Microsystems Inc Verfahren und Einrichtung zur Erhöhung der Verarbeitungsgeschwindigkeit eines Anzeigesystems mit Doppel-Pufferspeicher.

Also Published As

Publication number Publication date
DE69122226D1 (de) 1996-10-24
JPH06180685A (ja) 1994-06-28
EP0492939B1 (de) 1996-09-18
US5142276A (en) 1992-08-25
CA2058250A1 (en) 1992-06-22
KR970011222B1 (ko) 1997-07-08
KR920013133A (ko) 1992-07-28
EP0492939A3 (en) 1993-06-02
JP3309253B2 (ja) 2002-07-29
KR950010450B1 (ko) 1995-09-18
CA2058250C (en) 2003-02-04
EP0492939A2 (de) 1992-07-01

Similar Documents

Publication Publication Date Title
DE69122226D1 (de) Verfahren und Einrichtung zur Zugriffsanordnung eines VRAM zum beschleunigten Schreiben von vertikalen Linien auf einer Anzeige
DE69428447D1 (de) Datenanzeigegerät und verfahren zur anzeige von numerischen mustern eines datensignals auf einem bitorganisierten anzeigesystem
DE3856011D1 (de) Verfahren und Einrichtung zum Steuern eines kapazitiven Anzeigegeräts
DE69130123T2 (de) Anzeigegerät und Verfahren zum Betreiben eines solchen Geräts
DE68924389D1 (de) Verfahren und Einrichtung zur Anzeige einer Vielzahl von graphischen Bildern.
DE69130438T2 (de) Graphischer Computer und Verfahren zum Darstellen von Bewegung eines Multi-Gelenkobjekts
DE69218370D1 (de) Verfahren und Vorrichtung zur unterschiedlichen Anzeige von Fenstern auf einem Rechnerbildschirm
DE69325620T2 (de) System und Verfahren zum Lernen der Zeichensprache
DE69310064T2 (de) Verfahren und Vorrichtung zum Anbringen eines gebogenen elastischen Streifens auf eine bewegte Bahn
DE69224603T2 (de) Verfahren und Vorrichtung zur wirksamen Anzeige von Fenstern auf einem Rechnerbildschirm
DE59307295D1 (de) Verfahren und Vorrichtung zum Aufbringen eines Rundumetiketts auf einen Behälter
DE4393850T1 (de) Verfahren und Vorrichten zum Positionieren und Wiederbetreten eines oder mehrerer horizontaler Schächte unter Verwendung von Dorneinrichtungen
DE69124828D1 (de) Verfahren zum Betrieb eines graphischen Anzeigesystems mit Rechner
DE69416516D1 (de) Verfahren und gegenstand zum schutz eines eine flüssigkeit enthaltenden behälters
DE69025983D1 (de) Verfahren zum Steuern eines Anzeigegeräts
DE69429235T2 (de) Verfahren und Apparat zum Anzeigen von mit Text oder Sprache korrespondierenden Zeichensprache-Bildern
DE69332555D1 (de) Verfahren und Vorrichtung zur Anzeige von Zeichen
DE3884288D1 (de) Verfahren und Vorrichtung zum Auftragen eines elastischen Streifens auf ein fortlaufendes Gewebe.
DE69718721T2 (de) Verfahren und Vorrichtung zum Organisieren und zur Anzeige von langen Datenlisten in einem Arbeitsraum eines Rechneranzeigesystems
DE69330176D1 (de) Verfahren zur Anfertigung eines Hologramms und Verfahren zum Aufbau einer Darstellungsvorrichtung
DE69630846D1 (de) Verfahren und Vorrichtung zum Aufbringen von Bändern auf Gegenstände
DE69327888D1 (de) Verfahren und Gerät zum Drucken nach einer grafischen Sprache
DE68924466T2 (de) Verfahren zum Aufnehmen und Auswischen eines sichtbaren Bildes auf einer Karte.
DE69117848T2 (de) Verfahren und Einrichtung zum Steuern eines Anzeigegeräts
DE68925651T2 (de) Verfahren und vorrichtung zum auslöschen eines gebietes eines z-puffers

Legal Events

Date Code Title Description
8364 No opposition during term of opposition
8339 Ceased/non-payment of the annual fee