DE69329351T2 - Verfahren zum Bewerten von Halbleiterscheiben - Google Patents

Verfahren zum Bewerten von Halbleiterscheiben

Info

Publication number
DE69329351T2
DE69329351T2 DE69329351T DE69329351T DE69329351T2 DE 69329351 T2 DE69329351 T2 DE 69329351T2 DE 69329351 T DE69329351 T DE 69329351T DE 69329351 T DE69329351 T DE 69329351T DE 69329351 T2 DE69329351 T2 DE 69329351T2
Authority
DE
Germany
Prior art keywords
methods
semiconductor wafers
evaluating semiconductor
evaluating
wafers
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
DE69329351T
Other languages
English (en)
Other versions
DE69329351D1 (de
Inventor
Michel Morin
Jean Friedt
Yasuhide Nakai
Hidehisa Hashizume
Chiyo Fujihira
Masatake Hirose
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Air Liquide SA
LAir Liquide SA pour lEtude et lExploitation des Procedes Georges Claude
Kobe Steel Ltd
Original Assignee
Air Liquide SA
LAir Liquide SA pour lEtude et lExploitation des Procedes Georges Claude
Kobe Steel Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Air Liquide SA, LAir Liquide SA pour lEtude et lExploitation des Procedes Georges Claude, Kobe Steel Ltd filed Critical Air Liquide SA
Application granted granted Critical
Publication of DE69329351D1 publication Critical patent/DE69329351D1/de
Publication of DE69329351T2 publication Critical patent/DE69329351T2/de
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/26Testing of individual semiconductor devices
    • G01R31/2648Characterising semiconductor materials
DE69329351T 1992-02-03 1993-02-02 Verfahren zum Bewerten von Halbleiterscheiben Expired - Fee Related DE69329351T2 (de)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP4017649A JPH06151538A (ja) 1992-02-03 1992-02-03 半導体ウエハの評価方法及びその装置

Publications (2)

Publication Number Publication Date
DE69329351D1 DE69329351D1 (de) 2000-10-12
DE69329351T2 true DE69329351T2 (de) 2001-03-01

Family

ID=11949706

Family Applications (1)

Application Number Title Priority Date Filing Date
DE69329351T Expired - Fee Related DE69329351T2 (de) 1992-02-03 1993-02-02 Verfahren zum Bewerten von Halbleiterscheiben

Country Status (4)

Country Link
US (1) US5430386A (de)
EP (1) EP0555133B1 (de)
JP (1) JPH06151538A (de)
DE (1) DE69329351T2 (de)

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3670051B2 (ja) * 1995-06-06 2005-07-13 株式会社神戸製鋼所 半導体試料のキャリアのライフタイム測定方法及びその装置
US5847573A (en) * 1995-10-13 1998-12-08 Massachusetts Technological Laboratory, Inc. Method and apparatus for structure characterization of layered semiconductors
US6294919B1 (en) * 1998-03-27 2001-09-25 Infineon Technologies Ag Method for nondestructive measurement of dopant concentrations and profiles in the drift region of certain semiconductor devices
US6836139B2 (en) * 2002-10-22 2004-12-28 Solid State Measurments, Inc. Method and apparatus for determining defect and impurity concentration in semiconducting material of a semiconductor wafer
JP4416566B2 (ja) * 2004-04-26 2010-02-17 Sumco Techxiv株式会社 不純物金属濃度測定の方法
JP2007212341A (ja) * 2006-02-10 2007-08-23 Denso Corp 抵抗測定装置および抵抗測定方法
DE102006049683B3 (de) * 2006-10-13 2008-05-29 Q-Cells Ag Verfahren und Vorrichtung zum Charakterisieren von Wafern bei der Herstellung von Solarzellen
EP2037288B1 (de) * 2007-09-11 2011-06-22 S.O.I. TEC Silicon on Insulator Technologies Volumenlebensdauermessung
WO2011099191A1 (ja) * 2010-02-15 2011-08-18 国立大学法人東京農工大学 光誘起キャリアライフタイム測定方法、光入射効率測定方法、光誘起キャリアライフタイム測定装置、および光入射効率測定装置
US10386310B2 (en) 2014-08-29 2019-08-20 Aurora Solar Technologies (Canada) Inc. System for measuring levels of radiation reflecting from semiconductor material for use in measuring the dopant content thereof
CN106980078B (zh) * 2017-05-22 2023-08-18 山东辰宇稀有材料科技有限公司 一种少子寿命测试仪探头和少子寿命测试仪
US11940489B2 (en) * 2021-10-15 2024-03-26 Infineon Technologies Ag Semiconductor device having an optical device degradation sensor

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
HU196262B (en) * 1986-03-17 1988-10-28 Mta Mueszaki Fiz Kutato Inteze Method for testing electrically active impuritles in semiconductor materials and structures and measuring arrangement for implementing method
JP2889307B2 (ja) * 1990-03-26 1999-05-10 株式会社東芝 ▲iv▼族半導体のキャリアライフタイム測定法
US5020476A (en) * 1990-04-17 1991-06-04 Ds Research, Inc. Distributed source assembly
US5049816A (en) * 1990-05-31 1991-09-17 Texas Instruments Incorporated Semiconductor substrate minority carrier lifetime measurements
JP2702807B2 (ja) * 1990-08-09 1998-01-26 東芝セラミックス株式会社 半導体中の深い不純物準位の測定方法及びその装置

Also Published As

Publication number Publication date
EP0555133A1 (de) 1993-08-11
EP0555133B1 (de) 2000-09-06
DE69329351D1 (de) 2000-10-12
JPH06151538A (ja) 1994-05-31
US5430386A (en) 1995-07-04

Similar Documents

Publication Publication Date Title
DE69718142D1 (de) Verfahren zum ätzen von halbleiterscheiben
DE69308482D1 (de) Vorrichtung zum Polieren von Halbleiterscheiben
DE69205255T2 (de) Verfahren zum Aufspannen und Fixieren von Halbleiter-Plättchen.
DE69615603T2 (de) Vorrichtung und Verfahren zum Reinigen von Halbleiterplättchen
DE69301393D1 (de) Fassung zum testen von integrierten schaltkreisen
DE69607547T2 (de) Verfahren und Vorrichtung zum Polieren von Halbleiterscheiben
DE69736646D1 (de) Verfahren zum Zertrennen von Wafern in Einzelchips
DE69430457D1 (de) Verfahren zum teilweisen Sägen von intergrierter Schaltkreise
DE69415298D1 (de) Verfahren und einrichtung zum ätzen von halbleiterwarfern
DE59814043D1 (de) Verfahren zum anisotropen ätzen von silizium
DE69409347T2 (de) Verfahren zum Herstellen von Halbleitervorrichtungen
DE69509561D1 (de) Verfahren und Vorrichtung zum Abfasen von Halbleiterscheiben
DE59802824D1 (de) Verfahren und Vorrichtung zum Polieren von Halbleiterscheiben
DE69308361D1 (de) Halbleiteranordnung und Verfahren zum Zusammensetzen derselben
DE59506147D1 (de) Verfahren zum Reinigen von Halbleiterscheiben
ATA165897A (de) Verfahren zum planarisieren von halbleitersubstraten
DE69009259D1 (de) Verfahren zum Zusammensetzen von Halbleiteranordnungen.
DE69117891T2 (de) Verfahren zum Montieren von Halbleiterelementen
DE69329351T2 (de) Verfahren zum Bewerten von Halbleiterscheiben
DE59805067D1 (de) Verfahren zum Ätzen von Halbleiterscheiben
DE69306782T2 (de) Verfahren zum verbinden von perfluorelastomeren
DE69513474D1 (de) Verfahren zur Auswertung von Siliziumscheiben
DE69017949D1 (de) Verfahren zum Herstellen von Halbleiteranordnungen.
DE69613438T2 (de) Verfahren zum Herstellen In-haltiger III/V-Halbleitereinrichtungen
DE69326920T2 (de) Verfahren zum prüfen von artikeln

Legal Events

Date Code Title Description
8364 No opposition during term of opposition
8339 Ceased/non-payment of the annual fee