DE69619623T2 - Integrierte primär- und sekundärbussteuereinheit mit einer reduzierten pinanzahl - Google Patents

Integrierte primär- und sekundärbussteuereinheit mit einer reduzierten pinanzahl

Info

Publication number
DE69619623T2
DE69619623T2 DE69619623T DE69619623T DE69619623T2 DE 69619623 T2 DE69619623 T2 DE 69619623T2 DE 69619623 T DE69619623 T DE 69619623T DE 69619623 T DE69619623 T DE 69619623T DE 69619623 T2 DE69619623 T2 DE 69619623T2
Authority
DE
Germany
Prior art keywords
control unit
bus control
pin number
secondary bus
reduced pin
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
DE69619623T
Other languages
English (en)
Other versions
DE69619623D1 (de
Inventor
Scott Weinmann
Vincent Miller
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
National Semiconductor Corp
Original Assignee
National Semiconductor Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by National Semiconductor Corp filed Critical National Semiconductor Corp
Application granted granted Critical
Publication of DE69619623D1 publication Critical patent/DE69619623D1/de
Publication of DE69619623T2 publication Critical patent/DE69619623T2/de
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4004Coupling between buses
    • G06F13/4027Coupling between buses using bus bridges
DE69619623T 1995-05-26 1996-05-23 Integrierte primär- und sekundärbussteuereinheit mit einer reduzierten pinanzahl Expired - Lifetime DE69619623T2 (de)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US45142095A 1995-05-26 1995-05-26
PCT/US1996/007629 WO1996038773A2 (en) 1995-05-26 1996-05-23 Integrated primary bus and secondary bus controller with reduced pin count

Publications (2)

Publication Number Publication Date
DE69619623D1 DE69619623D1 (de) 2002-04-11
DE69619623T2 true DE69619623T2 (de) 2002-11-07

Family

ID=23792130

Family Applications (1)

Application Number Title Priority Date Filing Date
DE69619623T Expired - Lifetime DE69619623T2 (de) 1995-05-26 1996-05-23 Integrierte primär- und sekundärbussteuereinheit mit einer reduzierten pinanzahl

Country Status (5)

Country Link
US (1) US5790884A (de)
EP (1) EP0775347B1 (de)
KR (1) KR100365169B1 (de)
DE (1) DE69619623T2 (de)
WO (1) WO1996038773A2 (de)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2976850B2 (ja) * 1995-07-13 1999-11-10 日本電気株式会社 データ処理装置
US6044412A (en) * 1997-10-21 2000-03-28 Vlsi Technology, Inc. Integrated circuit pin sharing method and apparatus for diverse memory devices by multiplexing subsets of pins in accordance with operation modes
JP2001022680A (ja) * 1999-07-06 2001-01-26 Seiko Epson Corp コンピュータ周辺機器
US6519670B1 (en) * 2000-02-04 2003-02-11 Koninklijke Philips Electronics N.V. Method and system for optimizing a host bus that directly interfaces to a 16-bit PCMCIA host bus adapter
US7725665B2 (en) * 2004-06-30 2010-05-25 Renesas Technology Corp. Data processor
TWI270815B (en) * 2004-11-10 2007-01-11 Mediatek Inc Pin sharing system
US9201790B2 (en) * 2007-10-09 2015-12-01 Seagate Technology Llc System and method of matching data rates
US11399234B2 (en) 2011-12-23 2022-07-26 Shenzhen Shokz Co., Ltd. Bone conduction speaker and compound vibration device thereof
US10380060B2 (en) 2016-06-17 2019-08-13 Etron Technology, Inc. Low-pincount high-bandwidth memory and memory bus

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3902162A (en) * 1972-11-24 1975-08-26 Honeywell Inf Systems Data communication system incorporating programmable front end processor having multiple peripheral units
US4263650B1 (en) * 1974-10-30 1994-11-29 Motorola Inc Digital data processing system with interface adaptor having programmable monitorable control register therein
US4257095A (en) * 1978-06-30 1981-03-17 Intel Corporation System bus arbitration, circuitry and methodology
US4245307A (en) * 1979-09-14 1981-01-13 Formation, Inc. Controller for data processing system
US4815034A (en) * 1981-03-18 1989-03-21 Mackey Timothy I Dynamic memory address system for I/O devices
US5131081A (en) * 1989-03-23 1992-07-14 North American Philips Corp., Signetics Div. System having a host independent input/output processor for controlling data transfer between a memory and a plurality of i/o controllers
US5204953A (en) * 1989-08-04 1993-04-20 Intel Corporation One clock address pipelining in segmentation unit
JPH03224366A (ja) * 1990-01-30 1991-10-03 Canon Inc スチルビデオカメラの制御装置
US5259006A (en) * 1990-04-18 1993-11-02 Quickturn Systems, Incorporated Method for substantially eliminating hold time violations in implementing high speed logic circuits or the like
US5189319A (en) * 1991-10-10 1993-02-23 Intel Corporation Power reducing buffer/latch circuit
US5254888A (en) * 1992-03-27 1993-10-19 Picopower Technology Inc. Switchable clock circuit for microprocessors to thereby save power
US5404473A (en) * 1994-03-01 1995-04-04 Intel Corporation Apparatus and method for handling string operations in a pipelined processor

Also Published As

Publication number Publication date
EP0775347B1 (de) 2002-03-06
KR100365169B1 (ko) 2003-05-16
US5790884A (en) 1998-08-04
EP0775347A3 (de) 1997-08-13
WO1996038773A3 (en) 1997-03-13
WO1996038773A2 (en) 1996-12-05
EP0775347A2 (de) 1997-05-28
KR970705084A (ko) 1997-09-06
DE69619623D1 (de) 2002-04-11

Similar Documents

Publication Publication Date Title
DE69535954D1 (de) Biegevorrichtung mit einer Steuereinrichtung
DE69408854D1 (de) Verbesserung an einer trägen sicherung
DE19781995T1 (de) Prozessor mit einer Wiederhol-Architektur
DE69434819D1 (de) Einsetzen einer prothese
DE69629383D1 (de) Superskalarer mikroprozessor mit risc86 befehlssatz
DE69307775T2 (de) In einer Karosserieöffnung montierter Steckverbinder
DE69515387T2 (de) Verriegelungseinrichtung mit einer Riegelfunktion
DE69534919D1 (de) Leistungsbauteil in MOS-Technologie mit einer einzelnen kritischen Grösse
DE69528176T2 (de) Trocar mit einer mehrzahl von zugängen
DE69621197T2 (de) Peripheriegerätsteuerungssystem mit einer Mehrheit von Objekten
BR9801524A (pt) Prendedor possuindo roscas primárias e secundárias
DE59813789D1 (de) Röntgeneinrichtung mit einer Primärblendenanordnung
DE69611855T2 (de) Fahrgast-Bedienungseinheit mit einer Sicherheits-Steuerungsvorrichtung
DE69619623T2 (de) Integrierte primär- und sekundärbussteuereinheit mit einer reduzierten pinanzahl
DE69825560D1 (de) Intelligentes netzwerk mit einer verteilten dienststeuerungsfunktion
DE69610088D1 (de) Luftreifen mit einer in umfangsrichtung orientierten elementen enthaltende verstärkungslage
DE69826757D1 (de) Behälter mit einer Klappe
DE59509477D1 (de) Schaltungsanordnung mit einer zusammengesetzten Übertragungsfunktion
DE69815907D1 (de) Zünder mit einer Sprengwand
DE29506688U1 (de) Schalter mit einer Schaltbrücke
DE69517264T2 (de) Steuerung einer kapazitiven Last
DE59500773D1 (de) Drehstellbares Bauelement mit einer Rasteinrichtung
DE59604803D1 (de) Transformator mit aufgeteilter primärwicklung in einer sperrwandler-versorgungsschaltung
DE29504520U1 (de) Heizvorrichtung mit einer Verkleidung sowie Verkleidung für eine Heizvorrichtung
FR2733566B1 (fr) Vanne 2, 3 et 4 voies a autorite adaptable

Legal Events

Date Code Title Description
8364 No opposition during term of opposition