DE69722309T2 - Flachschirmadressierungsverfahren mit bildelementvorladung, steuereinrichtung zur durchführung des verfahrens und anwendung in grossbildschirmen - Google Patents

Flachschirmadressierungsverfahren mit bildelementvorladung, steuereinrichtung zur durchführung des verfahrens und anwendung in grossbildschirmen Download PDF

Info

Publication number
DE69722309T2
DE69722309T2 DE69722309T DE69722309T DE69722309T2 DE 69722309 T2 DE69722309 T2 DE 69722309T2 DE 69722309 T DE69722309 T DE 69722309T DE 69722309 T DE69722309 T DE 69722309T DE 69722309 T2 DE69722309 T2 DE 69722309T2
Authority
DE
Germany
Prior art keywords
voltage
transistors
ven
lines
precharge
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
DE69722309T
Other languages
English (en)
Other versions
DE69722309D1 (de
Inventor
François Maurice
Eric Sanson
Bruno Mourey
Hugues Lebrun
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Thales Avionics LCD SA
Original Assignee
Thales Avionics LCD SA
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Thales Avionics LCD SA filed Critical Thales Avionics LCD SA
Application granted granted Critical
Publication of DE69722309D1 publication Critical patent/DE69722309D1/de
Publication of DE69722309T2 publication Critical patent/DE69722309T2/de
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0205Simultaneous scanning of several lines in flat panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0248Precharge or discharge of column electrodes before or after applying exact column voltages
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0251Precharge or discharge of pixel before applying new pixel voltage
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0297Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0204Compensation of DC component across the pixels in flat panels

Description

  • Die vorliegende Erfindung betrifft ein Verfahren zum Adressieren eines Flachbildschirms, insbesondere eines Flüssigkristallbildschirms, der eine Vorladung der Bildelemente verwendet. Die vorliegende Erfindung betrifft außerdem eine Schaltung zur Steuerung der Spalten eines solchen Bildschirms, die das Ausführen des Verfahrens ermöglicht, sowie die Anwendung des Verfahrens auf Bildschirme mit großen Abmessungen.
  • Direktsicht- oder Projektions-Flüssigkristallbildschirme sind im allgemeinen aus Zeilen (Auswahlleitungen) und Spalten (Datenleitungen) gebildet, an deren Schnittpunkten sich Bildelementelektroden befinden, die über Transistoren mit diesen Leitungen verbunden sind. Die Gates dieser Transistoren bilden die Auswahlleitungen und werden durch die peripheren Steuerschaltungen gesteuert, die allgemein "Treiber" ("driver" im Englischen) genannt werden und die die Leitungen abtasten und die Transistoren jeder Leitung durchschalten, indem sie über die Datenleitungen, die mit den anderen peripheren Steuerschaltungen verbunden sind, das Laden der Elektroden der Bildelemente und das Verändern der optischen Eigenschaften des zwischen diesen Elektroden und der Gegenelektrode (oder Referenzelektrode) eingeschlossenen Flüssigkristalls und somit das Bilden von Bildern auf dem Bildschirm ermöglichen.
  • 1 zeigt das elektrische Ersatzschaltbild eines Flachbildschirm-Bildelements, das über die Zeilen- und Spaltensteuerschaltungen adressiert wird. Die Elektrode und die Gegenelektrode, die den Flüssigkristall umspannen, bilden eine Kapazität 1, deren (meistens durch Videodaten gebildete) Ladung durch die Spalte 2 über den Transistor 3, der durch die Auswahlleitung 4 gesteuert wird, übertragen wird. 2 zeigt ihrerseits die Funktions-Zeitdiagramme dieses Bildelements, wobei Vs das durch die Auswahlleitung einer Bildelementreihe adressierte Signal ist, Vc das auf einer ausgewählten Bildelementreihe abgetastete Videosignal ist und Vp die effektive Ladung eines dieser Bildelemente ist. Theore tisch muß am Ende eines Abtastimpulses die Bildelementspannung Vp an den Anschlüssen des Flüssigkristalls gleich der Spaltenspannung Vc, d. h. ±V, sein.
  • Das Problem dieser Art von Adressierung ist, daß die Spannung Vp in der Praxis von der Ladespannung Vc der Spalte verschieden ist. Tatsächlich besitzt jeder Transistor 3, wenn er im durchgeschalteten Zustand ist, einen von null verschiedenen Widerstand Ron, so daß die Ladung des Bildelements eine exponentielle Kennlinie (wie sie in 2 gezeigt ist) mit einer Zeitkonstanten, die nicht null, sondern gleich dem Produkt Ron × C ist, wobei C der Wert der Kapazität 1 des Bildelements ist, aufweist. Wenn die Ladezeit verstrichen ist, ist der Konvergenzrestfehler gleich Ven+ im positiven Teilbild (negativer Wert) oder Ven– im negativen Teilbild (positiver Wert), die sich von den Werten ±V der Ladespannung Vc unterscheiden.
  • Daraus resultiert ein mittlerer quadratischer Fehler bezüglich der Spannung, die den Flüssigkristall orientiert, in der Größenordnung von (Ven+ – Ven–)/2. Nun verlangen die elektrooptischen Spezifikationen für einen nematischen 90°-Schraubenlinieneffekt einen Maximalwert für diesen Fehler in der Größenordnung von 5 bis 10 mV. Das Produkt RC (Widerstand mal Kapazität) muß somit typisch 7 bis 8 mal kleiner als die Adressierungszeit sein, um einen Konvergenzgrad zu erreichen, der mit einer Qualitätsanwendung vereinbar ist. Daraus ergeben sich Grenzen bezüglich der Anzahl von adressierbaren Leitungen sowie bezüglich der Größe der Bildelemente. In diesem Fall muß R verkleinert werden, was bedeutet, daß der Transistor vergrößert werden muß. Dies ist jenseits eines Verhältnisses zwischen Breite und Länge des Kanals, das einige Einheiten übersteigt, nicht realistisch. Zum anderen wird dann, wenn der an die Auswahlleitung angelegte Impuls Vs auf Tiefpegel geht (siehe 2), die Störkopplung zwischen der Leitung und dem Bildelement, falls die Breite des Transistors einen bestimmten Wert überschreitet, zu stark.
  • Eine andere bekannte Lösung ist in 3 gezeigt. In diesem Fall wird ein Bildschirm 5, der aus Bildelementen 6 gebildet ist, durch eine Zeilensteuerschaltung 7 und eine Spaltensteuerschaltung 8 adressiert, die aus durch ein Schiebere gister gesteuerten Abtasteinrichtungen gebildet ist. Die Ladung einer Abtasteinrichtung entspricht der verteilten Kapazität der gesteuerten Spalte 9. Diese Spalte muß während eine sehr kurzen Zeit geladen werden, wobei die oben angeführten Konvergenzprobleme durch die Tatsache, daß die Ladezeit nur ein Bruchteil der Zeit, während der eine Zeile 9 adressiert wird, ist, verschlimmert sind. Tatsächlich muß während dieser Zeilenzeit das Video über alle Spalten des Bildschirms nacheinander abgetastet werden. Aus diesem Grund erforderte die Herstellung von Bildschirmen mit integrierten Treibern bis heute die Verwendung von Halbleitern mit hoher Beweglichkeit wie etwa das einkristalline oder das polykristalline Silicium.
  • Um die obengenannten Nachteile zu beseitigen und die Verwendung von aus Silicium hergestellten Dünnschichttransistoren zu ermöglichen, wird insbesondere in der Anmeldung PCT/FR94/16428 vorgeschlagen, eine Vorladung der Bildelemente mit einer Spannung unterhalb der Nutzspannung zu verwirklichen. Die Verwendung einer solchen Spannung besitzt eine bestimmte Anzahl von Nachteilen. Sie löst insbesondere nicht das Problem der Konvergenz.
  • Die vorliegende Erfindung schlägt ein neuartiges Adressierungsverfahren vor, das das Beseitigen der obenerwähnten Nachteile ermöglicht.
  • Folglich hat die vorliegende Erfindung ein Verfahren zum Adressieren eines Flachbildschirms, der aus Zeilen und Spalten gebildet ist, an deren Schnittpunkten sich Bildelemente befinden, zum Gegenstand, das dadurch gekennzeichnet ist, daß an das ausgewählte Bildelement während einer Zeitspanne tr am Anfang jeder Abtastung des auf dem Schirm anzuzeigenden Videosignals eine Spannung (Vr) angelegt wird, die über dem Bereich der Nutzspannung (V) liegt, und dann während einer Zeitspanne ts die Nutzspannung abgetastet wird.
  • Vorzugsweise ist die Vorladungsspannung (Vr) so gewählt, daß Ven+ = Ven– ist, wobei Ven+ und Ven– den Restfehler eines positiven bzw. eines negativen Teilbildes repräsentieren. In diesem Fall wird die Vorladungsspannung durch die folgenden Formeln erhalten:
    Figure 00040001
    wobei Vg die Spannung am Gate des Transistors während der Abtastung ist und Vt seine Schwellenspannung ist.
  • Die Bedingung Ven+ = Ven– lautet:
    Figure 00040002
    woraus folgt:
  • Figure 00040003
  • Die vorliegende Erfindung hat außerdem eine Schaltung zur Steuerung von Spalten eines Flachbildschirms des Typs, der Abtasteinrichtungen umfaßt, die durch die Ausgänge eines Schieberegisters gesteuert werden, zum Gegenstand, die dadurch gekennzeichnet ist, daß jede Abtasteinrichtung durch drei Transistoren des MIS-Typs gebildet sind, die parallelgeschaltet sind, derart, daß ihre erste Elektrode mit dem Videosignal verbunden ist und ihre zweite Elektrode mit der gesteuerten Spalte verbunden ist, wobei das Gate des ersten Transistors an einen der Ausgänge des Schieberegisters angeschlossen ist und die Gates des zweiten und des dritten Transistors an zwei Taktgeber angeschlossen sind, die so gewählt sind, daß einer der zwei Transistoren für die Ausführung der Vorladung geradzahliger Zeilen und der andere für die Vorladung ungeradzahliger Zeilen aktiviert wird.
  • Gemäß einem weiteren Merkmal der Erfindung ist die Spannung der Taktgeber, die an den zweiten und an den dritten Transistor angelegt wird, in der Weise gewählt, daß, wenn einer der Transistoren nicht für die Vorladung verwendet wird, er an seinem Gate eine negative Spannung empfängt, die bei einer späteren Rückkehr dieser Spannung auf null den Ausgleich der kapazitiven Kopplungen ermöglicht.
  • Vorzugsweise sind die drei Transistoren gleich und als Dünnschicht- oder TFT-Transistoren verwirklicht. Diese Lösung ermöglicht den Ausgleich der kapazitiven Kopplungen, die stark sind, weil die zur Verwirklichung der Abtasteinrichtungen verwendeten Transistoren groß sind. Sie ermöglicht zudem, den "Stress" oder die Ermüdung auf die drei Transistoren, die die gleiche Größe besitzen, gleich zu verteilen, was die Lebensdauer der Transistoren erhöht.
  • Die vorliegende Erfindung betrifft außerdem die Anwendung des obigen Adressierungsverfahrens auf Bildschirme großer Abmessung.
  • Die vorliegende Erfindung hat folglich ein Verfahren zum Adressieren eines Flachbildschirms mit Zeilen und Spalten, an deren Schnittpunkten sich Bildelemente befinden, bei dem X Zeilensteuerschaltungen jeweils mit Y Zeilen verbunden sind, zum Gegenstand, das dadurch gekennzeichnet ist, daß während einer Zeitspanne tr die Vorladung der Bildelemente, die sich auf den Zeilen befinden, die mit der ersten Zeilensteuerschaltung verbunden sind, auf eine Spannung (Vr), die über dem Bereich der Nutzspannung (V) liegt, erfolgt und dann nacheinander die Y Zeilen abgetastet werden und daß die obige Operation für die X – 1 verbleibenden Steuerschaltungen erneut begonnen wird.
  • Die vorliegende Erfindung hat außerdem ein Verfahren zum Adressieren eines Flachbildschirms mit Zeilen und Spalten, an deren Schnittpunkten sich Bildelemente befinden, bei dem X Zeilensteuerschaltungen jeweils mit Y Zeilen verbunden sind, zum Gegenstand, das dadurch gekennzeichnet ist, daß die erste Zeile jeder der X Zeilensteuerschaltungen auf eine Spannung (Vr), die über dem Bereich der Nutzspannung (V) liegt, vorgeladen wird und diese Zeile der X Zeilensteuerschaltungen dann nacheinander abgetastet wird und daß die obige Operation für die Y – 1 weiteren Zeilen jeder der X Zeilensteuerschaltungen erneut begonnen wird.
  • Die vorliegende Erfindung wird verständlicher und zusätzliche Vorteile werden deutlich, beim Lesen der folgenden Beschreibung, die durch die folgenden Figuren veranschaulicht ist:
  • 1, bereits beschrieben, zeigt das Ersatzschaltbild eines Bildelements eines Flüssigkristallbildschirms,
  • 2, bereits beschrieben, zeigt die Zeitdiagramme des Betriebs des Bildelements von 1,
  • 3, bereits beschrieben, zeigt einen herkömmlichen Aufbau eines Bildschirms, der durch Zeilen- und Spaltensteuerschaltungen gesteuert wird,
  • 4 zeigt ein Verfahren zum Adressieren eines Flüssigkristallbildschirms gemäß der vorliegenden Erfindung,
  • 5 zeigt eine Ausführungsform einer herkömmlichen Spaltensteuerschaltung, die das Adressierungsverfahren gemäß der Erfindung umsetzt,
  • 6 zeigt das Zeitdiagramm einer Spaltensteuerschaltung gemäß 5,
  • 7 zeigt eine bevorzugte Ausführungsform einer Spaltensteuerschaltung, die das Verfahren gemäß der vorliegenden Erfindung umsetzt,
  • 8 zeigt das Zeitdiagamm des Betriebs der Spaltensteuerschaltung von 7 und
  • 9 zeigt schematisch einen Teil eines Flachbildschirms mit großen Abmessungen, der mit Zeilen- und Spaltensteuerschaltungen verbunden ist, die das Verfahren der vorliegenden Erfindung anwenden.
  • Wie in 4 gezeigt ist, wird während einer Zeit tr des Rücksetzens auf null (oder "Reset"-Zeit) an der Ladung eine Spannung Vr abgetastet, die über der Nutzspannung liegt, und während der Zeit ts die Nutzspannung (die zwischen +V und –V liegt) abgetastet. Da versucht wird, die Nutzspannung (zwischen +V und –V) von einem gößeren Spannungswert ausgehend zu erreichen, besitzt der Konvergenzrestfehler stets das gleiche Vorzeichen und ist gleich (Ven+ – Ven–)/2, was den mittleren quadratischen Fehler bezüglich der Spannung minimal macht.
  • Falls die Bildelementtransistoren aus amorphem Silicium (a-Si) hergestellt sind und eine Schellenspannung von einigen Volt besitzen, ist ein solche Vorladungsspannung vorhanden, daß die Konvergenzfehler Ven+ und Ven– zur Erreichung der zwei Extremwerte des Nutzspannungsbereichs (+V, –V) gleich sind (Ven+ = –Ven–). Der mittlere quadratische Fehler bezüglich der Spannung ist dann null. Diese Spannung Vr kann erhalten werden, indem die folgende Formel angewandt wird:
    Figure 00070001
    wobei Vg die Spannung am Gate des Transistors während der Abtastung ist und Vt seine Schwellenspannung ist.
  • Die Bedingung Ven+ = Ven– lautet:
    Figure 00080001
    woraus folgt:
  • Figure 00080002
  • 5 zeigt ein Ausführungsbeispiel einer Spaltensteuerschaltung eines Bildschinns, die die Umsetzung des erfindungsgemäßen Verfahrens ermöglicht. Diese Steuerschaltung ist aus Transistoren gebildet, die aus amorphem Silicium hergestellt sind. Diese Steuerschaltung 11 ist vorzugsweise aus mehreren parallel arbeitenden Videoeingängen gebildet, um die Demultiplexierungsfrequenz entsprechend herabzusetzen. In dem absichtlich vereinfachten Beispiel von 5 besitzt die Spaltensteuerschaltung fünf Videoeingänge DB1 bis DB5 und sechs Demultiplexierungssignale DW1 bis DW6, was ein Laden von dreißig Spalten 12 ermöglicht. Jede Spalte 12 wird durch einen einzigen Transistor 13 gesteuert, der nacheinander für die Vorladung zum Erreichen der Spannung Vr während der Zeit tr und für die Konvergenz zu dem zweckmäßigen Wert der Videospannung dient.
  • 6 zeigt das Zeitdiagramm des Betriebs des Bildschirms von 5 während seiner Verwendung gemäß dem Verfahren der Erfindung. Während der Zeit tr wird an alle Spalten über die Signale DW1 bis DW6 eine Spannung Vr ange legt, die über der Nutzspannung liegt. Anschließend werden die Eingänge DW1 bis DW6 nacheinander, wie dies durch DW1 bis DW6 wiedergegeben ist, für jedes Signal DB1 bis DB5, bei dem die Nutzspannung während ts abgetastet wird, ausgewählt.
  • 7 zeigt eine bevorzugte Ausführung einer Spaltensteuerschaltung, die die vorliegende Erfindung umsetzt. In diesem Fall ist jede Abtasteinrichtung durch drei Transistoren 16, 17 und 18 gebildet, die vorzugsweise gleich und parallelgeschaltet sind. Wie in 7 deutlich gezeigt ist, empfangen die ersten Elektroden oder Drains der drei Transistor 16, 17 und 18 das Eingangsvideosignal 14, während ihre zweite Elektrode oder Source die zu steuernde Spalte 15 lädt. Zum anderen ist das Gate des Transistors 16 mit dem Ausgang eines Schieberegisters verbunden und empfängt ein Demultiplexierungssignal 19, während die Gates 20 und 21 der beiden anderen Transistoren 17 und 18 an zwei Taktgeber angeschlossen sind, die weiter unten näher beschrieben werden. Die Verwendung der drei Transistoren ermöglicht den Ausgleich der bei einem einzigen großen Transistor starken kapazitiven Kopplungen und die Verteilung der Belastung auf die Transistoren, was die Lebensdauer verlängert.
  • 8 zeigt das Zeitdiagramm einer Zeilensteuerschaltung des Typs der in 7 gezeigt ist. Die Zahlenwerte sind nur beispielhalber angegeben. Tatsächlich sind die an die Transistoren 17 und 18 angelegten Taktsignale derart, daß einer der Transistoren das Vorladen der ungeradzahligen Zeilen ausführt, während der andere das Vorladen der geradzahligen Zeilen ausführt. Wenn ferner einer der Transistoren, beispielsweise der Transistor 17, am Gate 20 während einer Zeit tr einen Vorladungsimpuls empfängt, empfängt der andere Transistor 18 an seinem Gate 21 einen negativen Impuls von beispielsweise –22 V bis zum Ende der Zeilenzeit, so daß die Zeile mit Ablauf der Zeilenzeit die Kopplung des Konvergenztransistors dank eines positiven Impulses an der Steuerelektrode 21 kompensieren kann. Das Gate des Transistor 16 empfängt dann einen Impuls der Dauer Ts, um so die Konvergenz zu verwirklichen. Das Vorladen erfordert nahezu zweimal mehr Zeit (2 μs) als das Konvergieren (0,9 μs), so daß das zyklische Arbeitsverhältnis der drei Transistoren gleich ist, was die Belastung angemessen verteilt.
  • Im Fall eines Bildschirms mit einer sehr großen Anzahl von Zeilen oder einer sehr großen Anzahl von Elementar-Bildelementen ist der Transistor unterdimensioniert, um zu verhindern, daß zu große Kopplungskapazitäten erhalten werden. Das Grundschema kann von dem Typ sein, der in 1 gezeigt ist. Um den Betrieb eines solchen Bildschirms, bei dem entweder der Transistor zu klein ist, um das Bildelement in herkömmlicher Weise korrekt zu laden, oder die Anzahl von Zeilen so hoch ist, daß nur sehr wenig Zeit, um diese zu laden, verfügbar ist, kann auch eine Funktionsschema mit einer Vorladung des Typs von 4 verwendet werden.
  • In diesem Fall wird vorzugsweise mit Zeilenpaketen gearbeitet. Wie in 9 gezeigt ist, die einen Bildschirm betrifft, dessen Spaltensteuerschaltung mit der Schaltung von 5 übereinstimmt und bei der die Zeilen in Gruppen von fünf Zeilen zusammengefaßt sind, wovon jede durch ein Zeilenregister R1, R2, R3 ... für Pakete von fünf Zeilen gesteuert wird, wird somit zuerst ein gleichzeitiges Vorladen auf den Zeilen L1 bis L5 durchgeführt, wobei dieselben Zeilen L1 bis L5 anschließend nacheinander abgetastet werden. Anschließend wird ein gleichzeitiges Vorladen der Zeilen L6 bis L10 durchgeführt usw. Diese Betriebsart ist mit den gewöhnlichen Steuerschaltungen (Steuerung von fünf Leitungen auf einmal) nicht vereinbar. Es wird folglich eine besondere Elektronik benötigt.
  • Außerdem können, wenn der Bildschirm beispielsweise fünf Zeilensteuerschaltungen wie etwa R1, R2, R3, ... für sechshundert Zeilen verwendet, diese fünf Steuerschaltungen gleichzeitig geladen werden und kann die häufig vorhandene Funktion "output enable" verwendet werden, um nacheinander das gleichzeitige Vorladen für fünf Zeilen wie etwa die durch diese fünf Schaltungen R1, R2, R3, ... gesteuerten fünf ersten Zeilen L1, L6, L11 in der Ausführungsform von 9 und danach das aufeinanderfolgende Adressieren dieser fünf Zeilen auszuführen. Jedoch erfordert diese Lösung einen Teilbildspeicher, um das Videobild speichern und somit wiederherstellen zu können.
  • In allen Fällen wird das Vorladen unter Verwendung einer Spannung Vr, die über der Nutzspannung V+/V– liegt, ausgeführt.
  • Die vorliegende Erfindung ist insbesondere auf Flüssigkristall-Flachbildschirme, die durch eine aktive Dünnschichttransistor-Matrix (AMLCD) gesteuert wird, und allgemein auf jede Anwendung, die eine Abtasteinrichtung erfordert, deren relative Genauigkeit wichtiger als die absolute Genauigkeit ist, anwendbar.

Claims (8)

  1. Verfahren zum Adressieren eines Flachbildschirms, der aus Zeilen und Spalten gebildet ist, an deren Schnittpunkten sich Bildelemente befinden, bei dem an das ausgewählte Bildelement während einer Zeitspanne tr am Anfang jeder Abtastung des auf dem Schirm anzuzeigenden Videosignals eine Vorladungsspannung (Vr) angelegt wird und dann während einer Zeitspanne ts eine Nutzspannung abgetastet wird, dadurch gekennzeichnet, daß die Vorladungsspannung (Vr) über dem Bereich der Nutzspannung (V) liegt.
  2. Verfahren nach Anspruch 1, dadurch gekennzeichnet, daß die Vorladungsspannung (Vr), die so gewählt ist, daß Ven+ = Ven– ist, wobei Ven+ und Ven– den Restfehler eines positiven bzw. eines negativen Videobildes repräsentieren, durch die folgende Formel erhalten wird:
    Figure 00120001
    wobei Vg die Spannung am Gate des Transistors während der Abtastung ist, Vt seine Schwellenspannung ist und die Bedingung Ven+ = Ven– lautet:
    Figure 00120002
    woraus folgt:
    Figure 00130001
  3. Schaltung zur Steuerung von Spalten eines Flachbildschirms des Typs, der Abtasteinrichtungen umfaßt, die durch die Ausgänge eines Schieberegisters gesteuert werden, wobei die Schaltung die Ausführung des Verfahrens nach einem der Ansprüche 1 bis 2 ermöglicht und in der jede Abtasteinrichtung durch drei Transistoren (16, 17, 18) des MIS-Typs gebildet sind, die parallelgeschaltet sind, derart, daß ihre erste Elektrode mit dem Videosignal (14) verbunden ist und ihre zweite Elektrode mit der gesteuerten Spalte (15) verbunden ist, wobei das Gate (19) des ersten Transistors an einen der Ausgänge des Schieberegisters angeschlossen ist und die Gates (20, 21) des zweiten und des dritten Transistors an zwei Taktgeber angeschlossen sind, die so gewählt sind, daß einer der zwei Transistoren für die Ausführung der Vorladung geradzahliger Teilbilder und der andere für die Vorladung ungeradzahliger Teilbilder aktiviert wird.
  4. Schaltung nach Anspruch 3, bei der die Spannung der Taktgeber, die an den zweiten und an den dritten Transistor angelegt wird, in der Weise gewählt ist, daß, wenn einer der Transistoren nicht für die Vorladung verwendet wird, er an seinem Gate eine negative Spannung empfängt, die beim späteren Anstieg seiner Gate-Spannung den Ausgleich der kapazitiven Kopplungen ermöglicht.
  5. Schaltung nach einem der Ansprüche 3 und 4, bei der die drei Transistoren gleich sind.
  6. Schaltung nach einem der Ansprüche 3 bis 5, bei der die drei Transistoren als Dünnschichttransistoren verwirklicht sind.
  7. Verfahren zum Adressieren eines Flachbildschirms nach Anspruch 1, bei dem X Zeilensteuerschaltungen jeweils mit Y Zeilen verbunden sind, dadurch gekennzeichnet, daß während einer Zeitspanne tr die Vorladung der Bildelemente, die sich auf den Zeilen befinden, die mit der ersten Zeilensteuerschaltung verbunden sind, auf eine Spannung (Vr), die über dem Bereich der Nutzspannung (V) liegt, erfolgt und dann nacheinander die Y Zeilen abgetastet werden und daß die obige Operation für die X – 1 verbleibenden Steuerschaltungen erneut begonnen wird.
  8. Verfahren zum Adressieren eines Flachbildschirms nach Anspruch 1, bei dem die X Zeilensteuerschaltungen mit jeweils Y Zeilen verbunden sind, dadurch gekennzeichnet, daß die erste Zeile jeder der X Zeilensteuerschaltungen auf eine Spannung (Vr), die über dem Bereich der Nutzspannung (V) liegt, vorgeladen wird und diese Zeile der X Zeilensteuerschaltungen nacheinander abgetastet wird und daß die obige Operation für die Y – 1 weiteren Zeilen erneut begonnen wird.
DE69722309T 1996-01-11 1997-01-09 Flachschirmadressierungsverfahren mit bildelementvorladung, steuereinrichtung zur durchführung des verfahrens und anwendung in grossbildschirmen Expired - Lifetime DE69722309T2 (de)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
FR9600259A FR2743658B1 (fr) 1996-01-11 1996-01-11 Procede d'adressage d'un ecran plat utilisant une precharge des pixels circuit de commande permettant la mise en oeuvre du procede et son application aux ecrans de grandes dimensions
FR9600259 1996-01-11
PCT/FR1997/000039 WO1997025706A1 (fr) 1996-01-11 1997-01-09 Procede d'adressage d'un ecran plat utilisant une precharge des pixels, circuit de commande permettant la mise en oeuvre du procede et son application aux ecrans de grandes dimensions

Publications (2)

Publication Number Publication Date
DE69722309D1 DE69722309D1 (de) 2003-07-03
DE69722309T2 true DE69722309T2 (de) 2004-04-08

Family

ID=9488036

Family Applications (1)

Application Number Title Priority Date Filing Date
DE69722309T Expired - Lifetime DE69722309T2 (de) 1996-01-11 1997-01-09 Flachschirmadressierungsverfahren mit bildelementvorladung, steuereinrichtung zur durchführung des verfahrens und anwendung in grossbildschirmen

Country Status (7)

Country Link
US (1) US6359608B1 (de)
EP (1) EP0815552B1 (de)
JP (1) JP4547047B2 (de)
KR (1) KR100445675B1 (de)
DE (1) DE69722309T2 (de)
FR (1) FR2743658B1 (de)
WO (1) WO1997025706A1 (de)

Families Citing this family (46)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2776107A1 (fr) 1998-03-10 1999-09-17 Thomson Lcd Procede d'affichage de donnees sur un afficheur matriciel
KR100295679B1 (ko) * 1999-03-30 2001-07-12 김영환 티에프티 엘씨디 칼럼 구동 장치 및 그 구동 방법
TW567363B (en) 1999-05-14 2003-12-21 Seiko Epson Corp Method for driving electrooptical device, drive circuit, electrooptical device, and electronic device
JP3570362B2 (ja) * 1999-12-10 2004-09-29 セイコーエプソン株式会社 電気光学装置の駆動方法、画像処理回路、電気光学装置および電子機器
KR20010077740A (ko) * 2000-02-08 2001-08-20 박종섭 디스플레이 패널의 전력 절감회로
FR2805650B1 (fr) * 2000-02-25 2005-08-05 Thomson Lcd Procede de compensation d'un circuit capacitif perturbe et application aux ecrans de visualisation matriciels
JP2001282141A (ja) * 2000-03-31 2001-10-12 Sony Corp 光子操作装置
GB0014074D0 (en) * 2000-06-10 2000-08-02 Koninkl Philips Electronics Nv Active matrix array devices
JP3723747B2 (ja) * 2000-06-16 2005-12-07 松下電器産業株式会社 表示装置およびその駆動方法
KR100685942B1 (ko) * 2000-08-30 2007-02-23 엘지.필립스 엘시디 주식회사 액정표시장치 및 그 구동방법
JP4330059B2 (ja) 2000-11-10 2009-09-09 カシオ計算機株式会社 液晶表示装置及びその駆動制御方法
US6850218B2 (en) * 2000-12-18 2005-02-01 Brillian Corporation Frame prewriting in a liquid crystal display
KR100365500B1 (ko) * 2000-12-20 2002-12-18 엘지.필립스 엘시디 주식회사 도트 인버젼 방식의 액정 패널 구동 방법 및 그 장치
JP3639830B2 (ja) * 2001-02-05 2005-04-20 インターナショナル・ビジネス・マシーンズ・コーポレーション 液晶表示装置
US20030085856A1 (en) * 2001-11-02 2003-05-08 Klein Terence R System and method for minimizing image degradation in LCD microdisplays
JP4007239B2 (ja) * 2003-04-08 2007-11-14 ソニー株式会社 表示装置
US20050044186A1 (en) * 2003-06-13 2005-02-24 Petrisor Gregory C. Remote interface optical network
KR100578911B1 (ko) * 2003-11-26 2006-05-11 삼성에스디아이 주식회사 전류 역다중화 장치 및 이를 이용한 전류 기입형 표시 장치
KR100578914B1 (ko) * 2003-11-27 2006-05-11 삼성에스디아이 주식회사 역다중화기를 이용한 표시 장치
KR100578913B1 (ko) * 2003-11-27 2006-05-11 삼성에스디아이 주식회사 역다중화기를 이용한 표시 장치 및 그 구동 방법
KR100589381B1 (ko) * 2003-11-27 2006-06-14 삼성에스디아이 주식회사 역다중화기를 이용한 표시 장치 및 그 구동 방법
JP2005195810A (ja) * 2004-01-06 2005-07-21 Nec Electronics Corp 容量性負荷駆動回路、及び表示パネル駆動回路
CN100410995C (zh) * 2004-01-17 2008-08-13 奇美电子股份有限公司 非对称式液晶屏幕驱动方法
JP4480442B2 (ja) * 2004-03-31 2010-06-16 Nec液晶テクノロジー株式会社 液晶表示装置の製造方法
JP4285314B2 (ja) * 2004-04-22 2009-06-24 セイコーエプソン株式会社 電気光学装置
KR100600350B1 (ko) * 2004-05-15 2006-07-14 삼성에스디아이 주식회사 역다중화 및 이를 구비한 유기 전계발광 표시 장치
KR100622217B1 (ko) * 2004-05-25 2006-09-08 삼성에스디아이 주식회사 유기 전계발광 표시장치 및 역다중화부
FR2873227B1 (fr) * 2004-07-13 2006-09-15 Thales Sa Afficheur matriciel
WO2006038187A1 (en) * 2004-10-06 2006-04-13 Koninklijke Philips Electronics N.V. Arbitrary addressable row decoder with start/stop resetting of pixels
KR100685817B1 (ko) * 2005-02-18 2007-02-22 삼성에스디아이 주식회사 필드순차방식 액정표시장치
FR2889615B1 (fr) * 2005-08-02 2008-06-06 Thales Sa Matrice active pour un dispositif d'affichage a cristal liquide
FR2889763B1 (fr) * 2005-08-12 2007-09-21 Thales Sa Afficheur matriciel a affichage sequentiel des couleurs et procede d'adressage
CN101268640B (zh) * 2005-09-19 2015-05-20 路美克斯公司 光纤到座的飞行中娱乐系统
FR2894369B1 (fr) * 2005-12-07 2008-07-18 Thales Sa Procede d'adressage ameliore pour un afficheur matriciel a cristaux liquides
FR2894370B1 (fr) 2005-12-07 2008-06-06 Thales Sa Afficheur matriciel sequentiel couleur a cristaux liquides
FR2900492B1 (fr) 2006-04-28 2008-10-31 Thales Sa Ecran electroluminescent organique
US8184974B2 (en) * 2006-09-11 2012-05-22 Lumexis Corporation Fiber-to-the-seat (FTTS) fiber distribution system
FR2913818B1 (fr) * 2007-03-16 2009-04-17 Thales Sa Matrice active d'un ecran electroluminescent organique
TWI334126B (en) * 2007-07-17 2010-12-01 Au Optronics Corp Voltage adjusting circuit, method, and display apparatus having the same
FR2934919B1 (fr) * 2008-08-08 2012-08-17 Thales Sa Registre a decalage a transistors a effet de champ.
RU2550537C2 (ru) 2009-08-06 2015-05-10 Люмексис Корпорейшн Последовательно-сетевая полетная развлекательная система с передачей сигнала по оптоволокну к сиденьям
US20110162015A1 (en) * 2009-10-05 2011-06-30 Lumexis Corp Inflight communication system
US8424045B2 (en) * 2009-08-14 2013-04-16 Lumexis Corporation Video display unit docking assembly for fiber-to-the-screen inflight entertainment system
US8416698B2 (en) 2009-08-20 2013-04-09 Lumexis Corporation Serial networking fiber optic inflight entertainment system network configuration
JP5664034B2 (ja) 2010-09-03 2015-02-04 セイコーエプソン株式会社 電気光学装置および電子機器
KR102061595B1 (ko) * 2013-05-28 2020-01-03 삼성디스플레이 주식회사 액정표시장치 및 그 구동방법

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2962338B2 (ja) * 1992-03-18 1999-10-12 日本電気株式会社 液晶表示装置の駆動方法を実現するデータ出力回路
US5426447A (en) * 1992-11-04 1995-06-20 Yuen Foong Yu H.K. Co., Ltd. Data driving circuit for LCD display
US5510807A (en) * 1993-01-05 1996-04-23 Yuen Foong Yu H.K. Co., Ltd. Data driver circuit and associated method for use with scanned LCD video display
DE69411223T2 (de) * 1993-04-30 1999-02-18 Ibm Verfahren und Vorrichtung zum Eliminieren des Übersprechens in einer Flüssigkristall-Anzeigeeinrichtung mit aktiver Matrix
JPH06337400A (ja) * 1993-05-31 1994-12-06 Sharp Corp マトリクス型表示装置及び駆動方法
JP3482683B2 (ja) * 1994-04-22 2003-12-22 ソニー株式会社 アクティブマトリクス表示装置及びその駆動方法
JP3451717B2 (ja) * 1994-04-22 2003-09-29 ソニー株式会社 アクティブマトリクス表示装置及びその駆動方法
JPH07319429A (ja) * 1994-05-30 1995-12-08 Matsushita Electric Ind Co Ltd 液晶画像表示装置の駆動方法および液晶画像表示装置
JP3424387B2 (ja) * 1995-04-11 2003-07-07 ソニー株式会社 アクティブマトリクス表示装置
JP3110980B2 (ja) * 1995-07-18 2000-11-20 インターナショナル・ビジネス・マシーンズ・コーポレ−ション 液晶表示装置の駆動装置及び方法

Also Published As

Publication number Publication date
KR19980702958A (ko) 1998-09-05
EP0815552A1 (de) 1998-01-07
JP4547047B2 (ja) 2010-09-22
EP0815552B1 (de) 2003-05-28
WO1997025706A1 (fr) 1997-07-17
DE69722309D1 (de) 2003-07-03
US6359608B1 (en) 2002-03-19
JPH11502325A (ja) 1999-02-23
FR2743658B1 (fr) 1998-02-13
KR100445675B1 (ko) 2004-12-08
FR2743658A1 (fr) 1997-07-18

Similar Documents

Publication Publication Date Title
DE69722309T2 (de) Flachschirmadressierungsverfahren mit bildelementvorladung, steuereinrichtung zur durchführung des verfahrens und anwendung in grossbildschirmen
DE69432947T2 (de) Signalverstärkerschaltung und Bildanzeigevorrichtung die einen Signalverstärkerschaltung verwendet
DE69626713T2 (de) Anzeigevorrichtung mit aktiver Matrix
DE69723501T2 (de) Anzeigevorrichtung mit aktiver Matrix
DE3346271C2 (de)
DE3311928C2 (de)
DE19540146B4 (de) Flüssigkristallanzeige vom aktiven Matrixtyp mit Treibern für Multimedia-Anwendungen und Ansteuerverfahren dafür
EP0417578B1 (de) Ansteuerschaltung für eine Flüssigkristallanzeige
DE69534092T2 (de) Anzeigeeinrichtung mit aktiver Matrix und Steuerverfahren dafür
DE3519794C2 (de)
DE10025252B4 (de) Verfahren und System zum Ansteuern von Datenleitungen und eine das Verfahren und System verwendende Flüssigkristallanzeigevorrichtung
DE4307177C2 (de) Schaltungsanordnung als Teil eines Schieberegisters zur Ansteuerung von ketten- oder matrixförmig angeordneten Schaltelementen
DE102009031521B4 (de) Flüssigkristallanzeigevorrichtung und Ansteuerungsverfahren derselben
DE3101987A1 (de) Anzeigeeinrichtung mit einem anzeigeteil
DE3709086C2 (de)
DE3221972A1 (de) Matrixfoermige fluessigkristall-anzeigeeinrichtung
DE102015121159A1 (de) Liquid Crystal Display Panel And Display Device
DE3902834A1 (de) Schaltungsanordnung zum betreiben einer bildwiedergabematrix
DE3902832A1 (de) Schaltungsanordnung zum betreiben einer bildwiedergabematrix
DE10297529T5 (de) Anzeigevorrichtung
DE3641556C2 (de)
DE3526321A1 (de) Fluessigkristall-anzeigevorrichtung
DE3519793A1 (de) Treiberschaltung fuer matrixfoermige fluessigkristall-anzeigen
DE69628481T2 (de) Vorrichtung zur Verminderung von Signalstörungen für eine Flüssigkristallanzeige
DE102014112137A1 (de) Treiberschaltung, Anzeigepanel, Anzeigevorrichtung und Steuerverfahren

Legal Events

Date Code Title Description
8364 No opposition during term of opposition