DE69931653D1 - Verfahren und gerät zur wiederherstellung eines speichergerätekanals wenn ein niederspannungszustand verlassen wird - Google Patents

Verfahren und gerät zur wiederherstellung eines speichergerätekanals wenn ein niederspannungszustand verlassen wird

Info

Publication number
DE69931653D1
DE69931653D1 DE69931653T DE69931653T DE69931653D1 DE 69931653 D1 DE69931653 D1 DE 69931653D1 DE 69931653 T DE69931653 T DE 69931653T DE 69931653 T DE69931653 T DE 69931653T DE 69931653 D1 DE69931653 D1 DE 69931653D1
Authority
DE
Germany
Prior art keywords
recovering
low voltage
left out
voltage condition
memory device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
DE69931653T
Other languages
English (en)
Other versions
DE69931653T2 (de
Inventor
A Stevens
K Nizar
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Intel Corp
Original Assignee
Intel Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Intel Corp filed Critical Intel Corp
Application granted granted Critical
Publication of DE69931653D1 publication Critical patent/DE69931653D1/de
Publication of DE69931653T2 publication Critical patent/DE69931653T2/de
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/14Error detection or correction of the data by redundancy in operation
    • G06F11/1402Saving, restoring, recovering or retrying
    • G06F11/1415Saving, restoring, recovering or retrying at system level
    • G06F11/1441Resetting or repowering
DE69931653T 1998-11-03 1999-10-22 Verfahren und gerät zur wiederherstellung eines speichergerätekanals wenn ein niederspannungszustand verlassen wird Expired - Lifetime DE69931653T2 (de)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US09/186,049 US6230274B1 (en) 1998-11-03 1998-11-03 Method and apparatus for restoring a memory device channel when exiting a low power state
US186049 1998-11-03
PCT/US1999/024755 WO2000026753A1 (en) 1998-11-03 1999-10-22 A method and apparatus for restoring a memory device channel when exiting a low power state

Publications (2)

Publication Number Publication Date
DE69931653D1 true DE69931653D1 (de) 2006-07-06
DE69931653T2 DE69931653T2 (de) 2007-06-14

Family

ID=22683455

Family Applications (1)

Application Number Title Priority Date Filing Date
DE69931653T Expired - Lifetime DE69931653T2 (de) 1998-11-03 1999-10-22 Verfahren und gerät zur wiederherstellung eines speichergerätekanals wenn ein niederspannungszustand verlassen wird

Country Status (9)

Country Link
US (1) US6230274B1 (de)
EP (1) EP1127307B1 (de)
CN (1) CN1288530C (de)
AU (1) AU1221400A (de)
BR (1) BR9915827A (de)
DE (1) DE69931653T2 (de)
HK (1) HK1036862A1 (de)
TW (1) TW538342B (de)
WO (1) WO2000026753A1 (de)

Families Citing this family (36)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6389505B1 (en) * 1998-11-19 2002-05-14 International Business Machines Corporation Restore tracking system for DRAM
TW425506B (en) * 1999-06-11 2001-03-11 Via Tech Inc Voltage switching device for suspending to RAM mode
US6636943B1 (en) * 1999-07-30 2003-10-21 Hewlett-Packard Development Company, L.P. Method for detecting continuity modules in a direct Rambus DRAM subsystem
US6886105B2 (en) * 2000-02-14 2005-04-26 Intel Corporation Method and apparatus for resuming memory operations from a low latency wake-up low power state
US6633987B2 (en) * 2000-03-24 2003-10-14 Intel Corporation Method and apparatus to implement the ACPI(advanced configuration and power interface) C3 state in a RDRAM based system
US6691237B1 (en) * 2000-08-08 2004-02-10 Dell Products, L.P. Active memory pool management policies
US6535411B2 (en) 2000-12-27 2003-03-18 Intel Corporation Memory module and computer system comprising a memory module
US7058732B1 (en) * 2001-02-06 2006-06-06 Cypress Semiconductor Corporation Method and apparatus for automatic detection of a serial peripheral interface (SPI) device memory size
US7017052B2 (en) * 2001-11-16 2006-03-21 Lenovo Pte. Ltd. Method and system for reducing boot time for a computer
US7000133B2 (en) * 2002-03-22 2006-02-14 Intel Corporation Method and apparatus for controlling power states in a memory device utilizing state information
US7284136B2 (en) * 2003-01-23 2007-10-16 Intel Corporation Methods and apparatus for implementing a secure resume
DE102004032237A1 (de) * 2004-07-02 2006-01-26 Infineon Technologies Ag Konfiguration von Bauelementen bei einem Übergang von einem Niedrigleistungs-Betriebsmodus in einen Normalleistungs-Betriebsmodus
US7966511B2 (en) 2004-07-27 2011-06-21 Intel Corporation Power management coordination in multi-core processors
US7664970B2 (en) * 2005-12-30 2010-02-16 Intel Corporation Method and apparatus for a zero voltage processor sleep state
WO2006057049A1 (ja) 2004-11-26 2006-06-01 Kabushiki Kaisha Toshiba カードおよびホスト機器
CN100371858C (zh) * 2005-02-24 2008-02-27 英业达股份有限公司 一种存储器电源备援系统
CN101539771B (zh) * 2008-03-21 2012-09-19 鸿富锦精密工业(深圳)有限公司 主设备对从设备的自动定址系统
WO2010077787A1 (en) * 2009-01-05 2010-07-08 Marvell World Trade Ltd. Method and system for hibernation or suspend using a non-volatile-memory device
US8117428B2 (en) * 2009-06-04 2012-02-14 Texas Instruments Incorporated Apparatus and method for automatically saving and restoring pad configuration registers implemented in a core power domain
JP5150591B2 (ja) 2009-09-24 2013-02-20 株式会社東芝 半導体装置及びホスト機器
JP5674919B2 (ja) * 2011-03-04 2015-02-25 ルネサスエレクトロニクス株式会社 電源瞬停による不揮発性メモリの誤動作を防止する半導体装置
US10042650B2 (en) * 2011-03-23 2018-08-07 Lenovo (Beijing) Co., Ltd. Computer startup method, startup apparatus, state transition method and state transition apparatus
IN2012DE00977A (de) * 2012-03-30 2015-09-11 Intel Corp
TWI459400B (zh) * 2012-04-17 2014-11-01 Phison Electronics Corp 記憶體儲存裝置、及其記憶體控制器與電源控制方法
US9424896B2 (en) * 2012-06-22 2016-08-23 Nxp B.V. Method and system for fast initialization of a memory unit
US9535483B2 (en) * 2012-12-19 2017-01-03 Intel Corporation Adaptively disabling and enabling sleep states for power and performance
JP6524618B2 (ja) * 2013-09-09 2019-06-05 株式会社リコー 電子機器、制御方法およびプログラム
TWI512623B (zh) * 2013-12-26 2015-12-11 Phison Electronics Corp 休眠模式啓動方法、記憶體控制電路單元及儲存裝置
US9785223B2 (en) * 2014-12-25 2017-10-10 Intel Corporation Power management in an uncore fabric
TWI569144B (zh) * 2015-02-02 2017-02-01 慧榮科技股份有限公司 資料儲存裝置及其斷電事件判斷方法
DE102015226837A1 (de) * 2015-12-30 2017-07-06 Dialog Semiconductor B.V. Initialisierung von Speicher in einem Computersystem
EP3206208B1 (de) * 2016-02-15 2021-01-20 Wipro Limited System und verfahren zur speicherinitialisierung einer integrierten schaltung
US10452561B2 (en) 2016-08-08 2019-10-22 Raytheon Company Central processing unit architecture and methods for high availability systems
CN106951026B (zh) * 2017-03-06 2019-06-28 南京国电南自电网自动化有限公司 一种基于单时钟系统的夏令时实现方法
US11664062B2 (en) * 2020-07-24 2023-05-30 Advanced Micro Devices, Inc. Memory calibration system and method
US11417370B2 (en) 2020-08-12 2022-08-16 Taiwan Semiconductor Manufacturing Company, Ltd. Memory device

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4224506A (en) * 1978-03-24 1980-09-23 Pitney Bowes Inc. Electronic counter with non-volatile memory
US4236207A (en) * 1978-10-25 1980-11-25 Digital Equipment Corporation Memory initialization circuit
US4994934A (en) * 1989-12-01 1991-02-19 Abb Power T & D Company Inc. Microcomputer based reclosing relay
US5204964A (en) * 1990-10-05 1993-04-20 Bull Hn Information Systems Inc. Method and apparatus for resetting a memory upon power recovery
US5355490A (en) * 1991-06-14 1994-10-11 Toshiba America Information Systems, Inc. System and method for saving the state for advanced microprocessor operating modes
US5560023A (en) * 1994-09-07 1996-09-24 International Business Machines Corporation Automatic backup system for advanced power management
US5737748A (en) * 1995-03-15 1998-04-07 Texas Instruments Incorporated Microprocessor unit having a first level write-through cache memory and a smaller second-level write-back cache memory
US5757365A (en) * 1995-06-07 1998-05-26 Seiko Epson Corporation Power down mode for computer system

Also Published As

Publication number Publication date
DE69931653T2 (de) 2007-06-14
EP1127307B1 (de) 2006-05-31
HK1036862A1 (en) 2002-01-18
CN1332863A (zh) 2002-01-23
US6230274B1 (en) 2001-05-08
AU1221400A (en) 2000-05-22
TW538342B (en) 2003-06-21
WO2000026753A1 (en) 2000-05-11
EP1127307A4 (de) 2003-02-26
BR9915827A (pt) 2001-08-14
EP1127307A1 (de) 2001-08-29
CN1288530C (zh) 2006-12-06

Similar Documents

Publication Publication Date Title
DE69931653D1 (de) Verfahren und gerät zur wiederherstellung eines speichergerätekanals wenn ein niederspannungszustand verlassen wird
DE69937808D1 (de) Verfahren und vorrichtung zur konfiguration und initialisierung einer speichervorrichtung und eines speicherkanals
DE69527436T2 (de) Verfahren und einrichtung zur kanalschätzung
DE69534726D1 (de) Verfahren und Vorrichtung zur Kapillarentwässerung
DE69610569D1 (de) Vorrichtung und Verfahren zur Entnahme von Fäkalien
DE69721590D1 (de) Ein bereichsbasiertes seiten-table-walk-bit verwendendes verfahren sowie vorrichtung
DE69909504D1 (de) Verfahren und gerät zum extrahieren einer geschlossenen kartusche
DE69738775D1 (de) Verfahren und einrichtung zur leistungssteuerung i
DE69524677D1 (de) Gerät und Verfahren zur Bilderkennung
DE69731434D1 (de) Verfahren und Gerät zur Modifizierung eines Node-Linkdiagramms
DE69811350D1 (de) Verfahren und vorrichtung zum entfernen von rippen
DE69730705D1 (de) Vorrichtung und verfahren zur mustererkennung und zur adaption
DE19983582T1 (de) Entastungsvorrichtung und ein Verfahren für eine Entastungsvorrichtung
DE69729016D1 (de) Verfahren und Einrichtung zur Taktrückgewinnung
DE69726536D1 (de) Verfahren und Einrichtung zur Demodulation ohne Präambel
DE69529703D1 (de) Verfahren und Gerät zur Eingabe handgeschriebener Zeichen
DE59811702D1 (de) Verfahren und Vorrichtung zur Regeneration einer Schwefelfalle
DE69419515T2 (de) Verfahren und Einrichtung zur Tonwiederherstellung während Auslöschungen
DE69732681D1 (de) Flüssigkeitsausstossvorrichtung und Verfahren zur Wiederherstellung derselben
DE69711426D1 (de) Verfahren und vorrichtung zur initialisierung eines halbleiterspeichers
DE69724560D1 (de) Verfahren und vorrichtung für ein rheometer
DE69909319D1 (de) Vorrichtung und verfahren zur korrektur von kanalfehlern
DE69614992T2 (de) Verfahren und vorrichtung zur symboltaktrückgewinnung
DE69801728D1 (de) Gerät und Verfahren zur Teilung eines Signalisierungskanals
DE59803447D1 (de) Verfahren und einrichtung zur kanalschätzung

Legal Events

Date Code Title Description
8364 No opposition during term of opposition
8328 Change in the person/name/address of the agent

Representative=s name: HEYER, V., DIPL.-PHYS. DR.RER.NAT., PAT.-ANW., 806