WO2005013252A1 - 表示装置およびその駆動方法 - Google Patents

表示装置およびその駆動方法 Download PDF

Info

Publication number
WO2005013252A1
WO2005013252A1 PCT/JP2004/010377 JP2004010377W WO2005013252A1 WO 2005013252 A1 WO2005013252 A1 WO 2005013252A1 JP 2004010377 W JP2004010377 W JP 2004010377W WO 2005013252 A1 WO2005013252 A1 WO 2005013252A1
Authority
WO
WIPO (PCT)
Prior art keywords
pulse
clock pulse
sampling
clock
display device
Prior art date
Application number
PCT/JP2004/010377
Other languages
English (en)
French (fr)
Inventor
Hiroshi Kobayashi
Tamaki Harano
Original Assignee
Sony Corporation
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corporation filed Critical Sony Corporation
Priority to DE602004022830T priority Critical patent/DE602004022830D1/de
Priority to EP04747792A priority patent/EP1653436B1/en
Priority to KR1020067002302A priority patent/KR101051605B1/ko
Priority to US10/565,251 priority patent/US7304630B2/en
Publication of WO2005013252A1 publication Critical patent/WO2005013252A1/ja

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0297Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0209Crosstalk reduction, i.e. to reduce direct or indirect influences of signals directed to a certain pixel of the displayed image on other pixels of said image, inclusive of influences affecting pixels in different frames or fields or sub-images which constitute a same image, e.g. left and right images of a stereoscopic display

Definitions

  • the present invention relates to a display device and a method of driving the same, and more particularly to an active matrix type display device of a dot-sequential driving system and a method of driving the same.
  • a pixel array section in which pixels including electro-optical elements are arranged in a large number of rows and columns, in which a scanning line is wired for each row and a signal line is wired for each column with respect to the array of these pixels,
  • a dot sequential driving method is used. In this method, for example, a serially input analog video signal is sequentially sampled over one horizontal scanning period, and the sampled video signal is written to a corresponding signal line of a pixel array unit.
  • a video signal input by one system is limited to a limited horizontal effective period. It is difficult to secure a sufficient sampling period for sampling all the pixels sequentially. Therefore, in order to secure a sufficient sampling period, video signals are conventionally input in parallel in m systems (m is an integer of 2 or more), while m pixels (dots) in the horizontal direction are used in units. M sampling switches are provided, and m sampling switches are simultaneously driven by one sampling pulse, thereby sequentially writing data in units of m pixels. (See, for example, Japanese Patent Application Laid-Open No. 2003-66914 (especially, paragraph 001, FIG. 16)).
  • the projection-type liquid crystal display device uses a liquid crystal panel (liquid crystal light valve) as an optical switching element, and enlarges and projects an image on the liquid crystal light valve onto a screen by a projection optical system.
  • a liquid crystal panel liquid crystal light valve
  • an active matrix type liquid crystal display device used as a liquid crystal light valve uses a conventional graphic display standard of XGA (H: 1024 XV: 768).
  • XGA XGA
  • the number of simultaneous samplings, for example, m is set to be four times the number of simultaneous samplings of XGA, as with the number of pixels, and a 48-dot simultaneous sampling drive method is used.
  • FIG. 10 schematically shows the cause of the ghost when the black level peak included in the video signal is written into the N rows (N rows) of pixel rows.
  • the sampling pulse is not delayed in the initial stage, that is, before aging for stabilizing the operation by energizing, the black level of the video signal can be sampled accurately using N stages of sampling pulses. Therefore, no pre-ghost occurs.
  • the sampling pulse is delayed, and in some cases, the black level peak of the video signal may be partially sampled by the previous (N-1) drive pulse. . This results in a prior goal.
  • the threshold voltage Vth increases due to the hot carrier stress of the transistor interposed in the circuit system through which the sampling pulse passes, and as a result, the sampling pulse changes in the time axis. Front ghost occurs due to drifting upward and backward.
  • TFT ThinFilm Transistor: thin film transistor
  • FIG. 11 shows a phenomenon that occurs when a black level is written to a signal line and the potential fluctuation of the signal line jumps into the common line or the scanning line through the coupling.
  • the present invention has been made in view of the above-described problems, and has as its object to improve image quality defects due to delay or dull sampling pulses and signal lines even when the number of simultaneous samplings is large.
  • An object of the present invention is to provide a display device and a driving method thereof capable of suppressing image quality defects due to force coupling between a common line and a scanning line. Disclosure of the invention
  • a pixel array section in which pixels are arranged in a matrix and a signal line is wired for each vertical pixel column of the pixel array,
  • a clock generating means for generating a start pulse, a first clock pulse serving as a reference for horizontal scanning, and an n-phase (n is an integer of three or more phases) second clock pulse synchronized with the first clock pulse;
  • a transfer stage for sequentially transferring the horizontal set pulse in synchronization with the first clock pulse is connected in cascade, a shift register for sequentially outputting transfer pulses from each transfer stage, and a shift register for transferring the transfer pulse sequentially from each transfer stage.
  • a first switch group for sequentially generating a sampling pulse by extracting the second clock pulse in response to the transfer pulse sequentially output from the A second switch for sequentially sampling the video signal to be sampled in response to the sampling pulse generated in the first switch group and supplying the signal to each signal line of the pixel array unit And a group including a group of the first clock pulse and a pulse width of the first clock pulse.
  • the shift register sequentially transfers the horizontal start pulse in synchronization with the first clock pulse, sequentially outputs a transfer pulse from each transfer stage, and outputs the first transfer pulse. This is given to each switch in the switch group.
  • Each switch of the first group extracts a second clock pulse in response to a transfer pulse from the shift register.
  • the horizontal start pulse has a pulse width including a plurality of pulses of the first clock pulse
  • the pulse width of the transfer pulse for extracting the second clock pulse is widened corresponding to the pulse width of the horizontal start pulse. Therefore, the margin can be increased in the phase relationship between the second clock pulse and the transfer pulse extracting the second clock pulse.
  • the width of the extracted pulse is not reduced or the pulse width does not fluctuate under the influence of the delay.
  • the pulse is extracted with the pulse width of the second clock pulse, that is, with a constant pulse width.
  • the extracted clock pulse is supplied to each switch of the second switch group as a sampling pulse.
  • the horizontal start pulse has a pulse width including a plurality of pulses of the first clock pulse, and the margin of the phase relationship between the second clock pulse and the transfer pulse extracting the same is increased.
  • FIG. 1 is a block diagram schematically showing a basic configuration of a display device according to one embodiment of the present invention.
  • FIG. 2 is a block diagram showing a specific configuration example of a horizontal drive circuit.
  • Fig. 3 is a timing chart showing the timing relationship between the horizontal start pulse HST, the horizontal clock pulses HCK and HCKX, the four-phase clock pulses DCK1 to DCK4, the transfer pulses 1 to 6, and the sampling pulses SP1 to SP6. It is one.
  • FIG. 4 is a timing chart for explaining the operation in which no ghost occurs.
  • FIG. 5 is a timing chart for explaining an operation in which a ghost occurs.
  • FIG. 6 is a timing chart for explaining an operation in which vertical streaks do not occur.
  • FIG. 7 is a timing chart for explaining an operation in which a vertical streak occurs.
  • FIG. 8 is a timing chart for explaining the operation of the reference example.
  • FIG. 9 is a circuit diagram showing an example of a display device according to one embodiment of the present invention.
  • FIG. 10 is an explanatory diagram (part 1) of a problem in the conventional technology.
  • FIG. 11 is an explanatory diagram (part 2) of the problem of the conventional technology.
  • FIG. 1 is a block diagram schematically showing a basic configuration of a display device according to an embodiment of the present invention, specifically, an active matrix type display device of a dot-sequential drive system.
  • a display panel 10 includes a pixel array section 11, which is a basic component of the present display device, a vertical drive circuit 12 L, 12 RB, a horizontal drive circuit 13, and a sampling switch group 1. 4 and so on are integrated.
  • the vertical drive circuits 12L and 12R are arranged on both the left and right sides of the pixel array unit 11, but the vertical drive circuits may be arranged only on one side.
  • a precharge circuit 15 for performing precharging prior to writing of a video signal for the purpose of improving image quality as necessary is provided with the pixel array section 11 interposed therebetween. It is provided on the opposite side of the horizontal drive circuit 13.
  • the pixel array section 11 has a large number of pixels 16 arranged two-dimensionally in a matrix, and a signal line 17 is arranged for each column along the pixel arrangement direction with respect to the arrangement of the large number of pixels 16.
  • the scanning lines (gate lines) 18 are arranged for each row along the pixel arrangement direction.
  • the pixel array section 11 has a configuration in which each of the pixels 16 is arranged at a portion where the signal line 17 and the scanning line 18 arranged in a matrix form intersect.
  • the display device according to the present embodiment has, as an example, the number of pixels corresponding to the graphic display standard of QXGA (H: 248 XV: 15636).
  • the vertical drive circuits 12 L and 12 R are composed of shift registers in which, for example, cascaded register stages (transfer stages) for sequentially transmitting signals are connected to the output terminals of the respective register stages.
  • the horizontal drive circuit 13 operates based on various timing pulses generated by, for example, a timing generator (TG; timing generation circuit) 20 provided outside the display panel 10, and sequentially outputs sampling pulses. Then, each switch HSW of the switch group 14 is sequentially driven. Details of a specific configuration of the horizontal drive circuit 13 will be described later.
  • Each of the switches HSW of the sampling switch group 14 horizontally converts a video signal input from the outside of the display panel 10 through video lines 19A and 19B wired in at least two lines.
  • the vertical drive circuits 12L, 12R The video signal is written to each pixel 16 in the row selected by.
  • each switch HSW of the sampling switch group 14 is composed of a first set of sampling switches arranged at intervals and a second set of sampling switches arranged at a distance from each of the sampling switches belonging to the first set. Sampling switch.
  • each switch HSW of the sampling switch group 14 is divided into two sets, a first set and a second set. However, in some cases, the switches HSW may be divided into three or more sets.
  • the odd-numbered sampling switches are connected to the first video line 19A, and the even-numbered sampling switches are connected to the second video line 19B.
  • the display device has the number of pixels corresponding to the QXGA display standard, and the number of pixels is four times that of the XGA display standard.
  • the number of simultaneous samplings is set to four times, and a simultaneous sampling drive method of 24 dots + 24 dots, a total of 48 dots, is adopted.
  • the first system video line 19 A and the second system video line 19 B are each a set of 24 wirings, for a total of 48 video lines 19 A, 19 B
  • the video signal supplied via the is divided into two systems of 24 dots each, sampled simultaneously (24 dots + 24 dots simultaneous sampling), and written to each of the pixels 16 in a matrix. So that
  • the sampling switches HSW belonging to the odd group consist of 24 switches, and 24 24 switches supplied from 24 video lines 19A.
  • SIG1 to SIG24 are simultaneously sampled and supplied to each of the 24 signal lines 17.
  • the sampling switch HSW belonging to the even group also includes 24 switches, and is supplied from the 24 video lines 19B in parallel with the sampling operation of the sampling switch HSW belonging to the odd group.
  • 24 video signals SIG 25 to SIG 48 are sampled simultaneously and 24 signal lines 17 Supply to each.
  • FIG. 2 is a block diagram showing a specific configuration example of the horizontal drive circuit 13 shown in FIG.
  • Various timing pulses generated by a timing generator 20 provided outside the display panel 10 are appropriately supplied to the horizontal drive circuit 13.
  • the timing pulse of the energy sensor 20 includes a horizontal start pulse HST for instructing the start of horizontal scanning, horizontal clock pulses HCK and HCKX of opposite phases as a reference for horizontal scanning, and a horizontal clock as various timing pulses.
  • An n-phase (n is an integer of 3 or more) synchronized with the pulses HCK and HCKX, for example, four-phase clock pulses DCK1 to DCK4 are generated.
  • Figure 3 shows the evening relationship of the horizontal start pulse HST, the horizontal clock pulses HCK, HCKX, and the four-phase clock pulses DCK1 to DCK4.
  • the horizontal clock pulses HCK and HCKX are pulse signals having a duty ratio of 50%.
  • the horizontal start pulse HST has a pulse width including a plurality of horizontal clock pulses HCK, in this example, two pulses.
  • the four-phase clock pulses DCK1 to DCK4 have a period twice as long as the horizontal clock pulses HCK and HCKX, and have a wider pulse width than the horizontal clock pulses HCK and HCKX (for example, the horizontal clock pulse HCK). , 1.5 times the pulse width of HCKX) and 90 ° phase difference from each other.
  • the horizontal drive circuit 13 includes a shift register 21 and a sampling switch group 22.
  • the shift register 21 sets the horizontal start pulse H in synchronization with the horizontal clock pulses HCK and HCKX. Performs shift (transfer) operation of ST, and sequentially outputs transfer pulses 1, 2, 3, 4, 5, 6, ... from each register stage (SZR). Since the display device according to the present embodiment employs a 24 dot + 24 dot simultaneous sampling drive system, the period of the horizontal clock pulses HCK and HCKX is set to the 48 dot simultaneous sampling drive system.
  • the shift register 21 is set to double speed drive by setting it to half of the case where
  • the transfer pulses 1, 2, 3, 4, 5, 6,... Sequentially output from the shift register 21 are given to each sampling switch C KSW of the sampling switch group 22.
  • the sampling switches CKSW of the sampling switch group 2 and 2 consist of the first set of sampling switches arranged in three steps and the sampling switches belonging to the first group.
  • the first set of extraction switches receives clock pulse DCK2, the second set of extraction switches receives clock pulse DCK3, the third set of extraction switches receives clock pulse DCK4, and the fourth set of extraction switches.
  • the switches CKSW of the sampling switch group 22 receive the transfer pulses 1, 2, 3, 4, 5, 6,... Sequentially output from the shift register 21, and receive the transfer pulses 1, 2,.
  • an operation is performed in which clock pulses DCK 2, 3, 4, 1 are alternately extracted.
  • a pulse wider than the horizontal clock pulses HCK and HCKX is extracted.
  • the extracted pulse is supplied to each sampling switch HSW of the sampling switch group 14 as sampling pulses SP1, SP2, SP3, SP4, SP5, SP6, ....
  • the odd-numbered sampling pulses SP 1, SP 3, SP 5, Are given to the sampling switches HSW belonging to the even group (even stage), respectively.
  • sampling pulses SP1, SP2, SP3, SP4, SP5, SP6, ... sequentially output from the horizontal drive circuit 13 belong to the odd-numbered sampling switches HSW and the even-numbered sets. It is distributed alternately to the sampling switch HSW.
  • Four-phase clock pulse DCK 1, DCK 2, DCK 3, DCK 4, transfer pulse 1, 2, 3, 4, 5, 6 and sampling pulse S ⁇ ⁇ ⁇ 1, SP 2, SP 3, SP 4, SP 5, SP 5, SP Fig. 3 shows the timing relationship of No. 6.
  • sampling pulses SP1, S 12, S ⁇ 3, S ⁇ 4, S ⁇ 5, S ⁇ 6,... are alternately distributed to odd-numbered groups and even-numbered groups, and the horizontal clock pulses HCK, HCKX As shown in the timing chart of Fig. 3, by generating a wider pulse, the adjacent sampling pulses in the odd pulse train do not overlap with each other (non-overlap).
  • the sampling pulse adjacent in the even pulse train also has a non-overlapping waveform.
  • Ghost is an image defect that occurs when a video signal to be sampled on an adjacent signal line is mistakenly sampled on its own signal line due to a variation or delay in the output timing of the sampling pulse. is there.
  • it is effective to make the interval (non-overlap time) between adjacent sampling pulses as large as possible.
  • the non-overlap time is extended, the width of the sampling pulse is reduced accordingly.
  • the vertical streaks indicate that the sampling width of the sampling pulse fluctuates or fluctuates, so that the sampling of the video signal with respect to the signal line becomes insufficient or incomplete, and the display density between adjacent pixels in the pixel column is reduced. This is an image defect that occurs due to an error in the image.
  • the sampling period of each row is limited to one horizontal effective period, if the pulse width of the sampling pulse is set wider, the non-overlap time is shortened accordingly.
  • the video signal is divided into two systems, and sampling pulses are alternately distributed to odd and even pairs in accordance with the two signals, and the horizontal clock pulses HCK, By sampling as a pulse wider than HCKX, sampling pulses are overlapped between adjacent stages, and odd-numbered stages and even-numbered stages are non-overlapping. Since the HSW can be driven, ghost can be prevented from occurring.
  • the operation of the present invention for preventing the occurrence of ghost will be described in more detail with reference to FIG. As an example, consider the case where a black line is written to the pixels of the odd-numbered stage (odd-numbered pixel column) 3, and the video signal has a waveform as shown in the figure.
  • the sampling pulses of the odd-numbered stages 3 are generated.
  • the sampling pulse changes in phase with time, and aging (energization stabilizes operation) as shown in the figure. Operation).
  • the sampling timing for the video signal is shifted, but the sampling pulse of the odd-numbered stage 3 can sample the peak of the video signal unless there is an extreme delay.
  • one black line is displayed in the pixel column corresponding to the odd-numbered stage 3 of the pixel array unit 11.
  • the video signal supplied to the even-numbered stage does not include a black line in the even-numbered stage pixel, and therefore does not include a peak and has a flat waveform corresponding to the background color (white in this example). It has become.
  • This flat video signal is sampled sequentially by the sampling pulses of the even-numbered stages 2 and 4.
  • the sampling pulse of the even-numbered stage 2 changes due to aging delay, but no ghost occurs because the video signal does not include any peak corresponding to the black line.
  • the sampling pulse at the even stage 2 is delayed due to aging, as shown in Fig. 5.
  • the driving method that overlaps sampling pulses with each other makes it possible to start writing the signal line potential of the own stage before the previous stage holds, so that the vertical stripes must be removed. Can be.
  • the adjacent signal lines 17-n, 17-1 n + 1 Due to the coupling capacitance in the above, the potential held in the previous stage is pulled up by the own stage, so that a vertical streak is generated.
  • the horizontal start pulse HST has a pulse width including a plurality of (two in this example) pulses of the horizontal clock pulse HCK, and is extracted by the extraction switch group 22.
  • the clock pulse DCK By setting the clock pulse DCK to three or more phases (four phases in this example), the pulse width of the transfer pulse from which the clock pulse DCK is extracted becomes wider corresponding to the pulse width of the horizontal short pulse HS.
  • the pulse width of the clock pulse DCK to be used is wider than the pulse width of the horizontal clock pulse HCK or HCKX, increase the margin ⁇ 1, 2 in the phase relationship between the clock pulse DCK and the transfer pulse extracting the clock pulse. be able to. As a result, the video signal can be reliably sampled without being affected by the phase shift of the clock pulse DCK.
  • the sampling pulse has a large pulse width i, a desired potential can be reliably written to the signal line 17, and since the pulse width is always constant, vertical streaks can be suppressed more reliably.
  • Fig. 8 shows the timing relationship when the horizontal start pulse HST has a pulse width including one horizontal clock pulse HC and the clock pulse DCK has two phases as a reference example.
  • the pulse width of the transfer pulse for extracting the clock pulse DCK is narrow corresponding to the pulse width of the horizontal start pulse HS, the margin of the phase relationship between the clock pulse DCK to be extracted and the transfer pulse to be extracted is not sufficient. Very few I have to be.
  • the clock pulse DC ⁇ will be out of the transfer pulse width when the clock pulse DCK has a phase shift larger than the margin ⁇ .
  • the pulse width of the sampling pulse becomes narrower than the pulse width of the clock pulse DC ⁇ , and the pulse width fluctuates depending on the phase shift amount.In extreme cases, adjacent sampling pulses are combined with the next sampling pulse. The result is a double pulse.
  • a desired potential cannot be written to the signal line 17 due to a narrow pulse width of the sampling pulse, a vertical streak occurs due to a variation in the pulse width, and the sampling pulse is a double pulse. As a result, normal images cannot be displayed.
  • the video signal conforms to the QXGA display standard, and the video signal is divided into two systems of 24 dots each and sampled at the same time. Simultaneous sampling of 24 dots + 24 dots
  • the present invention is not limited to the application to the QXG II display standard, and is not divided into two systems but is simultaneously sampled by one system (for QXGA, 48 Simultaneous dot sampling is also possible.
  • the pulse width of the clock pulse DCK needs to be narrower than the pulse widths of the horizontal clock pulses HCK and HCKX. '
  • FIG. 9 is a circuit diagram showing a specific example of the display device according to the above embodiment. In the figure, the same reference numerals are given to the same parts as in FIG. Is shown.
  • the display device is an active matrix type liquid crystal display device of a dot-sequential drive system using a liquid crystal cell as a display element (electro-optical element) of the pixel 16.
  • a display element electro-optical element
  • the display panel 10 shown in FIG. 1 has two transparent insulating substrates, for example, a glass substrate, one of which is a TFT substrate on which a TFT serving as a pixel transistor is disposed, and the other is a glass substrate.
  • each of the four rows and four columns of pixels 16 arranged in a matrix form a thin film transistor TFT as a pixel transistor, and a liquid crystal cell having a pixel electrode connected to a drain electrode of the thin film transistor TFT. It consists of LC and a storage capacitor C s with one electrode connected to the drain electrode of the thin film transistor TFT.
  • the liquid crystal cell LC means a liquid crystal capacitance generated between a pixel electrode and a counter electrode formed to face the pixel electrode.
  • signal lines 17-1 to 17-4 are wired along the pixel array direction for each column, and scanning lines 18 _ 1 to 13-8 are arranged for each row. Are arranged along the pixel arrangement direction.
  • the source electrode (or drain electrode) of the thin film transistor TFT is connected to the corresponding signal line 17 — :! To 1 7 to 4 respectively.
  • the gate electrodes of the thin film transistors TFT are connected to scanning lines 18-1 to 18-4, respectively.
  • the opposite electrode of the liquid crystal cell LC and the other electrode of the storage capacitor C s are shared between the pixels. Connected to common line 23. A predetermined DC voltage is given to the common line 23 as a common voltage Vcom.
  • the pixels 16 are arranged in a matrix, and the signal lines 17 — 1 to 17 — 4 are wired for each column to these pixels 16, and the scanning lines 18 — 1 to 18 — 4 is wired for each row to form a pixel array section 11.
  • both ends of the scanning lines 18-1 to 18-4 constitute vertical driving circuits 12L and 12R arranged on the left and right sides of the pixel array section 11, for example. It is connected to the output terminal of each register stage of the shift register.
  • the driving circuits around the pixel array unit 11, that is, the vertical driving circuits 12 L and 12 R, the horizontal driving circuit 1 The configurations of 3 and the sampling switch group 14 and the like are basically the same as those of the display device according to the embodiment shown in FIGS. 1 and 2. Therefore, also in the liquid crystal display device according to the present example, the same operation and effect as in the case of the display device according to the above-described embodiment can be obtained.
  • a video signal of 24 dots is used. Simultaneous sampling by dividing into 24 systems + 24 dots + 24 dots Simultaneous sampling drive method enables the signal lines 17 and common lines 23 and the signal lines 17 and scanning lines 18 The amount of the video signal on a certain signal line jumping into the common line 23 or the scanning line 18 due to the coupling, and the fluctuation in the potential of the common line 23 or the scanning line 18 due to the jumping can be almost halved. Iku and window belt It is also possible to obtain the function and effect that the occurrence of the phenomenon can be suppressed. Industrial applicability
  • the dot-sequential driving type active matrix type liquid crystal display device is suitable for use as a liquid crystal light valve in, for example, a projection type liquid crystal display device (liquid crystal projector device).

Abstract

 同時サンプリングが多くなっても、サンプリングパルスの遅延やなまりに起因する画質不良や、信号線−コモン線・走査線間のカップリングによる画質不良を抑制できる表示装置およびその駆動方法である。水平スタートパルスHSTに水平クロックパルスHCK,HCKXの例えば2つのパルスを含むパルス幅を持たせるとともに、クロックパルスDCKを4相とし、この4相のクロックパルスDCK1~4とこれを抜き取る転送パルスとの間の位相関係のマージンα1,α2を大きくとることにより、クロックパルスDCK1~4に遅延や波形のなまりが生じたとしても、その影響を受けることなく、当該クロックパルスDCK1~4と同じ一定のパルス幅のサンプリングパルスSP1~SP6を生成できるようにする。

Description

明細 表示装置およびその駆動方法 技術分野
本発明は、 表示装置およびその駆動方法に関し、 特に点順次駆 動方式のアクティ ブマ ト リクス型表示装置およびその駆動方法 に関する。 背景技術
電気光学素子を含む画素が多数の行列状に配置され、 これら画 素の配列に対して行ごとに走査ラインが、 列ごとに信号ライ ンが 配線されてなる画素アレイ部と、 この画素アレイ部の各画素を行 単位で選択する垂直駆動回路と、 この垂直駆動回路によって選択 された行の各画素に映像信号を書き込む水平駆動回路とを有す るアクティブマトリクス型表示装置において、 点順次駆動方式は 例えばシリ アル入力されるアナログ映像信号を 1水平走査期間 に亘つて順次サンプリ ングし、 このサンプリ ングした映像信号を 画素アレイ部の対応する信号線に書き込む方式のものである。
この点順次駆動方式のアクティ ブマ ト リ クス型表示装置では、 高精細化に伴って特に水平方向の画素数が増えると、 1系統で入 力される映像信号を、 限られた水平有効期間内で全画素について 順番にサンプリ ングするためのサンプリ ング期間を十分に確保 することが難しくなる。 そこで、 サンプリ ング期間を十分に確保 するために、 従来から、 映像信号を m系統 (mは 2以上の整数) で並列に入力する一方、 水平方向の m個の画素 (ドッ ト) を単位 として m個のサンプリ ングスィ ツチを設け、 1つのサンプリ ング パルスで m個のサンプリ ングスィ ツチを同時に駆動することに よって m画素単位で順次書き込みを行う mドッ ト同時サンプリ ング駆動方式が採られている (例えば、 特開 2 0 0 3 - 6 6 9 1 4号公報 (特に、 段落 0 0 1 1、 図 1 6 ) 参照)。
ところで、 画像表示装置の高画質化 · 高精細化が進むにつれ、 例えば投射型液晶表示装置(液晶プロジェクタ装置)においても、 3 0 0万画素クラスの <3 &八 ( H (水平) : 2 0 4 8 X V (垂 直) : 1 5 3 6 ) のグラフィ ック表示規格の要求が高まってきて いる。
投射型液晶表示装置は、 液晶パネル (液晶ライ 卜バルブ) を光 スイッチング素子として利用し、 液晶ライ トバルブ上の画像を投 射光学系によってスクリーン上に拡大投影する表示装置である。
この投射型液晶表示装置において、 液晶ライ トバルブとして用 いられるアクティ ブマトリクス型液晶表示装置では、 これまでの グラフィ ック表示規格である X G A ( H : 1 0 2 4 X V : 7 6 8 ) の場合、 1 2 ドッ ト同時サンプリ ング駆動方式 (m = 1 2 ) を採 用していたが、 Q X G A表示規格の場合は画素数が X G A表示規 格の 4倍になるため、 同時サンプリ ング数 mについてもさらに多 くせざるを得なくなる。 一般的には、 同時サンプリ ング数 mを例 えば画素数と同じく X G Aの同時サンプリ ング数の 4倍に設定 し、 4 8 ドッ ト同時サンプリ ング駆動方式を採用することになる しかしながら、 同時サンプリ ング数 mが多くなると、 映像信号 をサンプリ ングして信号線に書き込む水平スィ ッチを駆動する サンプリ ングパルスの トランジェントの抵抗 ·容量負荷によるな まりが悪化するという課題がある。 このサンプリ ングパルスの遅 延ゃなまりはゴース トの発生の要因となる。 ここで、 ゴ一ス トの 発生原因について説明する。 第 1 0図に、 映像信号に含まれる黒 レベルのピークを、 N段 ( N列) の画素列に書き込む場合におけ るゴース トの発生原因を模式的に示す。
初期段階、 即ち通電して動作を安定させるエージング前では、 サンプリ ングパルスの遅延は生じていないため、 正確に N段のサ ンプリ ングパルスで映像信号の黒レベルをサンプリ ングできる。 したがって、 前ゴース トは発生しない。 これに対してエージング 後では、 サンプリ ングパルスに遅延が生じるため、 場合によって は前段 (N— 1段) のドライブパルスで映像信号の黒レベルのピ —クを一部サンプリ ングしてしまう ことがある。 これにより前ゴ 一ス トが生じる。
具体的には、 液晶パネルを長時間使用することにより、 サンプ リ ングパルスが通過する回路系中に介在する トランジスタのホ ッ トキャリアス トレスのため閾値電圧 V t hが増加し、 その結果 サンプリ ングパルスが時間軸上の後ろ方向に ド リ フ トするため 前ゴース トが発生する。 特に、 上記トランジスタとして、 T F T (Th i n F i l m T r ans i s t o r;薄膜トランジスタ)を用いた場合、 T F Tのホッ トキヤ リアス ト レスによるサンプリ ングパルスの遅延 幅は 3 0 n s e c程度である。
また、 アクティ ブマトリクス型液晶表示装置では、 各画素に書 き込む映像信号の極性を 1 H ( Hは水平走査期間) ごとに反転さ せる 1 H反転駆動の場合、 信号線とコモン線間、 信号線と走査線 間の寄生容量のカツプリ ングによって信号線上の映像信号がコ モン線や走査線に飛び込む。 この映像信号の飛び込みにより、 コ モン線 · 走査線の電位のゆれ量が増加するため、 第 1 1 図に示す ように、 横クロス トーク (A ) やウィ ンドウ帯 (B ) の発生が顕 著になり、 画質が大きく損なわれる。 第 1 1図には、 信号線に黒 レベルを書き込んだ際に、 信号線の電位のゆれがコモン線もしく は走査線にカップリ ングを通して飛び込むことによって生じる 現象を示している。
本発明は、 上記課題に鑑みてなされたものであって、 その目的 とするところは、 同時サンプリ ング数 mが多くなつても、 サンプ リ ングパルスの遅延やなまりに起因する画質不良や、 信号線ー コ モン線 ·走査線間の力ップリ ングによる画質不良を抑制可能な表 示装置およびその駆動方法を提供することにある。 発明の開示
上記目的を達成するために、 本発明では、 画素が行列状に配置 され、 これら画素配列の各垂直画素列ごとに信号線が配線されて なる画素アレイ部と、 水平走査の開始を指令する水平スタートパ ルス、 水平走査の基準となる第一のクロックパルスおよび当該第 一のクロックパルスに同期した n相 ( nは 3相以上の整数) の第 二のクロックパルスを生成するクロック生成手段と、 前記水平ス 夕一 トパルスを前記第一のク ロックパルスに同期して順に転送 する転送段が縦続接続されてなり、 各転送段から転送パルスを順 次出力するシフ ト レジスタと、 前記シフ トレジス夕から順次出力 される前記転送パルスに応答して前記第二のクロックパルスを 抜き取ることによってサンプリ ングパルスを順次生成する第一 のスィッチ群と、 入力される映像信号を前記第一のスィ ッチ群で 生成された前記サンプリ ングパルスに応答して順次サンプリ ン グして前記画素アレイ部の各信号線に供給する第二のスィ ツチ 群とを備えた表示装置において、 前記スター トパルスのパルス幅 を、 前記第一のクロックパルスの複数のパルスを含むパルス幅に 設定した構成を採っている。
上記の構成において、 シフ ト レジスタは、 水平スター トパルス が与えられると、 当該水平スター トパルスを第一のク ロックパル スに同期して順に転送し、 各転送段から順次転送パルスを出力し 第一のスィ ッチ群の各スィ ッチに与える。 第一のスィ ッチ群の各 スィ ッチは、 シフ ト レジスタからの転送パルスに応答して第二の クロックパルスを抜き取る。 ここで、 水平スター トパルスが第一 のクロックパルスの複数のパルスを含むパルス幅を持つことで、 第二のク ロ ックパルスを抜き取る転送パルスのパルス幅が水平 スター トパルスのパルス幅に対応して広くなるため、 当該第二の ク ロッ クパルスと これを抜き取る転送パルス との間の位相関係 にマ一ジンを大きく とることができる。 これによ り、 第二のクロ ックパルスに遅延や波形のなまりが生じたとしても、 その影響を 受けて抜き取られるパルスの幅が狭められたり、 パルス幅が変動 したりするようなことがなく 、 当該第二のク ロックパルスのパル ス幅のまま、 即ち常に一定のパルス幅で抜き取られる。 この抜き 取られたクロックパルスは、 第二のスィ ッチ群の各スィ ッチにサ ンプリ ングパルスとして与えられる。
本発明によれば、 水平スター トパルスに第一のク ロックパルス の複数のパルスを含むパルス幅を持たせ、 第二のク ロックパルス と これを抜き取る転送パルス との間の位相関係のマージンを大 きく とることによ り、 第二のクロックパルスに遅延や波形のなま りが生じたとしても、 その影響を受けることなく、 当該第二のク ロ ックパルス と同じ一定のパルス幅のサンプリ ングパルスを生 成できることによって縦筋等をより確実に抑制することができ るため、 画質を向上できる。 図面の簡単な説明
第 1図は、 本発明の一実施形態に係る表示装置の基本構成を模 式的に示すブロック図である。
第 2図は、 水平駆動回路の具体的な構成例を示すブロック図で ある。
第 3図は、 水平スタートパルス H S T、 水平クロックパルス H C K , H C K X、 4相のクロックパルス D C K 1〜D C K 4、 転 送パルス 1〜 6およびサンプリ ングパルス S P 1〜 S P 6 の夕 イミング関係を示すタイミングチヤ一トである。
第 4図は、 ゴース トが発生しない動作説明に供するタイミング チヤ一卜である。
第 5図は、 ゴース トが発生する動作説明に供するタイミングチ ヤー卜である。
第 6図は、 縦筋が発生しない動作説明に供するタイミングチヤ 一卜である。
第 7図は、 縦筋が発生する動作説明に供するタイミングチヤ一 トである。
第 8図は、 参考例の動作説明に供するタイミングチャートであ る。
第 9図は、 本発明の一実施形態に係る表示装置の実施例を示す 回路図である。
第 1 0図は、 従来技術の課題の説明図 (その 1 ) である。 第 1 1 図は、 従来技術の課題の説明図 (その 2 ) である。 発明を実施するための最良の形態
以下、 本発明の実施の形態について図面を参照して詳細に説明 する。
第 1 図は、 本発明の一実施形態に係る表示装置、 具体的には点 順次駆動方式のアクティ ブマ ト リ クス型表示装置の基本構成を 模式的に示すブロック図である。 第 1 図において、 表示パネル 1 0 には、 本表示装置の基本的な構成要素である画素アレイ部 1 1 垂直駆動回路 1 2 L , 1 2 R B、 水平駆動回路 1 3およびサンプ リ ングスィッチ群 1 4などが集積されている。 ここでは、 画素ァ レイ部 1 1 の左右両側に垂直駆動回路 1 2 L, 1 2 Rを配置する 構成を採っているが、 一方側にのみ垂直駆動回路を配置する構成 であっても良い。 また、 上記の構成要素の他に、 必要に応じて画 質改善を目的として、 映像信号の書き込みに先立ってプリチヤ一 ジを行うためのプリチャージ回路 1 5が、 画素アレイ部 1 1 を挟 んで水平駆動回路 1 3 の反対側に設けられる。
画素アレイ部 1 1 は、 行列状に 2次元配置された多数の画素 1 6 を有し、 これら多数の画素 1 6の配列に対して信号線 1 7が各 列ごとにその画素配列方向に沿って配線されるとともに、 走査線 (ゲート線) 1 8が各行ごとにその画素配列方向に沿って配線さ れた構成となっている。 換言すれば、 画素アレイ部 1 1 は、 マト リ クス状に配線された信号線 1 7 と走査線 1 8 とが交差する部 分に画素 1 6 の各々が配された構成となっている。 本実施形態に 係る表示装置では、 一例として、 Q X G A ( H : 2 0 4 8 X V : 1 5 3 6 ) のグラフィ ック表示規格に対応した画素数を持ってい る。 垂直駆動回路 1 2 L , 1 2 Rは、 例えば信号を順に転送するレ ジス夕段 (転送段) が縦続接続されてなるシフ ト レジスタによつ て構成され、 各レジス夕段の出力端に接続された走査線 1 8 の 各々に対して順次走査パルスを与えることにより、 当該走査パル スが与えられた走査線 1 8 に接続されている 1行分の画素 1 6 を行単位で順に選択する。 水平駆動回路 1 3は、 例えば表示パネ ル 1 0の外部に設けられたタイミングジェネレータ ( T G ; タイ ミング生成回路) 2 0で生成される各種のタイミングパルスに基 づいて動作し、 サンプリ ングパルスを順次発生してスィッチ群 1 4の各スィッチ H S Wを順に駆動する。 この水平駆動回路 1 3の 具体的な構成の詳細については後述する。
サンプリ ングスィッチ群 1 4の各スィッチ H S Wは、 少なく と も二系統に分かれて配線された映像ライン 1 9 A, 1 9 Bによつ て表示パネル 1 0 の外部から入力される映像信号を、 水平駆動回 路 1 3から順次出力されるサンプリ ングパルスに同期して順に サンプリ ングし、 画素アレイ部 1 1 の信号線 1 7の各々に供給す ることにより、 垂直駆動回路 1 2 L , 1 2 Rによって選択された 行の各画素 1 6に映像信号を書き込む。
具体的には、 サンプリ ングスィ ッチ群 1 4の各スィッチ H S W は、 飛び飛びに配された第一組のサンプリ ングスィッチと、 第一 組に属する各サンプリ ングスィ ツチから一個ずれて配された第 二組のサンプリ ングスィッチに分かれている。 本実施形態では、 サンプリ ングスィ ツチ群 1 4の各スィ ツチ H S Wを第一組と第 二組の二組に分けるとしたが、 場合によっては三組以上に分ける ことも可能である。
本実施形態のように、 二組に分ける場合には、 サンプリ ングス イ ッチ群 1 4の各スィッチ H S Wの配列において、 奇数番目のサ ンプリ ングスィッチが第一組 (奇数組) に属する一方、 偶数番目 のサンプリ ングスィッチが第二組(偶数組)に属することとなる。 奇数組のサンプリ ングスィ ッチには第一系統の映像ライ ン 1 9 Aが接続され、 偶数組のサンプリ ングスィッチには第二系統の映 像ライン 1 9 Bが接続される。
本実施形態に係る表示装置では、 Q X GA表示規格に対応した 画素数を持っており、 画素数が X GA表示規格の 4倍であること から、 同時サンプリ ング数 mを例えば画素数と同じく X G Aの同 時サンプリ ング数の 4倍に設定し、 2 4 ドッ ト + 2 4 ドッ トの計 4 8 ドッ ト同時サンプリ ング駆動方式を採用する。 具体的には、 第一系統の映像ライン 1 9 Aおよび第二系統の映像ライ ン 1 9 Bをそれぞれ 2 4本の配線の集合とし、 合計 4 8本の映像ライン 1 9 A, 1 9 Bを介して供給される映像信号を、 2 4 ドッ トずつ の二系統に分けて同時にサンプリ ング ( 2 4 ドッ ト + 2 4 ドッ ト 同時サンプリ ング) して行列状の画素 1 6の各々に書き込むよう にする。
より具体的には、 サンプリ ングスィッチ群 1 4において、 奇数 組に属するサンプリ ングスィ ッチ H S Wは 2 4個のスィ ッチか らなり、 2 4本の映像ライン 1 9 Aから供給される 2 4個の映像 信号 S I G 1 〜 S I G 2 4を同時にサンプリ ングして 2 4本の 信号線 1 7の各々に供給する。 偶数組に属するサンプリ ングスィ ツチ H S Wも 2 4個のスィ ッチからなり、 奇数組に属するサンプ リ ングスィ ツチ H S Wのサンプリ ング動作と並行して、 2 4本の 映像ライ ン 1 9 Bから供給される 2 4個の映像信号 S I G 2 5 〜 S I G 4 8 を同時にサンプリ ングして 2 4本の信号線 1 7 の 各々 に供給する。
第 2 図は、 第 1 図に示した水平駆動回路 1 3 の具体的な構成例 を示すブロック図である。 この水平駆動回路 1 3 には、 表示パネ ル 1 0 の外部に設けられたタイ ミ ングジェネレータ 2 0で生成 される各種のタイ ミ ングパルスが適宜供給される。 タイ ミ ングジ エネレ一夕 2 0では、 各種のタイ ミ ングパルスとして、 水平走查 の開始を指令する水平スター トパルス H S T、 水平走査の基準と なる互いに逆相の水平クロ ックパルス H C K, H C K X、 水平ク ロックパルス H C K, H C K Xに同期した n相 ( nは 3以上の整 数)、 例えば 4相のク ロックパルス D C K 1〜 D C K 4等が生成 される。水平スター トパルス H S T、水平クロックパルス H C K, H C K Xおよび 4相のク ロ ックパルス D C K 1 〜 D C K 4 の夕 イ ミ ング関係を第 3 図に示す。
第 3 図のタイミ ングチャー トから明らかなよう に、 水平ク ロッ クパルス H C K , H C K Xはデュ一ティ比が 5 0 %のパルス信号 である。 この水平クロックパルス H C K , H C K Xに対して、 水 平スター 卜パルス H S Tは水平ク ロ ックパルス H C Kの複数の パルス、 本例では 2つのパルスを含むパルス幅を持っている。 ま た、 4相のクロックパルス D C K 1〜 D C K 4は、 水平クロック パルス H C K, H C K Xの 2倍の周期で、 かつ水平ク ロックパル ス H C K , H C K Xよ り もパルス幅が広く (例えば、 水平クロッ クパルス H C K, H C K Xのパルス幅の 1 . 5倍)、 互いに 9 0 ° の位相差を持っている。
水平駆動回路 1 3 は、 シフ ト レジス夕 2 1 および抜取スィ ッチ 群 2 2 によって構成されている。 シフ ト レジスタ 2 1 は、 水平ク ロックパルス H C K , H C K Xに同期して水平スター トパルス H S Tのシフ ト (転送) 動作を行い、 各レジスタ段 ( S ZR) から 転送パルス 1, 2, 3 , 4, 5 , 6…を順次出力する。 なお、 本 実施形態に係る表示装置では、 2 4 ドッ ト + 2 4 ドッ ト同時サン プリング駆動方式を採用することから、 水平クロックパルス H C K, H C K Xの周期を、 4 8 ドッ ト同時サンプリ ング駆動方式を 採る場合の半分に設定することによってシフ ト レジス夕 2 1 を 倍速駆動とする。
シフ トレジス夕 2 1から順次出力される転送パルス 1 , 2 , 3 , 4, 5, 6…は、 抜取スィッチ群 2 2の各抜取スィッチ C K S W に与えられる。 抜取スィッチ群 2 2 の各抜取スィ ッチ C K S Wは サンプリ ングスィッチ群 1 4 と同様に、 三つ飛びに配された第一 組の抜取スィ ッチと、 第一組に属する各抜取スィ ッチから一個ず れて配された第二組の抜取スィ ッチと、 第二組に属する各抜取ス イッチから一個ずれて配された第三組の抜取スィッチと、 第三組 に属する各抜取スィ ッチから一個ずれて配された第四組の抜取 スィッチとに分かれている。
そして、 第一組の抜取スィ ッチはクロックパルス D C K 2 を、 第二組の抜取スィッチはクロックパルス D C K 3 を、 第三組の抜 取スィッチはクロックパルス D C K 4を、 第四組の抜取スィッチ はクロックパルス D C K 1 をそれぞれ入力とする。 これにより、 抜取スィッチ群 2 2の各スィッチ C K S Wは、 シフ トレジスタ 2 1から順に出力される転送パルス 1, 2 , 3 , 4 , 5 , 6 , …が 与えられると、 当該転送パルス 1 , 2, 3, 4 , 5 , 6, …に応 答してクロックパルス D C K 2 , 3 , 4, 1 を交互に抜き取る動 作を行う。 この抜き取り動作により、水平クロックパルス H C K , H C K Xより も幅の広いパルスが抜き取られることになる。 この抜き取られたパルスは、 サンプリ ングパルス S P 1, S P 2 , S P 3 , S P 4 , S P 5 , S P 6 , …としてサンプリングス イッチ群 1 4の各サンプリ ングスィ ッチ H S Wに与えられる。 具 体的には、 奇数番目のサンプリ ングパルス S P 1, S P 3, S P 5 , …は奇数組 (奇数段) に属するサンプリ ングスィッチ H S W に、 偶数番目のサンプリ ングパルス S P 2 , S P 4, S P 6 , … は偶数組 (偶数段) に属するサンプリ ングスィッチ H S Wにそれ ぞれ与えられる。
すなわち、 水平駆動回路 1 3から順次出力されるサンプリ ング パルス S P 1, S P 2 , S P 3, S P 4 , S P 5 , S P 6 , …は、 奇数組に属するサンプリ ングスィ ッチ H S Wと偶数組に属する サンプリ ングスィ ツチ H S Wとに交互に振り分けられる。 4相の クロックパルス D C K 1, D C K 2 , D C K 3, D C K 4、 転送 パルス 1 , 2, 3 , 4 , 5 , 6およびサンプリ ングパルス S Ρ 1 , S P 2, S P 3 , S P 4, S P 5 , S P 6のタイミング関係を第 3図に示す。
このように、 サンプリ ングパルス S P 1 , S Ρ 2 , S Ρ 3 , S Ρ 4 , S Ρ 5 , S Ρ 6 , …を奇数組と偶数組とで交互に振り分け るとともに、 水平クロックパルス H C K, H C K Xよりも幅の広 いパルスとして生成することにより、 第 3図のタイミングチヤ一 トから明らかなように、 奇数パルス列の中で隣り合うサンプリ ン グパルスは相互にパルス波形がオーバーラップしない (ノンォー バーラップ) 波形となり、 偶数パルス列の中で隣り合うサンプリ ングパルスもノンオーバ一ラップの波形となる。
ところで、 点順次駆動方式のアクティブマ トリクス型表示装置 では、 従来から、 ゴース トや縦筋などが画質を低下させる要因の 一つとして挙げられている。 ゴ一ス トは、 サンプリ ングパルスの 出力タイミングのばらつきや遅延などによって、 隣接段の信号線 にサンプリ ングすべき映像信号を誤って自段の信号線にサンプ リ ングすることによって発生する画像欠陥である。 このゴース ト を抑制するには、 可能な限り隣り合うサンプリ ングパルス相互間 の間隔 (ノンオーバ一ラップ時間) を大きく取ることが有効であ る。 ただし、 ノンオーバーラップ時間を拡大すると、 その分だけ サンプリ ングパルスの幅が狭くなる。
一方、 縦筋は、 サンプリ ングパルスの幅がばらついたり変動し たりすることで、 信号線に対する映像信号のサンプリ ングが不十 分もしくは不完全となり、 隣接する画素列の画素との間で表示濃 度に誤差が生じるために発生する画像欠陥である。 この縦筋を抑 制するには、 サンプリ ングパルスのパルス幅を可能な限り広く設 定することが好ましい。 ただし、 各行ごとのサンプリ ング期間が 1水平有効期間内と限られているため、 サンプリ ングパルスのパ ルス幅を広く設定すると、 その分だけノンォ一バーラップ時間が 短縮される。
すなわち、 ゴース トを抑制するには隣接段のサンプリ ングパル ス相互間のノ ンオーバーラップ時間を広く取ることが有効であ り、 縦筋を抑制するにはサンプリ ングパルスのパルス幅を広く取 ることが有効である。 しかしながら、 上述したことから明らかな ように、 ゴース トと縦筋はトレードオフの関係にあるため、 一方 を改善しょう とすると他方が犠牲になってしまう。
これに対して、 本実施形態に係る表示装置では、 映像信号を二 系統に分け、 それに対応してサンプリ ングパルスを奇数組と偶数 組とで交互に振り分けるとともに、 水平クロックパルス H C K , H C K Xより も幅の広いパルスとして抜き取ることにより、 サン プリ ングパルスを隣接段同士はオーバーラップさせ、 奇数段同士 および偶数段同士はノ ンオーバーラップとしてサンプリ ングス イ ッチ群 1 4の各サンプリ ングスィ ッチ H S Wを駆動すること ができるため、 ゴース トを発生させないようにすることができる ここで、 ゴ一ス トを発生させないための本発明の作用について 第 4図を用いてさらに詳細に説明する。 一例として、 奇数段 (奇 数画素列) 3 の画素に黒線を書き込む場合を考えると、 映像信号 は図示のような波形となる。 この映像信号のピーク部分と対応し て、 奇数段 3のサンプリ ングパルスが発生するようになっている サンプリ ングパルスは経時的に位相が変化し、 図示のようにエー ジング (通電して動作を安定させるための動作) による遅延が生 じる。 この結果、 映像信号に対するサンプリ ングタイミングがず れることになるが、 極端な遅延でない限り、 奇数段 3のサンプリ ングパルスは映像信号のピークをサンプリ ング可能である。 これ により、 画素アレイ部 1 1 の奇数段 3 に対応する画素列には、 一 本の黒線が表示される。
一方、 偶数段 (偶数画素列) に供給される映像信号は、 偶数段 の画素には特に黒線を書き込まないので、 ピークは含まれず背景 色 (本例では、 白色) に対応した平坦な波形となっている。 この 平坦な映像信号は偶数段 2 , 4のサンプリ ングパルスによつて順 次サンプリ ングされる。 偶数段 2 のサンプリ ングパルスはエージ ングによる遅延で変化するが、 映像信号は何ら黒線に対応したピ ークを含んでいないので、 ゴース トは生じない。 因みに、 偶数段 と奇数段で映像ラインを独立にしない場合は、 偶数段 2のサンプ リ ングパルスはエージングによる遅延の結果、 第 5 図に示すよう に、 奇数段 3 に書き込むべき映像信号のピークを誤ってサンプリ ングしてしまうため、 いわゆる前ゴース トが現われることになる また、 縦筋に関しても、 本実施形態に係る表示装置では、 隣接 段間でサンプリ ングパルス同士をオーバーラップさせる駆動方 式を採っていることにより、 第 6図に示すように、 前段がホール ドする前に自段の信号線電位を書き込み始めるため、 縦筋を除去 することができる。 因みに、 隣接段間でサンプリ ングパルス同士 をオーバーラップさせないノ ンオーバ一ラップ駆動方式を採つ た場合は、 第 7 図に示すように、 隣接する信号線 1 7 — n, 1 7 一 n + 1間にあるカップリ ング容量により、 前段のホールドした 電位を自段により引き上げてしまう ことによって縦筋が生じる ことになる。
特に、 本実施形態に係る表示装置では、 水平スター トパルス H S Tに水平クロックパルス H C Kの複数 (本例では、 2つ) のパ ルスを含むパルス幅を持たせるとともに、 抜取スィッチ群 2 2で 抜き取られるクロックパルス D C Kを 3相以上(本例では、 4相) としたことにより、 クロックパルス D C Kを抜き取る転送パルス のパルス幅が水平ス夕一 トパルス H S 丁のパルス幅に対応して 広くなるため、 抜き取られるクロックパルス D C Kのパルス幅が 水平クロックパルス H C K , H C K Xのパルス幅より も広くても 当該クロックパルス D C Kとこれを抜き取る転送パルスとの間 の位相関係に、 マ一ジン《 1 , 2 を大きく とることができる。 その結果、 クロックパルス D C Kの位相ずれの影響を受けること なく、 映像信号を確実にサンプリ ングすることができる。
すなわち、 クロックパルス D C Kが通過する回路系中に存在す る トランジスタとして例えば T F Tを用いた際に、 当該 T F Tの 特性に起因してクロックパルス D C Kに多少大きな位相ずれ (遅 延ゃ波形のなまり を含む) が生じたとしても、 大きな位相マージ ン α 1 , α 2がクロックパルス D C Κの前後に存在することによ つてクロックパルス D C Κが転送パルスのパルス幅外になるこ とがないため、 クロックパルス D C Κをそのまま抜き取ってサン プリ ングパルスとすることができる。 したがって、 クロックパル ス D C Κと同じパルス幅、 即ち水平クロックパルス H C Κ, H C Κ Xより も広いパルス幅のサンプリ ングパルスを生成すること ができる。
縦筋を抑制する観点からすると、 先述したように、 サンプリ ン グパルスのパルス幅は可能な限り広い方が、 縦筋をより確実に抑 制できる。 したがって、 クロックパルス D C Κに位相ずれが生じ たとしても、 その位相ずれの影響を受けることなく、 常に一定の パルス幅で、 かつクロックパルス D C Κと同じパルス幅のサンプ リ ングパルスを生成できるため、 サンプリ ングパルスのパルス巾 i が広いことによって信号線 1 7 に所望の電位を確実に書き込め るとともに、 当該パルス幅が常に一定であることによって縦筋を より確実に抑制することができる。
(参考例)
因みに、 水平スタートパルス H S Tに水平クロックパルス H C の 1つのパルスを含むパルス幅を持たせるとともに、 クロック パルス D C Kを 2相とした場合のタイミ ング関係を参考例とし て第 8図に示す。 この場合は、 クロックパルス D C Kを抜き取る 転送パルスのパルス幅が水平スター トパルス H S 丁のパルス巾; に対応して狭いため、 抜き取られるクロックパルス D C Kと抜き 取る転送パルスとの間の位相関係のマージンひ が極めて少なく ならざるを得ない。
クロックパルス D C Kと転送パルスとのパルス幅に余裕がな いと、 クロックパルス D C Kにマ一ジン αより も大きい位相ずれ が生じた際に、 クロックパルス D C Κが転送パルスのパルス幅外 になるため、 サンプリ ングパルスのパルス幅がクロックパルス D C Κのパルス幅より も狭くなるとともに、 位相ずれ量に応じてパ ルス幅がばらついたり し、 極端な場合には隣り合いサンプリ ング パルスが次のサンプリ ングパルスと一緒になつた 2連のパルス となる。 その結果、 サンプリ ングパルスのパルス幅が狭いことに よって信号線 1 7 に所望の電位を書き込めなくなったり、 パルス 幅のばらつきによって縦筋が発生したり、 さらにはサンプリ ング パルスが 2連のパルスであることによって正常な画像を表示で きなくなってしまう。
なお、 本実施形態では、 Q X G A表示規格に対応した場合を前 提とし、 映像信号を 2 4 ドッ トずつの二系統に分けて同時にサン プリ ングする 2 4 ドッ ト + 2 4 ドッ ト同時サンプリ ングを行う 場合を例に挙げて説明したが、 本発明は Q X G Α表示規格への適 用に限られるものではなく、 また二系統に分けずに一系統で同時 サンプリ ング( Q X G A対応では、 4 8 ドッ ト同時サンプリ ング) することも可能である。 ただし、 一系統での同時サンプリ ング駆 動方式を採る場合には、 クロックパルス D C Kのパルス幅を水平 クロックパルス H C K , H C K Xのパルス幅よ り も狭くする必要 がある。 '
(実施例)
第 9図は、 上記実施形態に係る表示装置の具体的な実施例を示 す回路図であり、 図中、 第 1 図と同等部分には同一符号を付して 示している。
本実施例に係る表示装置は、 液晶セルを画素 1 6の表示エレメ ント (電気光学素子) として用いた点順次駆動方式のアクティ ブ マトリクス型液晶表示装置である。 こ こでは、 図面の簡略化のた め、 4行 4列の画素配列の場合を例に採って示している。 液晶表 示装置の場合、 第 1図に示す表示パネル 1 0は、 2枚の透明絶縁 基板、 例えばガラス基板を、 一方のガラス基板を画素トランジス 夕である T F Tが配置される T F T基板とし、 他方のガラス基板 を当該 T F T基板と所定の間隙を持って配向配置される対向基 板とし、 両基板間に液晶材料を封止して一体化した液晶パネル ( L C Dパネル) である。
第 9図において、 行列状に配置された 4行 4列分の画素 1 6 の 各々は、 画素トランジスタである薄膜トランジスタ T F Tと、 こ の薄膜トランジスタ T F Tの ドレイ ン電極に画素電極が接続さ れた液晶セル L Cと、 薄膜トランジスタ T F Tのドレイン電極に 一方の電極が接続された保持容量 C s とから構成されている。 こ こで、 液晶セル L Cは、 画素電極とこれに対向して形成される対 向電極との間で発生する液晶容量を意味する。
これら画素 1 6の各々に対して、 信号線 1 7 — 1〜 1 7 — 4が 各列ごとにその画素配列方向に沿って配線され、 走査線 1 8 _ 1 〜 1 3 — 8 が各行ごとにその画素配列方向に沿って配置されて いる。 そして、 薄膜トランジスタ T F Tのソース電極 (又はドレ ィン電極) は、 対応する信号線 1 7 — :!〜 1 7 — 4にそれぞれ接 続されている。 薄膜トランジスタ T F Tのゲート電極は、 走査線 1 8 — 1〜 1 8 — 4にそれぞれ接続されている。 液晶セル L Cの 対向電極および保持容量 C s の他方の電極は、 各画素間で共通に コモン線 2 3 に接続されている。 このコモン線 2 3 には、 所定の 直流電圧がコモン電圧 V c o mとして与えられている。
以上により、 画素 1 6が行列状に配置され、 これら画素 1 6 に 対して信号線 1 7 — 1〜 1 7 — 4が各列ごとに配線され、 かつ走 查線 1 8 — 1〜 1 8 — 4が各行ごとに配線されてなる画素ァレ ィ部 1 1が構成されている。 この画素アレイ部 1 1 において、 走 査線 1 8 — 1〜 1 8 — 4の各両端は、 画素アレイ部 1 1 の例えば 左右両側に配置された垂直駆動回路 1 2 L, 1 2 Rを構成するシ フ トレジスタの各レジスタ段の出力端に接続されている。
上記実施例に係る点順次駆動方式のアクティ ブマ ト リ クス型 液晶表示装置において、 画素アレイ部 1 1 の周辺の駆動回路、 即 ち垂直駆動回路 1 2 L , 1 2 R、 水平駆動回路 1 3およびサンプ リ ングスィッチ群 1 4等の構成については、 第 1 図および第 2図 に示した実施形態に係る表示装置の場合と基本的に同じである。 したがって、 本実施例に係る液晶表示装置においても、 先述した 実施形態に係る表示装置の場合と同様に作用効果を得ることが できる。
加えて、 本実施例に係る液晶表示装置では、 例えば Q X G A表 示規格に対応する際に、一系統での 4 8 ドッ 卜同時サンプリ ング 駆動方式ではなく、 映像信号を 2 4 ドッ トずつの二系統に分けて 同時にサンプリ ングする 2 4 ドッ ト + 2 4 ドッ ト同時サンプリ ング駆動方式を採用することにより、 信号線 1 7 とコモン線 2 3 間、 信号線 1 7 と走査線 1 8間のカップリ ングによってある信号 線上の映像信号がコモン線 2 3 あるいは走査線 1 8 に飛び込む 量、 その飛び込みに伴うコモン線 2 3 あるいは走査線 1 8の電位 のゆれ量をほぼ半減できるため、 横クロス ト一クやウイ ンドウ帯 の発生を抑えることができるという作用効果を得ることもでき る。 産業上の利用可能性
本実施例に係る点順次駆動方式のアクティ ブマ ト リ クス型液 晶表示装置は、 例えば、 投射型液晶表示装置 (液晶プロジェクタ 装置) において、 液晶ライ トバルブとして用いて好適なものであ る。

Claims

請求の範囲
1 . 画素が行列状に配置され、 これら画素配列の各垂直画素列 ごとに信号線が配線されてなる画素アレイ部と、
水平走査の開始を指令する水平スタートパルス、 水平走査の基 準となる第一のクロックパルスおよび当該第一のクロックパル スに同期した n相の第二のクロックパルスを生成するクロック 生成手段と、
前記水平スター トパルスを前記第一のクロックパルスに同期 して順に転送する転送段が縦続接続されてなり、 各転送段から転 送パルスを順次出力するシフ 1、レジスタと、
前記シフ ト レジスタから順次出力される前記転送パルスに応 答して前記第二のクロックパルスを抜き取ることによってサン プリ ングパルスを順次生成する第一のスィッチ群と、
入力される映像信号を前記第一のスィ ッチ群で生成された前 記サンプリ ングパルスに応答して順次サンプリ ングして前記画 素アレイ部の各信号線に供給する第二のスィッチ群と
を備え、
前記スタートパルスは、 前記第一のクロックパルスの複数のパ ルスを含むパルス幅を持っている
ことを特徴とする表示装置、 但し nは 3以上の整数。
2 . 前記第二のクロックパルスの周期は、 前記第一のクロック パルスの n倍であることを特徴とする請求の範囲第 1項記載の 表示装置、 但し nは 3以上の整数。
3 . 前記第二のクロックパルスのパルス幅は、 前記第一のクロ ックパルスのパルス幅より も広いことを特徴とする請求の範囲 第 2項記載の表示装置。
4 . 前記第二のスィッチ群の各スィ ッチは、 飛び飛びに配され た第一組のスィ ッチ群と、 当該第一組に属する各スィツチから一 個ずれて配された第二組のスィ ッチ群との少なく とも二組に分 かれているととも、 当該少なく とも二組のスィッチ群には前記映 像信号が少なく とも二系統に分かれて供給され、
前記第一のスィ ッチ群で生成された前記サンプリ ングパルス は、 前記第二のスィッチ群の少なく とも二組のスィッチ群に分け て供給される
ことを特徴とする請求の範囲第 1項記載の表示装置。
5 . 前記第二のクロックパルスの周期は、 前記第一のクロック パルスの n倍であることを特徴とする請求の範囲第 3項記載の 表示装置、 但し nは 3以上の整数。
6 . 前記第二のクロックパルスのパルス幅は、 前記第一のクロ ックパルスのパルス幅よ り も広いことを特徴とする請求の範囲 第 4項記載の表示装置。
7 . 前記画素の電気光学素子が液晶セルであることを特徴とす る請求の範囲第 1項記載の表示装置。
8 . 前記第二のスィッチ群の各スィ ッチは、 飛び飛びに配され た第一組のスィッチ群と、 当該第一組に属する各スィ ッチから一 個ずれて配された第二組のスィ ッチ群との少なく とも二組に分 かれているととも、 当該少なく とも二組のスィッチ群には前記映 像信号が少なく とも二系統に分かれて供給され、
前記第一のスィ ツチ群で生成された前記サンプリ ングパルス は、 前記第二のスィッチ群の少なく とも二組のスィ ッチ群に分け て供給される ことを特徴とする請求の範囲第 6項記載の表示装置。
9 . 画素が行列状に配置され、 これら画素配列の各垂直画素列 ごとに信号線が配線されてなる画素ァレイ部と、
水平走査の開始を指令する水平スタートパルス、 水平走査の基 準となる第一のク ロックパルスおよび当該第一のクロックパル スに同期した n相の第二のク ロックパルスを生成するクロック 生成手段と、
前記水平スター トパルスを前記第一のクロックパルスに同期 して順に転送する転送段が縦続接続されてなり、 各転送段から転 送パルスを順次出力するシフ 1、レジスタと、
前記シフ トレジスタから順次出力される前記転送パルスに応 答して前記第二のクロックパルスを抜き取ることによってサン プリ ングパルスを順次生成する第一のスィッチ群と、
入力される映像信号を前記第一のスィ ッチ群で生成された前 記サンプリ ングパルスに応答して順次サンプリ ングして前記画 素アレイ部の各信号線に供給する第二のスィ ッチ群とを備えた 表示装置の駆動方法であって、
前記スタートパルスのパルス幅を、 前記第一のクロックパルス の複数のパルスを含むパルス幅に設定した
ことを特徴とする表示装置の駆動方法、 伹し nは 3以上の整数 1 0 . 前記第二のクロックパルスの周期は、 前記第一のクロッ クパルスの n倍であることを特徴とする請求の範囲第 9項記載 の表示装置の駆動方法、 但し nは 3以上の整数。
1 1 . 前記第二のクロックパルスのパルス幅は、 前記第一のク ロックパルスのパルス幅より も広いことを特徴とする請求の範 囲第 9項記載の表示装置の駆動方法。
PCT/JP2004/010377 2003-08-04 2004-07-14 表示装置およびその駆動方法 WO2005013252A1 (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
DE602004022830T DE602004022830D1 (de) 2003-08-04 2004-07-14 Anzeigevorrichtung und ansteuerungsverfahren dafür
EP04747792A EP1653436B1 (en) 2003-08-04 2004-07-14 Display device and drive method thereof
KR1020067002302A KR101051605B1 (ko) 2003-08-04 2004-07-14 표시 장치 및 그 구동 방법
US10/565,251 US7304630B2 (en) 2003-08-04 2004-07-14 Display device and drive method thereof

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2003-285621 2003-08-04
JP2003285621A JP4089546B2 (ja) 2003-08-04 2003-08-04 表示装置およびその駆動方法

Publications (1)

Publication Number Publication Date
WO2005013252A1 true WO2005013252A1 (ja) 2005-02-10

Family

ID=34113889

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2004/010377 WO2005013252A1 (ja) 2003-08-04 2004-07-14 表示装置およびその駆動方法

Country Status (8)

Country Link
US (1) US7304630B2 (ja)
EP (1) EP1653436B1 (ja)
JP (1) JP4089546B2 (ja)
KR (1) KR101051605B1 (ja)
CN (1) CN100428324C (ja)
DE (1) DE602004022830D1 (ja)
TW (1) TW200521933A (ja)
WO (1) WO2005013252A1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8040314B2 (en) * 2005-11-16 2011-10-18 Samsung Electronics Co., Ltd. Driving apparatus for liquid crystal display

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005208448A (ja) * 2004-01-26 2005-08-04 Sony Corp 表示装置および表示装置の駆動方法
JP3872085B2 (ja) * 2005-06-14 2007-01-24 シャープ株式会社 表示装置の駆動回路、パルス生成方法および表示装置
TWI291237B (en) * 2005-10-07 2007-12-11 Integrated Digital Technologie Photo detector array
KR101533221B1 (ko) 2006-10-13 2015-07-02 가부시키가이샤 한도오따이 에네루기 켄큐쇼 액티브 매트릭스형 표시장치
KR100855989B1 (ko) * 2007-03-20 2008-09-02 삼성전자주식회사 셀프 마스킹 기능을 이용한 액정 패널의 구동 방법, 이를구현하는 마스킹 회로 및 비대칭 래치들
JP4595008B2 (ja) * 2008-08-12 2010-12-08 ティーピーオー ディスプレイズ コーポレイション 表示装置、電子装置、電子システム
KR101512336B1 (ko) * 2008-12-29 2015-04-15 삼성디스플레이 주식회사 게이트 구동회로 및 이를 구비한 표시 장치
KR101721611B1 (ko) 2013-04-30 2017-03-30 엘지디스플레이 주식회사 터치 패널 표시장치, 데이터 드라이버 및 터치 패널 표시장치의 구동방법
KR102096343B1 (ko) 2013-08-05 2020-04-03 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법
CN105096790B (zh) * 2014-04-24 2018-10-09 敦泰电子有限公司 驱动电路、驱动方法、显示装置和电子设备
CN111583852B (zh) * 2020-06-30 2022-09-09 上海天马微电子有限公司 发光面板、发光面板的控制方法以及显示装置

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH03214873A (ja) * 1990-01-19 1991-09-20 Nec Corp 液晶表示装置
JPH1165536A (ja) * 1997-08-18 1999-03-09 Seiko Epson Corp 画像表示装置、画像表示方法及びそれを用いた電子機器並びに投写型表示装置
JP2000267616A (ja) * 1999-03-19 2000-09-29 Sony Corp 液晶表示装置およびその駆動方法
WO2001097205A1 (fr) * 2000-06-14 2001-12-20 Sony Corporation Dispositif d'affichage et procede de commande de ce dispositif et dispositif d'affichage a projection
US6437766B1 (en) 1998-03-30 2002-08-20 Sharp Kabushiki Kaisha LCD driving circuitry with reduced number of control signals
WO2003034395A1 (fr) * 2001-10-17 2003-04-24 Sony Corporation Appareil d'affichage
WO2003034393A1 (fr) * 2001-10-17 2003-04-24 Sony Corporation Appareil d'affichage

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3846057B2 (ja) * 1998-09-03 2006-11-15 セイコーエプソン株式会社 電気光学装置の駆動回路及び電気光学装置並びに電子機器
CN100433100C (zh) * 2000-12-06 2008-11-12 索尼公司 显示装置定时信号产生电路和包括该定时信号产生电路的显示装置
TW582005B (en) * 2001-05-29 2004-04-01 Semiconductor Energy Lab Pulse output circuit, shift register, and display device
JP3633528B2 (ja) * 2001-08-24 2005-03-30 ソニー株式会社 表示装置
JP3890949B2 (ja) * 2001-10-17 2007-03-07 ソニー株式会社 表示装置

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH03214873A (ja) * 1990-01-19 1991-09-20 Nec Corp 液晶表示装置
JPH1165536A (ja) * 1997-08-18 1999-03-09 Seiko Epson Corp 画像表示装置、画像表示方法及びそれを用いた電子機器並びに投写型表示装置
US6437766B1 (en) 1998-03-30 2002-08-20 Sharp Kabushiki Kaisha LCD driving circuitry with reduced number of control signals
JP2000267616A (ja) * 1999-03-19 2000-09-29 Sony Corp 液晶表示装置およびその駆動方法
WO2001097205A1 (fr) * 2000-06-14 2001-12-20 Sony Corporation Dispositif d'affichage et procede de commande de ce dispositif et dispositif d'affichage a projection
WO2003034395A1 (fr) * 2001-10-17 2003-04-24 Sony Corporation Appareil d'affichage
WO2003034393A1 (fr) * 2001-10-17 2003-04-24 Sony Corporation Appareil d'affichage

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
See also references of EP1653436A4

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8040314B2 (en) * 2005-11-16 2011-10-18 Samsung Electronics Co., Ltd. Driving apparatus for liquid crystal display

Also Published As

Publication number Publication date
US7304630B2 (en) 2007-12-04
KR20060055532A (ko) 2006-05-23
EP1653436B1 (en) 2009-08-26
EP1653436A4 (en) 2008-07-02
US20060232543A1 (en) 2006-10-19
DE602004022830D1 (de) 2009-10-08
EP1653436A1 (en) 2006-05-03
TWI296792B (ja) 2008-05-11
CN100428324C (zh) 2008-10-22
KR101051605B1 (ko) 2011-07-22
JP2005055632A (ja) 2005-03-03
JP4089546B2 (ja) 2008-05-28
TW200521933A (en) 2005-07-01
CN1830015A (zh) 2006-09-06

Similar Documents

Publication Publication Date Title
US8531370B2 (en) Liquid crystal display device with pixel structure of multiple thin film transistors and operating method thereof
US20060033696A1 (en) Gate line driving circuit
KR20060107805A (ko) 전기 광학 장치, 전기 광학 장치의 구동 방법, 구동 회로및 전자 기기
JP2005195703A (ja) 表示駆動装置及びその駆動制御方法並びに該表示駆動装置を備えた表示装置
US7148871B2 (en) Liquid crystal display device, liquid crystal display device driving method, and liquid crystal projector apparatus
US20070200810A1 (en) Electro-optical device, method of driving electro-optical device, driving circuit, and electronic apparatus
WO2005013252A1 (ja) 表示装置およびその駆動方法
KR20080044397A (ko) 액정표시장치
US20020149558A1 (en) Display device and its driving method, and projection-type display device
JP4071189B2 (ja) 信号回路およびこれを用いた表示装置、並びにデータラインの駆動方法
JP2004226684A (ja) 画像表示パネルおよび画像表示装置
US20050018107A1 (en) Display device
WO2018221477A1 (ja) 液晶表示装置
JP5035165B2 (ja) 表示駆動装置及び表示装置
JP2004309822A (ja) 表示装置
JP3243950B2 (ja) 映像表示装置
JP2002072987A (ja) 表示装置およびその駆動方法、ならびに投写型表示装置
JPS62271574A (ja) 画像表示装置の駆動回路
JP4784620B2 (ja) 表示駆動装置及びその駆動制御方法並びに表示装置
JP3788435B2 (ja) 表示装置および投射型表示装置
KR20080049215A (ko) 액정표시장치 및 이의 구동방법
JP2006195387A (ja) 電気光学装置および電子機器
JP3852418B2 (ja) 表示装置および投射型表示装置
JPH1031201A (ja) 液晶表示装置およびその駆動方法
JP2005351995A (ja) 表示装置および表示装置の駆動方法

Legal Events

Date Code Title Description
WWE Wipo information: entry into national phase

Ref document number: 200480021394.3

Country of ref document: CN

AK Designated states

Kind code of ref document: A1

Designated state(s): AE AG AL AM AT AU AZ BA BB BG BR BW BY BZ CA CH CN CO CR CU CZ DE DK DM DZ EC EE EG ES FI GB GD GE GH GM HR HU ID IL IN IS KE KG KP KR KZ LC LK LR LS LT LU LV MA MD MG MK MN MW MX MZ NA NI NO NZ OM PG PH PL PT RO RU SC SD SE SG SK SL SY TJ TM TN TR TT TZ UA UG US UZ VC VN YU ZA ZM ZW

AL Designated countries for regional patents

Kind code of ref document: A1

Designated state(s): GM KE LS MW MZ NA SD SL SZ TZ UG ZM ZW AM AZ BY KG KZ MD RU TJ TM AT BE BG CH CY CZ DE DK EE ES FI FR GB GR HU IE IT LU MC NL PL PT RO SE SI SK TR BF BJ CF CG CI CM GA GN GQ GW ML MR NE SN TD TG

121 Ep: the epo has been informed by wipo that ep was designated in this application
WWE Wipo information: entry into national phase

Ref document number: 2006232543

Country of ref document: US

Ref document number: 10565251

Country of ref document: US

WWE Wipo information: entry into national phase

Ref document number: 2004747792

Country of ref document: EP

WWE Wipo information: entry into national phase

Ref document number: 1020067002302

Country of ref document: KR

WWP Wipo information: published in national office

Ref document number: 2004747792

Country of ref document: EP

WWP Wipo information: published in national office

Ref document number: 1020067002302

Country of ref document: KR

WWP Wipo information: published in national office

Ref document number: 10565251

Country of ref document: US