WO2006098364A1 - モジュール基板 - Google Patents

モジュール基板 Download PDF

Info

Publication number
WO2006098364A1
WO2006098364A1 PCT/JP2006/305125 JP2006305125W WO2006098364A1 WO 2006098364 A1 WO2006098364 A1 WO 2006098364A1 JP 2006305125 W JP2006305125 W JP 2006305125W WO 2006098364 A1 WO2006098364 A1 WO 2006098364A1
Authority
WO
WIPO (PCT)
Prior art keywords
terminal
substrate
inspection
terminals
electronic components
Prior art date
Application number
PCT/JP2006/305125
Other languages
English (en)
French (fr)
Inventor
Masahiro Takatori
Yukihiro Ishimaru
Original Assignee
Matsushita Electric Industrial Co., Ltd.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co., Ltd. filed Critical Matsushita Electric Industrial Co., Ltd.
Priority to KR1020077023713A priority Critical patent/KR101204224B1/ko
Priority to JP2007508180A priority patent/JP4934022B2/ja
Priority to EP06729146A priority patent/EP1863087A4/en
Priority to US11/908,726 priority patent/US8077478B2/en
Priority to CN2006800084513A priority patent/CN101142678B/zh
Publication of WO2006098364A1 publication Critical patent/WO2006098364A1/ja
Priority to US13/299,842 priority patent/US8675369B2/en

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L25/0652Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00 the devices being arranged next and on each other, i.e. mixed assemblies
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/12Mountings, e.g. non-detachable insulating substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/538Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
    • H01L23/5385Assembly of a plurality of insulating substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/07Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L29/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/18Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different subgroups of the same main group of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0266Marks, test patterns or identification means
    • H05K1/0268Marks, test patterns or identification means for electrical inspection or testing
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/73Means for bonding being of different types provided for in two or more of groups H01L24/10, H01L24/18, H01L24/26, H01L24/34, H01L24/42, H01L24/50, H01L24/63, H01L24/71
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/1517Multilayer substrate
    • H01L2924/15192Resurf arrangement of the internal vias
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1531Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
    • H01L2924/15311Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/30107Inductance
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/3011Impedance
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/3025Electromagnetic shielding
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/11Printed elements for providing electric connections to or between printed circuits
    • H05K1/111Pads for surface mounting, e.g. lay-out
    • H05K1/112Pads for surface mounting, e.g. lay-out directly combined with via connections
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/11Printed elements for providing electric connections to or between printed circuits
    • H05K1/117Pads along the edge of rigid circuit boards, e.g. for pluggable connectors
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/18Printed circuits structurally associated with non-printed electric components
    • H05K1/182Printed circuits structurally associated with non-printed electric components associated with components mounted in the printed circuit board, e.g. insert mounted components [IMC]
    • H05K1/185Components encapsulated in the insulating substrate of the printed circuit or incorporated in internal layers of a multilayer circuit
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09145Edge details
    • H05K2201/0919Exposing inner circuit layers or metal planes at the side edge of the PCB or at the walls of large holes
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09818Shape or layout details not covered by a single group of H05K2201/09009 - H05K2201/09809
    • H05K2201/09845Stepped hole, via, edge, bump or conductor
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • H05K3/4611Manufacturing multilayer circuits by laminating two or more circuit boards

Definitions

  • the present invention relates to a module substrate on which electronic components such as LSI (Large Scale Integrated Circuit) or IC (Integrated Circuit) are mounted.
  • LSI Large Scale Integrated Circuit
  • IC Integrated Circuit
  • High-speed digital signal processing can be realized by improving the clock frequency of the system LSI, expanding the data bus width, and using a high-speed memory such as a double data rate (DDR) memory.
  • DDR double data rate
  • the test terminal is formed on the second layer lead substrate, the length of the wire connecting the test terminal and the IC chip becomes long. In this case, it is difficult to match the impedance between the test terminal and the IC chip. As a result, when testing the IC chip, a reflected wave is generated at the end of the test terminal or wire, causing waveform distortion in the test signal. As a result, it is difficult to accurately inspect the IC chip.
  • a module substrate according to one aspect of the present invention is vertically stacked and mounted on a plurality of circuit boards each having a wiring pattern, and at least one of the plurality of circuit boards, and the wiring pattern and the electric Of the plurality of circuit boards, a first terminal provided on the lower surface of the lowermost one of the plurality of circuit boards and electrically connected to the wiring pattern, and a plurality of the circuit boards And a second terminal provided so as to be exposed on the upper surface of any one of the circuit boards and electrically connected to the wiring pattern.
  • a plurality of circuit substrates each having a wiring pattern are vertically stacked.
  • One or more electronic components electrically connected to the wiring pattern are mounted on at least one circuit board of the plurality of circuit boards.
  • a first terminal electrically connected to the wiring pattern is provided on the lower surface of the lowermost one of the plurality of circuit boards.
  • the second terminal electrically connected to the wiring pattern is Among the multiple circuit boards, it is provided to be exposed on the upper surface of one of the circuit boards!
  • the inspection apparatus is connected to the second terminal even in a state where the module substrate is mounted on the external substrate through the first terminal. It can be continued. As a result, with the module substrate mounted on the external substrate, it is possible to inspect the internal circuit of the electronic component and the signal of the electronic component. As a result, defects in electronic components in the module substrate can be reliably detected.
  • the second terminal is formed on any one of the plurality of circuit boards, it is not necessary to provide a separate substrate for forming the second terminal. This can prevent an increase in the manufacturing cost of the module substrate.
  • the first terminal is formed on the lower surface of the circuit board, and the second terminal is formed on the upper surface of the circuit board. That is, the first terminal and the second terminal are formed on different surfaces of the circuit board.
  • the circuit board can be prevented from increasing in size to form the first and second terminals.
  • the module substrate can be miniaturized.
  • the sealed electronic component is shut off from the open air. This protects the electronic components from external influences. As a result, damage and deterioration of the electronic component can be prevented.
  • a space may be formed in the plurality of circuit boards, at least one electronic component of the one or more electronic components may be disposed in the space, and the space may be sealed.
  • the electronic component since the electronic component is disposed in the sealed space portion, the electronic component is shut off from the outside air. This protects the external impact electronic components. As a result, damage and deterioration of the electronic component can be prevented.
  • the second terminal may be electrically connected to the wiring pattern through a conductor penetrating at least one circuit board.
  • the second terminal and the wiring pattern can be easily connected.
  • the capacitive component and the inductive component of the wiring between the second terminal and the plurality of wiring patterns can be reduced. This can prevent waveform distortion from occurring in the inspection signal input to the electronic component.
  • part of the conductor can be used as the second terminal, the manufacturing cost of the module substrate can be reduced.
  • the inspection device can be easily connected to the second terminal of the upward force of the module substrate. As a result, defects in electronic components in the module substrate can be easily detected.
  • the module substrate may further include a sealing layer formed on an area excluding a partial area of the top surface of the top circuit board.
  • the electronic component is shut off by the sealing layer. This protects the electronic components from external influences. As a result, damage and deterioration of electronic components can be prevented.
  • the second terminal may be provided in a partial region of the top surface of any one of the plurality of circuit boards except the top one, and a space may be formed above the partial region.
  • the inspection device can be easily connected from the space to the second terminal. This makes it possible to easily detect a defect in the electronic component in the module substrate.
  • the second terminal is protected from external influences by the circuit board located above the circuit board on which the second terminal is formed, damage and deterioration of the second terminal can be prevented.
  • One or more other circuit boards located above any one of the circuit boards may have a notch or opening so that the second terminal is exposed !.
  • the module substrate further includes an insulating layer provided between at least two circuit substrates of the plurality of circuit substrates, and the second terminal is formed in a partial region of the upper surface of the circuit substrate below the insulating layer,
  • the insulating layer may have a notch or an opening so that the second terminal is exposed.
  • the inspection device can be easily connected to the second terminal through the notch or the opening.
  • defects in electronic components in the module substrate can be easily detected.
  • the second terminal is protected from external influences by being surrounded by the inner wall of the notch or the opening, damage and deterioration of the second terminal can be prevented.
  • the module substrate may further include a ground conductor layer provided on the upper surface or the lower surface of the uppermost circuit board, and the lower surface of the lower circuit substrate.
  • the ground conductor layer prevents high frequency noise radiated from the electronic component and the wiring pattern from leaking to the outside of the module substrate. Thereby, malfunction of the electronic device can be prevented.
  • a plurality of first and second terminals may be provided, and the size of each of the plurality of second terminals may be smaller than the size of each of the plurality of first terminals.
  • the area where the second terminal is formed on the circuit board can be reduced.
  • the area for mounting the electronic component and the area for forming the wiring pattern can be enlarged. This makes it possible to increase the mounting density of electronic components on the module substrate and to miniaturize the module substrate.
  • the pitch between the plurality of second terminals may be smaller than the pitch between the plurality of first terminals.
  • the plurality of second terminals may be arranged in a matrix.
  • the area where the second terminal is formed on the circuit board can be reduced, the area for mounting the electronic component and the area for forming the wiring pattern can be enlarged. it can. This makes it possible to increase the mounting density of electronic components on the module substrate and to miniaturize the module substrate.
  • a region for mounting an electronic component and a region for forming a wiring pattern can be sufficiently secured in the central portion of the circuit board. This makes it possible to increase the mounting density of electronic components on the module substrate and to miniaturize the module substrate.
  • the second terminal is disposed at the center of one of the circuit boards. In this case, since the inspection terminal is protected from external influences, damage and deterioration of the inspection terminal can be prevented.
  • the one or more electronic components include first and second electronic components, and the first and second electronic components are at least one circuit excluding a top circuit board among the plurality of circuit boards
  • the second terminals may be electrically connected to each other by a wiring pattern formed on the substrate, and the second terminal may be electrically connected to the wiring pattern electrically connecting the first and second electronic components.
  • the one or more electronic components and the wiring pattern constitute a circuit achieving a predetermined function
  • the first terminal includes a plurality of external terminals connected to the circuit
  • the second terminal is a circuit or any other
  • a plurality of inspection terminals for inspecting some electronic components may be included.
  • the circuit in the module substrate can be electrically connected to the external substrate through the external terminal.
  • circuits and electronic parts can be inspected via the inspection terminals.
  • the one or more electronic components include a first electronic component and a plurality of second electronic components, and the wiring pattern includes a first wiring portion connected to the first electronic component, and a first wiring.
  • the inspection terminals may be connected to the plurality of second wiring portions including a plurality of second wiring portions that are respectively branched from the portion and connected to the plurality of second electronic components.
  • the lengths of the plurality of second wiring portions may be equal. In this case, generation of a reflected wave can be prevented at the second terminal. This can prevent waveform distortion from occurring in the signal transferred between the first electronic component and the second electronic component.
  • the number of bits of the signal processed by the first electronic component is equal to the number of bits of the first electronic component. It can be expanded according to the number of storage devices electrically connected to. As a result, it is possible to improve the performance of the module substrate using a low-bit-count, low-cost storage device.
  • the second terminal since the second terminal is exposed on the upper surface of the circuit board, even when the module substrate is mounted on the external substrate through the first terminal, the second terminal can be inspected. Equipment can be connected. This makes it possible to inspect the internal circuit of the electronic component and the signal of the electronic component while the module substrate is mounted on the external substrate. As a result, defects in electronic components in the module substrate can be reliably detected.
  • a plurality of second terminals connected to the first electronic component may be formed of the plurality of second wiring portions having the same length. Is connected.
  • the connection position forces are also equal in wire length to the plurality of second terminals. Therefore, generation of reflected waves at the plurality of second terminals can be prevented. As a result, it is possible to prevent the occurrence of waveform distortion in the signal of the wiring pattern.
  • the electronic components and the wiring patterns between the electronic components are housed between the ground conductor layers formed in the module substrate, the radiation of high frequency noise generated by the electronic components and the wiring patterns is shielded. It can be suppressed.
  • the second terminal can be made sufficiently small. As a result, it is possible to prevent the increase in the waveform distortion suppression cost and the shielding cost of the module substrate.
  • FIG. 1 is an external perspective view showing a module substrate according to a first embodiment.
  • Figure 2 is a diagram for explaining the internal structure of the module board.
  • FIG. 5 is a view for explaining the internal structure of the module substrate of FIG.
  • FIG. 8 is an external perspective view showing a module substrate according to the fourth embodiment.
  • FIG. 9 is a view for explaining the internal structure of the module substrate of FIG.
  • FIG. 11 is an external perspective view showing a module substrate according to the sixth embodiment.
  • FIG. 12 is an external perspective view showing a module substrate according to the seventh embodiment.
  • FIG. 13 is an external perspective view showing a module board according to the eighth embodiment.
  • Figure 14 is a diagram showing an example of the relationship between the LSI and the inspection terminal.
  • FIG. 15 is a diagram showing an example of the relationship between the LSI and memory and test terminals.
  • FIG. 16 is a view showing another example of the relationship between the LSI and the memory and the inspection terminal.
  • FIG. 1 is an external perspective view showing a module substrate according to the first embodiment.
  • the arrow which shows X direction, Y direction, and Z direction which mutually orthogonally cross is attached
  • the X and Y directions are orthogonal to each other in the horizontal plane, and the Z direction corresponds to the vertical direction.
  • arrows indicating the X direction, the Y direction, and the Z direction are similarly attached.
  • the module board 100 is a first circuit board 11. (Hereinafter abbreviated as first substrate 11), first composite sheet 21, second circuit board 12 (hereinafter abbreviated as second substrate 12), second composite sheet 22 and third circuit It has a structure in which a substrate 13 (hereinafter, abbreviated as a third substrate 13) is stacked in order.
  • An integrated circuit (IC) 31 is mounted on the third substrate 13.
  • Each of the first to third substrates 11 to 13 may be a multilayer substrate or a single layer substrate.
  • adhesive sheets containing epoxy resin can be used as the first and second composite sheets 21 and 22.
  • a pre-preda can be used.
  • the first and second composite sheets serve as insulating layers.
  • a first inspection unit 410 and a second inspection unit 420 are provided in predetermined regions along two sides in the Y direction of the upper surface of the third substrate 13.
  • a plurality of inspection terminals 41 and a plurality of inspection terminals 42 are respectively arranged in a matrix.
  • Each inspection terminal 41, 42 is electrically connected to an electronic component such as an LSI or the like mounted on the first and second substrates 11 12 via a wiring pattern as described later.
  • an electronic component such as an LSI or the like mounted on the first and second substrates 11 12 via a wiring pattern as described later.
  • lands or vias can be used as the inspection terminals 41 and 42.
  • the inspection probes of the inspection apparatus (not shown) are connected to the inspection terminals 41 and 42. Details will be described later.
  • a plurality of solder balls 43 are formed on the lower surface of the first substrate 11. Each solder ball 43 is electrically connected to the electronic components mounted on the first to third substrates 11 to 13.
  • the inspection terminals 41 and 42 may have a size that allows the inspection probe of the inspection device (not shown) to come into contact.
  • the inspection terminals 41 and 42 can be made sufficiently small, and the pitch between the inspection terminals 41 and the pitch between the inspection terminals 42 can be made sufficiently small. Therefore, the size of inspection terminals 41 and 42 can be made sufficiently smaller than the size of solder ball 43. Further, the pitch between the inspection terminals 41 and the pitch between the inspection terminals 42 can be made sufficiently smaller than the pitch between the solder balls 43.
  • module substrate 100 the internal structure of module substrate 100 will be described in detail.
  • FIG. 2 is a view for explaining an internal structure of module substrate 100.
  • FIG. 2 (a) is a view showing the positional relationship of a plurality of electronic components mounted on the module substrate 100 on the XY plane
  • FIG. 2 (b) is a cross-sectional view of the module substrate 100.
  • a space 51 is formed in the center of the first composite sheet 21 so as to penetrate vertically.
  • An LSI 32 Large Seal Integrated Circuit
  • a memory 33 and a memory 34 are mounted on the first substrate 11 in the space 51.
  • the memories 33 and 34 are work memories which function as work areas of the LSI 32.
  • D DR double data rate memory
  • a high frequency signal of 400 MHz or more can be transferred between the LSI 32 and the memories 33 and 34.
  • a space 52 penetrating vertically is formed in the second composite sheet 22.
  • the LSI 35 is mounted on the second substrate 12 in the space 52.
  • the outside air is also blocked by the first composite sheet 21 and the second substrate 12. That is, the LSI 32 and the memories 33 and 34 are mounted in the sealed space 51. As a result, external influences can also protect the LSI 32 and memories 33 and 34, and damage and deterioration can be prevented.
  • the space 52 is also shielded from external air by the second composite sheet 22 and the third substrate 13. That is, the LSI 35 is mounted in the sealed space 52. As a result, external influences can also protect the LSI 35 and prevent damage and deterioration.
  • a sealing layer such as a thin film mold may be further provided so as to cover the LSI 32 and the memories 33 and 34.
  • the LSI 32, the memories 33, 34 and the LSI 35 are, for example, an adhesive sheet of several ⁇ m in thickness (illustrated And is bonded onto the first substrate 11 and the second substrate 12 via
  • the LSI 32, the memories 33 and 34 and the LSI 35 are electrically connected to the first substrate 11 and the second substrate 12 by, for example, a wire bonding method or a flip chip method.
  • the heights of the LSI 32, the memory 33 and the memory 34 on the first substrate 11 and the height of the LSI 35 on the second substrate 12 can be reduced. be able to. Thereby, the thickness of the first and second composite sheets 21 and 22 can be reduced, and the module substrate 100 can be thinned.
  • the LSI 32, the memory 33 and the memory 34 are electrically connected to the wiring pattern on the first substrate 11 by the wire bonding method, and the LSI 35 is on the second substrate 12 by the flip chip method. It is electrically connected to the wiring pattern.
  • the IC 31 since the IC 31 is mounted on the third substrate 13, the height may not be reduced. Therefore, the IC 31 can be electrically connected to the wiring pattern (not shown) on the third substrate 13 by the reflow soldering method.
  • a bare die polished and diced to a predetermined size, or a CSP (Chip Size Package) can be used as the LSI 32, the memories 33 and 34, and the LSI 35.
  • the thickness of the first and second composite sheets 21 and 22 is preferably, for example, 50 ⁇ m to 800 ⁇ m, which is preferably larger than the thickness of the bare die or CSP.
  • the ground conductor layer ECL is formed in the area excluding the area where the solder ball 43 is formed.
  • the ground conductor layer ECL is formed in the area except the area where the inspection terminals 41 and 42 are formed, the area where the IC 31 is mounted, and the area where the wiring pattern (not shown) is formed. Is formed.
  • the ground conductor layer ECL is formed in the area excluding the area where the vias 411, 412, and 421 to 42 described later are formed.
  • ground conductor layer ECL should be formed as wide as possible so as not to contact the solder ball 43, the inspection terminals 41 and 42, the IC 31, the wiring pattern and the vias 411, 412 and 421 to 423. preferable. Grounding conductor layer ECL The effects will be described later.
  • the LSI 32, the memories 33, 34, the LSI 35, and the inspection terminals 41, 42 have wiring patterns 111 to 116 and a second pattern formed on the first substrate 11. It is electrically connected by the wiring pattern 117 formed on the substrate 12 of FIG.
  • the wiring between the LSI 32, the memories 33 and 34, and the inspection terminals 41 and 42 will be described below with reference to FIG.
  • one end of the plurality of wiring patterns 111 is connected to the LSI 32 via the plurality of bonding pads 3 22 (FIG. 2 (a)) and the plurality of wires 321 (FIG. 2 (a)). They are electrically connected to the multiple terminals respectively.
  • the other ends of the plurality of wiring patterns 111 are connected to central portions of the plurality of wiring patterns 112, respectively.
  • one end of the plurality of wiring patterns 113 is a via 411 (FIG. 2 (b)) formed near one side in the Y direction of the module substrate 100 (FIG. 2 (b)).
  • Each of the plurality of test terminals 41 is electrically connected to each other via the respective terminals.
  • the other ends of the plurality of wiring patterns 113 are connected to the plurality of wiring patterns 112, respectively.
  • the wiring pattern 113 is a stub wiring branched from the wiring pattern 112.
  • the inspection terminal 41 and the wiring patterns 111 and 112 are electrically connected.
  • each of the plurality of wiring patterns 115 is electrically connected to each of the plurality of terminals of the LSI 32 through the bonding pad 322 (FIG. 2 (a)) and the wire 321 (FIG. 2 (a)).
  • the other ends of the plurality of wiring patterns 115 are electrically connected to the plurality of terminals of the memory 33 through the bonding pads 332 (FIG. 2 (a)) and the wires 3 31 (FIG. 2 (a)).
  • the plurality of wiring patterns 115 are terminals for inspection via vias 412 (FIG. 2 (b)) formed near one side in the Y direction of the module substrate 100 (FIG. 2 (b)). Each is electrically connected to 41. Thus, the inspection terminal 41 and the wiring pattern 115 are electrically connected.
  • the plurality of wiring patterns 116 may be formed through a plurality of inspections via vias 422 (FIG. 2 (b)) formed near the other side in the Y direction of the module substrate 100 (FIG. 2 (b)). Each is electrically connected to the terminal 42. Thus, the inspection terminal 42 and the wiring pattern 116 are electrically connected.
  • the address signal and the clock signal are transferred to the memories 32 and 33 of the LSI 32 via the wiring patterns 111 and 112. Also, data signal power is transferred between the SLSI 32 and the memories 33 and 34 via the wiring patterns 115 and 116.
  • the self-defined lines “turns 111, 112, 115, 116” are functionally unnecessary lines other than connecting the LSI 32 and the memories 33, 34. That is, the wiring connecting the LSI 32 and the memories 33 and 34 is functionally sufficient only with the wiring patterns 111, 112, 115 and 116 to which the respective signals are transferred. Also, the wiring patterns 111, 112, 115, 116 are the first composite. External air is also blocked by the sheet 21 and the second substrate 12. That is, the LSI 32, the memories 33, 34 and the wiring patterns 111, 112, 115, 116 are sealed in the module substrate 100.
  • the inspection apparatus in order to detect the waveform and pattern of each signal transferred from the LSI 32 to the memories 33 and 34, the inspection apparatus is used for the wiring patterns 111, 112, 115 and 116 sealed in the module substrate 100. It is necessary to connect (not shown). Also, in order to inspect the internal circuits of the LSI 32 and the memories 33, 34, the external force of the module substrate 100 also inputs an inspection signal to the LS 132 and the memories 33, 34, and the signals outputted from the LSI 32 and the memories 33, 34 It is necessary to match the expected value.
  • the inspection terminal 41 and the wiring patterns 111 and 112 are electrically connected.
  • a test device not shown
  • the waveform and pattern of the address signal and clock signal transferred from the LSI 32 to the memory 33 can be checked.
  • the inspection terminal 41 and the wiring pattern 115 are electrically connected.
  • an inspection device not shown
  • the inspection terminal 42 and the wiring pattern 116 are electrically connected.
  • an inspection device not shown
  • the waveform and pattern of the data signal transferred between the LSI 32 and the memory 34 can be inspected.
  • the LSI 35 is electrically connected to the inspection terminal 42 through the wiring pattern 117 and the via 423 (FIG. 2 (b)) of the module substrate 100. Therefore, By connecting an inspection device (not shown) to the inspection terminal 42, inspection of the internal circuit of the LSI 35 and inspection of signals can be performed in the same manner as the LSI 32 and the memories 33 and 34.
  • the common address signal and clock signal output from the LSI 32 are branched from the wiring pattern 111 by the wiring pattern 112 in two directions and input to the memories 33 and 34, respectively.
  • An inspection terminal for inspecting a signal transferred to each of the wiring patterns 111 and 112 is a force which is inherently sufficient for one pair of wiring patterns 111 and 112 to be connected.
  • two test terminals 41 and 42 are connected to each pair of wiring patterns 111 and 112 to be connected by two wiring patterns 113 and 114 branched from each wiring pattern 112. doing. Further, the length of the wiring pattern 113 branched from the same wiring pattern 112 is equal to the length of the wiring pattern 114. Furthermore, the wiring pattern 111 is connected to a position at which the wiring pattern 112 is bisected.
  • Wiring patterns 113 and 114 may be branched from wiring pattern 111 without being branched from wiring pattern 112.
  • the number of memories connected to the LSI 32 is not limited to two, and three or more memories may be connected in parallel. In this case, the number of bits of the data signal processed by the LSI 32 can be further expanded.
  • the number of force memories in which the wiring patterns connected to LSI 32 are branched in two directions is three or more, the number is the same as the number of wiring pattern strength memories connected to LSI 32.
  • the wiring pattern is formed to branch in the direction of. In this case, when connecting the inspection terminals to the branched wiring patterns, as in the above case, the wiring patterns are formed such that the wiring lengths from the branch points to the inspection terminals are equal. It is preferable to do. As a result, generation of a reflected wave at each inspection terminal can be prevented.
  • the ground conductor layer ECL is formed on the lower surface of the first substrate 11 and the upper and lower surfaces of the third substrate 13 in the widest possible area.
  • the LSIs 32, 35, the memories 33, 34 and the wiring patterns 111 to 117 connected to them can be accommodated between the ground conductor layers ECL.
  • the ground conductor layer ECL can prevent the high frequency noise radiated from the LSIs 32, 35, the memories 33, 34 and the wiring patterns 111 to 117 from leaking to the outside of the module substrate 100.
  • each of the inspection terminals 41 and 42 can be sufficiently reduced. In this case, high frequency noise can be prevented from being radiated from the inspection terminals 41 and 42 to the outside of the module substrate 100.
  • inspection of signals which are not originally output to the outside of the module substrate 100 such as signals (address signals, clock signals and data signals) between the LSI 32 and the memories 33 and 34, may be performed. it can. This makes it possible to inspect the state of each electronic component of the module substrate 100 in detail.
  • the inspection terminals 41 and 42 and the electronic component are electrically connected via the wiring patterns 111 to 117 and the vias 411 and 412 and 421 to 423.
  • the wires 321, 331, 341 connecting the respective electronic components and the respective wiring patterns 111 to 117 it is not necessary to use the wires for connecting the respective electronic components and the detection terminals 41, 42. .
  • the length of the wire between each electronic component and the inspection terminals 41 and 42 can be shortened.
  • an inspection signal is input from the inspection apparatus to the inspection terminals 41 and 42, it is possible to prevent waveform distortion from occurring in the inspection signal.
  • the internal circuit of the electronic component can be inspected accurately.
  • each electronic component is mounted on the first and second substrates 11 and 12 by the flip chip method, it is necessary to use a wire for mounting each electronic component. Thereby, impedance matching between each electronic component and the test terminals 41 and 42 can be performed more reliably.
  • the inspection terminals 41 and 42 are electrically connected to the LSI 32 and the memories 33 and 34 through the wiring patterns 111 to 114 and the vias 411 and 421. Also, the wiring pattern 113 and the wiring pattern 114 connected to the same wiring pattern 112 are equally formed in length. Further, the wiring pattern 111 is connected to a position at which the wiring pattern 112 is bisected. Therefore, the wiring length from the connection position to the inspection terminal 41 and the wiring length to the connection position force inspection terminal 42 become equal. As a result, generation of a reflected wave at the inspection terminal 41 and the inspection terminal 42 can be prevented. As a result, it is possible to prevent the occurrence of waveform distortion in the address signal and the clock signal.
  • the wiring length between each electronic component and the inspection terminals 41 and 42 can be shortened.
  • the capacitive component and the inductive component between each electronic component and the detection terminals 41 and 42 can be reduced.
  • the inspection terminals 41 and 42 are disposed on the upper surfaces on both sides of the third substrate 13. In this case, an area for mounting an electronic component and an area for forming a wiring pattern can be sufficiently secured in the central portions of the first to third substrates 11 to 13. As a result, the mounting density of electronic components on the module substrate 100 can be improved, and the module substrate 100 can be miniaturized.
  • the sizes of the inspection terminals 41 and 42, the pitch between the inspection terminals 41, and the pitch between the inspection terminals 42 are sufficiently small.
  • the area for mounting electronic components and the area for forming a wiring pattern can be further expanded.
  • the mounting density of the electronic components on the module substrate 100 can be sufficiently improved, and the module substrate 100 can be sufficiently miniaturized.
  • each electronic component (LSI 32, 35 and memories 33, 34) and wiring patterns 111 to 117 between each electronic component can be accommodated between ground conductor layers ECL of a predetermined pattern.
  • ground conductor layers ECL ground conductor layers
  • each of the inspection terminals 41 and 42 can be made sufficiently small. Thereby, it is possible to prevent high frequency noise from being radiated from the inspection terminals 41 and 42 to the outside of the module substrate 100.
  • the arrangement shape of the inspection terminals 41 and 42 is not limited to the example shown in FIG. 1.
  • a plurality of inspection terminals 41 and 42 may be arranged along the peripheral portion of the third substrate 13.
  • a region for mounting an electronic component and a region for forming a wiring notch can be sufficiently secured in the central portions of the first to third substrates 11 to 13.
  • a circuit board may be used instead of the first and second composite sheets 21 and 22.
  • a wiring pattern can be formed on the circuit board, it is possible to mount more electronic components on the module board 100.
  • the circuit board is integrated with the first board 11, the second board 12, or the third board 13.
  • the module board according to the second embodiment is different from the module board 100 (FIGS. 1 to 3) according to the first embodiment in the following points.
  • module substrate 101 in module substrate 101 according to the present embodiment, a predetermined region along two sides in the Y direction of the upper surface of second substrate 12 is exposed, In the predetermined regions of the second composite sheet 22 and the third substrate 13, rectangular notches 430 and notches 440 are formed, respectively. In addition, dew in the notches 430 and 440 A first inspection unit 410 and a second inspection unit 420 are respectively provided in the region of the upper surface of the second substrate 12 to be exposed.
  • each of the electronic components and the inspection terminals 41 and 42 can be separated. There is no need to form vias for electrical connection in the second composite sheet 22 and the third substrate 13. Thereby, the manufacturing cost of the module substrate 101 can be reduced.
  • the wiring length between the LSI 35 and the inspection terminal 42 can be sufficiently shortened.
  • the inductive component and capacitive component between the LSI 35 and the test terminal 42 can be sufficiently reduced.
  • waveform distortion can be reliably prevented from occurring in the inspection signal input to the LSI 35.
  • the inspection terminals 41 and 42 are provided on the second substrate 12, the wiring length between the LSI 32 and the memories 33 and 34 and the inspection terminals 41 and 42 should be sufficiently shortened. Can. As a result, the inductive component and capacitive component between the LSI 32 and the memories 33 and 34 and the inspection terminals 41 and 42 can be sufficiently reduced. As a result, waveform distortion can be reliably prevented from occurring in the inspection signals input to the LSI 32 and the memories 33 and 34.
  • the first and second inspection parts 410 and 420 are surrounded by the second composite sheet 22 and the third substrate 13 except for one side. In this case, since the inspection terminals 41 and 42 are protected by the second composite sheet 22 and the third substrate 13, damage and deterioration of the inspection terminals 41 and 42 can be prevented.
  • first composite sheet 21, the second substrate 12, the second composite sheet 22, and the third substrate 13 are provided such that a predetermined region on the upper surface of the first substrate 11 is exposed.
  • the notch 430 and the notch 440 may be respectively formed in the region of.
  • the module board according to the third embodiment is different from the module board 100 (FIGS. 1 to 3) according to the first embodiment in the following points.
  • FIG. 6 is an external perspective view showing a module substrate according to the third embodiment.
  • FIG. 7 is a view for explaining the internal structure of the module substrate 102 of FIG.
  • FIG. 7 (a) is a view showing the positional relationship of a plurality of electronic components mounted on the module substrate 102 on the XY plane
  • FIG. 7 (b) is a cross-sectional view of the module substrate 102.
  • a ground conductor layer ECL is formed on the upper surface and the lower surface of the second substrate 11.
  • the ground conductor layer ECL is formed in the area excluding the area where the inspection terminals 41 and 42 are formed.
  • the ground conductor layer ECL is formed in the area excluding the area where the vias 411, 412, and 421 to 42 are formed.
  • the inspection terminals 41 and 42 are provided on the second substrate 12, the LSI 32 and the memories 33 and 34 and the inspection terminals 41 are provided. , Between 42 The wiring length can be sufficiently shortened. Thereby, the inductive component and the capacitive component between the LSI 32 and the memories 33 and 34 and the inspection terminals 41 and 42 can be sufficiently reduced. As a result, waveform distortion can be reliably prevented from occurring in the inspection signals input to the LSI 32 and the memories 33 and 34.
  • the inspection terminals 41 and 42 are provided on the second substrate 12 on which the electronic component can be mounted. That is, the inspection terminals 41 and 42 are provided on the circuit board for mounting the electronic component, and it is not necessary to provide separate circuit boards for providing the inspection terminals 41 and 42. Therefore, the increase in the manufacturing cost of the module substrate 102 can be prevented.
  • a circuit board may be used instead of the first composite sheet 21.
  • a wiring pattern can be formed on the circuit board, more electronic components can be mounted on the module board 102.
  • the circuit board may be integrally formed with the first board 11 or the second board 12.
  • the module board according to the fourth embodiment is different from the module board 102 according to the third embodiment (FIGS. 6 and 7) in the following points.
  • FIG. 8 is an external perspective view showing a module substrate according to the fourth embodiment.
  • FIG. 9 is a view for explaining an internal structure of the module substrate 103 of FIG.
  • FIG. 9 (a) is a view showing the positional relationship of a plurality of electronic components mounted on the module substrate 103 on the XY plane
  • FIG. 9 (b) is a cross-sectional view of the module substrate 103.
  • module substrate 103 As shown in FIGS. 8 and 9, in module substrate 103 according to the present embodiment, a predetermined region along two sides in the Y direction of the upper surface of first substrate 11 is exposed. Rectangular notches 430 and notches 440 are formed in predetermined regions of the first composite sheet 21 and the second substrate 12, respectively. Further, a first inspection unit 410 and a second inspection unit 420 are respectively provided in the region of the upper surface of the first substrate 11 exposed in the notches 430 and 440.
  • the inspection terminals 41 and 42 are provided on the first substrate 11, the wiring length between the LSI 32 and the memories 33 and 34 and the inspection terminals 41 and 42 should be sufficiently shortened. Can. As a result, the inductive component and capacitive component between the LSI 32 and the memories 33 and 34 and the inspection terminals 41 and 42 can be sufficiently reduced. As a result, waveform distortion can be reliably prevented from occurring in the inspection signals input to the LSI 32 and the memories 33 and 34.
  • the first and second inspection units 410 and 420 are surrounded by the first composite sheet 21 and the second substrate 12 except for one side. In this case, since the inspection terminals 41 and 42 are protected by the first composite sheet 21 and the second substrate 12, damage and deterioration of the inspection terminals 41 and 42 can be prevented.
  • the module board according to the fifth embodiment is different from the module board 100 (FIGS. 1 to 3) according to the first embodiment in the following points.
  • FIG. 10 is an external perspective view showing a module substrate according to the fifth embodiment.
  • a module substrate 104 has a structure in which a first substrate 11, a first composite sheet 21 and a second substrate 12 are sequentially stacked.
  • a first inspection unit 410 and a second inspection unit 420 are respectively provided in predetermined regions along two sides in the Y direction of the second substrate 12. Further, the LSI 32 and the memories 33, 34 are mounted on the first substrate 11 as in FIG. 2 (b).
  • the module substrate according to the sixth embodiment is the module base according to the fifth embodiment.
  • the differences from plate 104 are as follows.
  • FIG. 11 is an external perspective view showing a module substrate according to the sixth embodiment.
  • the first region is exposed such that predetermined regions along the two sides in the Y direction of the upper surface of first substrate 11 are exposed.
  • rectangular notches 430 and notches 440 are formed, respectively.
  • a first inspection unit 410 and a second inspection unit 420 are respectively provided in the region of the upper surface of the first substrate 11 exposed in the notches 430 and 440.
  • inspection terminals 41 and 42 are provided on first substrate 11, vias for electrically connecting the respective electronic components and inspection terminals 41 and 42 are formed. It is not necessary to form the first composite sheet 21 and the second substrate 12. Thereby, the manufacturing cost of the module substrate 105 can be reduced.
  • the inspection terminals 41 and 42 are provided on the first substrate 11, the wiring length between the LSI 32 and the memories 33 and 34 and the inspection terminals 41 and 42 should be sufficiently shortened. Can. As a result, the inductive component and capacitive component between the LSI 32 and the memories 33 and 34 and the inspection terminals 41 and 42 can be sufficiently reduced. As a result, waveform distortion can be reliably prevented from occurring in the inspection signals input to the LSI 32 and the memories 33 and 34.
  • the first and second inspection units 410 and 420 are surrounded by the first composite sheet 21 and the second substrate 12 except for one side. In this case, since the inspection terminals 41 and 42 are protected by the first composite sheet 21 and the second substrate 12, damage and deterioration of the inspection terminals 41 and 42 can be prevented.
  • the module board according to the seventh embodiment is different from the module board 105 according to the sixth embodiment (FIG. 11) in the following points.
  • FIG. 12 is an external perspective view showing a module substrate according to the seventh embodiment.
  • the first region is exposed such that predetermined regions along two sides in the Y direction of the upper surface of first substrate 11 are exposed.
  • rectangular notches 430 and notches 440 are respectively provided in the predetermined area of the composite sheet 21, rectangular notches 430 and notches 440 are respectively provided. It is formed.
  • a first inspection unit 410 and a second inspection unit 420 are respectively provided in the region of the upper surface of the first substrate 11 exposed in the notches 430 and 440.
  • the upper surfaces of the first and second inspection units 410 and 420 are protected by the second substrate 12. As a result, damage and deterioration of the inspection terminals 41 and 42 can be reliably prevented.
  • the second substrate 12 is not formed with the notch, it is necessary to sufficiently secure the area for mounting the electronic component and the area for forming the wiring pattern on the second substrate 12. it can.
  • the module board according to the eighth embodiment differs from the module board 104 (FIG. 10) according to the fifth embodiment in the following points.
  • the first composite sheet 21 and the second substrate are provided such that a predetermined region of the upper surface of the first substrate 11 is exposed.
  • a rectangular opening 450 is formed in the central portion of 12.
  • a plurality of inspection terminals 45 are arranged in a matrix. The inspection terminal 45 is connected to each electronic component as in the above embodiment.
  • inspection terminal 45 is provided on first substrate 11, a via for electrically connecting each electronic component and inspection terminal 45 is used as the first composite substrate. It is not necessary to form the gate 21 and the second substrate 12. Thereby, the manufacturing cost of the module substrate 107 can be reduced.
  • the inspection terminal 45 is provided on the first substrate 11, the wiring length between the LSI 32 and the memories 33 and 34 and the inspection terminal 45 can be sufficiently shortened. Thereby, the inductive component and the capacitive component between the LSI 32 and the memories 33 and 34 and the inspection terminal 45 can be sufficiently reduced. As a result, waveform distortion can be reliably prevented from occurring in the inspection signals input to the LSI 32 and the memories 33 and 34.
  • the inspection terminal 45 is formed of the first composite sheet 21 and the second substrate 12 at the periphery. being surrounded. In this case, since the inspection terminal 45 is protected by the first composite sheet 21 and the second substrate 12, damage and deterioration of the inspection terminal 45 can be prevented.
  • the plurality of terminals of the LSI 32, the plurality of solder balls 43, and the plurality of force wiring patterns 118 are electrically connected to one another. Thereby, the LSI 32 and the circuit of the external substrate are electrically connected. Although not shown in FIG. 3, in the first embodiment, the LSI 32 and the solder ball 43 are electrically connected as in FIG.
  • the plurality of terminals of the LSI 32 and the plurality of inspection terminals 41 and 42 are electrically connected by the plurality of wiring patterns 119, respectively. Therefore, by using the inspection terminals 41 and 42, inspection of the internal circuit of the LSI 32 and inspection of signals can be performed as in the above embodiment.
  • FIG. 15 shows an example of the relationship between the LSI 32 and the memory 33 and the inspection terminals 41 and 42 when the LSI 32 and the memory 33 are electrically connected and mounted on the first substrate 11.
  • the LSI 32 is electrically connected to the solder ball 43 as in FIG. Further, the plurality of terminals of the LSI 32, the plurality of terminals of the memory 33, and the plurality of wiring patterns 120 are electrically connected to one another. As a result, the LSI 32 and the memory 33 are electrically connected to each other.
  • FIG. 16 is another example of the relationship between the LSI 32 and the memory 33 and the inspection terminals 41 and 42 when the LSI 32 and the memory 33 are electrically connected and mounted on the first substrate 11.
  • FIG. 16 is another example of the relationship between the LSI 32 and the memory 33 and the inspection terminals 41 and 42 when the LSI 32 and the memory 33 are electrically connected and mounted on the first substrate 11.
  • the example in FIG. 16 differs from the example in FIG. 15 in the following points.
  • the inspection terminals 41 and 42 are electrically connected to the wiring patterns 120 by the wiring patterns 121.
  • the wiring pattern 121 is a stub wiring branched from the wiring pattern 120.
  • the inspection of the internal circuits of the LSI 32 and the memory 33 and the inspection of signals can be performed by using the inspection terminals 41 and 42 as in FIG.
  • output signals of the LSI 32 and the memory 33 are extracted by the wiring pattern 121. Therefore, the wiring pattern 120 can be formed by any route without being influenced by the positions of the inspection terminals 41 and 42. Therefore, the degree of freedom of wiring is increased.
  • the number of electronic components mounted on the first to third substrates 11 to 13 is not limited to the number described in the above embodiment, and more electronic components can be used as the first to third electronic components.
  • One or two electronic components may be mounted on the substrates 11 to 13 respectively, and may be mounted on the first to third substrates 11 respectively.
  • the electronic component may be disposed on each circuit board, and the inspection terminals 41 and 42 or the inspection terminal 45 may be disposed to be exposed upward. As a result, with the module substrate mounted on the external substrate, it is possible to inspect the internal circuit and signal of each electronic component.
  • each electronic component is mounted on the upper surface of each substrate, but electronic components may be mounted on the lower surface or both surfaces of each substrate.
  • the inspection terminals 41 and 42 are provided on the same circuit board, but the inspection terminals 41 and 42 may be provided on different circuit boards.
  • the inspection terminal 41 may be provided on the first substrate 11 and the inspection terminal 42 may be provided on the second substrate 12.
  • the connector terminals are provided instead of the force solder balls 43 described for the BGA (Ball Grid Array) type module substrate, and the module substrate and the external substrate are electrically connected. May be connected.
  • the shapes of the force notches 430 and 440 and the opening 450 described in the case where the rectangular notches 430 and 440 and the rectangular opening 450 are provided are limited to the above examples. I will not. For example, it may be another shape such as a circle, an ellipse or a polygon. Also, three or more notches or openings may be formed.
  • the positions at which the notches 430 and 440 or the openings 450 are formed are not limited to the above-described example, and may be formed at four corners of the module substrate which may be formed at the center of the side of the module substrate, for example. May be
  • the shape of the inspection units 410 and 420 is not limited to the above example.
  • it may be another shape such as a circle, an ellipse or a polygon.
  • three or more inspection units 410 and 420 may be formed.
  • the positions at which the inspection units 410 and 420 are formed are not limited to the above-described example, and may be formed at the center of the upper surface of the module substrate or at the center of the side surface of the module substrate It may be formed at the four corners of the module substrate.
  • the solder ball 43 corresponds to the first terminal and the external terminal
  • the inspection terminal 41, the inspection terminal 42 and the inspection terminal 45 correspond to the second terminal
  • the mold portion 61 corresponds to the sealing layer
  • the first and second composite sheets 21 and 22 correspond to the insulating layer
  • LSI 32 corresponds to the first electronic component
  • memories 33 and 34 correspond to the second electronic component.
  • distribution The line pattern 111 corresponds to a first wiring portion
  • the wiring patterns 112 to 114 correspond to a second wiring portion
  • the vias 411, 412 and 421 to 423 correspond to conductors penetrating the circuit board.
  • the present invention can be used for various electric devices or electronic devices.

Abstract

 モジュール基板は、第1の回路基板、第1のコンポジットシート、第2の回路基板、第2のコンポジットシートおよび第3の回路基板が順に積層された構造を有する。第3の回路基板の上面の所定の領域に、検査用端子がマトリクス状に配置されている。第1および第2の回路基板上には、電子部品が実装されている。検査用端子は、ビアおよび配線パターンを介して第1および第2の回路基板上に実装される電子部品と電気的に接続されている。

Description

明 細 書
モジュール基板
技術分野
[0001] 本発明は、 LSI (Large Scale Integrated Circuit)または IC (Integrated Circuit)等の 電子部品が実装されたモジュール基板に関する。
背景技術
[0002] 近年、デジタルテレビ等のデジタル家電が一般家庭に普及しつつある。このデジタ ル家電の普及には、製品の高性能化および多機能化が大きな鍵を握っている。
[0003] デジタル家電の性能は、デジタル信号処理を高速化することにより向上させること ができる。デジタル信号処理の高速化は、システム LSIのクロック周波数の向上、デ ータバス幅の拡張、および DDR (double data rate)メモリ等の高速メモリを用いること 等により実現することができる。
[0004] また、デジタル家電の機能を増加するためには、回路の高集積ィ匕が必要になる。
回路の高集積化は、例えば、 MCM (Multi Chip Module)または SIP (System In Pack age)等の技術により、複数の電子部品を一つのパッケージ内に搭載することにより実 現することができる。
[0005] ところで、回路の高集積ィ匕により、多数の機能を製品に搭載することが可能になる
1S 各機能が動作するために必要なインターフェース信号の数も増加する。それによ り、パッケージ外部に設けられる外部端子の数も増加する。また、ノ ッケージ内に収 納される電子部品の数の増加に伴い、それらの検査用の外部端子の数も増加する。 上記パッケージは、外部端子を介して外部基板に電気的に接続されるが、外部端子 の数が増加することにより、ノ ッケージの小型化が困難になる。
[0006] そこで、例えば、特許文献 1の ICパッケージにおいては、二層構造を有するリード 基板の 1層目に下段リード端子を設け、 2層目に試験用端子となる上段リード端子を 設けている。この構成においては、リード基板の 2層目に設けられるる上段リード端子 は回路基板と接続されない。すなわち、試験用端子をリード基板の 2層目に設けるこ とにより、回路基板が接続される領域 (リード基板の 1層目)に設けられる端子の数を 減少させている。それにより、 ICパッケージの小型化が可能になることが考えられる。 特許文献 1:特開 2000— 68440号公報
発明の開示
発明が解決しょうとする課題
[0007] し力しながら、上記特許文献 1の ICパッケージの構成においては、試験用端子を設 けるためにリード基板を 2層構造にする必要がある。この場合、電子部品としての機 能上は必要がない基板を設けることになり、製造コストおよび製造工程が増加する。
[0008] また、試験用端子は 2層目のリード基板に形成されているので、試験用端子と ICチ ップとを接続するワイヤの長さが長くなる。この場合、試験用端子と ICチップとの間の インピーダンス整合を行うことが困難になる。それにより、 ICチップの検査時に、試験 用端子またはワイヤの端部で反射波が発生し、検査用信号に波形歪みが生じる。そ の結果、 ICチップを正確に検査することが困難になる。
[0009] 本発明の目的は、電子部品の検査を確実に行うことができかつ製造コストの増加が 防止された小型のモジュール基板を提供することである。
課題を解決するための手段
[0010] (1)
本発明の一局面に従うモジュール基板は、上下方向に積層され、各々が配線バタ ーンを有する複数の回路基板と、複数の回路基板のうち少なくとも 1つの回路基板上 に実装され、配線パターンと電気的に接続される 1または複数の電子部品と、複数の 回路基板のうち最下部の回路基板の下面に設けられ、配線パターンと電気的に接続 される第 1の端子と、複数の回路基板のうちいずれかの回路基板の上面に露出する ように設けられ、配線パターンと電気的に接続される第 2の端子とを備えるものである
[0011] そのモジュール基板においては、各々が配線パターンを有する複数の回路基板が 上下方向に積層されている。配線パターンと電気的に接続される 1または複数の電 子部品が、複数の回路基板のうち少なくとも 1つの回路基板上に実装されている。配 線パターンと電気的に接続される第 1の端子が、複数の回路基板のうち最下部の回 路基板の下面に設けられている。配線パターンと電気的に接続される第 2の端子が、 複数の回路基板のうち 、ずれかの回路基板の上面に露出するように設けられて!/、る
[0012] この場合、第 2の端子が回路基板の上面に露出しているので、第 1の端子を介して モジュール基板を外部基板に実装した状態においても、第 2の端子に検査装置を接 続することができる。それにより、モジュール基板を外部基板に実装した状態で電子 部品の内部回路の検査および電子部品の信号の検査を行うことができる。その結果 、モジュール基板内の電子部品の不良を確実に検出することができる。
[0013] また、複数の回路基板のうちいずれかの回路基板に第 2の端子が形成されるので、 第 2の端子を形成するための別個の基板を設ける必要がない。それにより、モジユー ル基板の製造コストの増加を防止することができる。
[0014] また、第 1の端子は回路基板の下面に形成され、第 2の端子は回路基板の上面に 形成される。すなわち、第 1の端子と第 2の端子とは回路基板の異なる面に形成され る。この場合、第 1および第 2の端子を形成するために回路基板が大型化することを 防止することができる。それにより、モジュール基板の小型化が可能となる。
[0015] (2)
1または複数の電子部品のうち少なくとも 1つの電子部品は封止されてもよい。
[0016] この場合、封止された電子部品は外気から遮断される。それにより、外的影響から 電子部品が保護される。その結果、電子部品の損傷および劣化を防止することがで きる。
[0017] (3)
複数の回路基板内に空間部が形成され、 1または複数の電子部品のうち少なくとも 1つの電子部品は空間部に配置され、空間部は封止されてもよい。
[0018] この場合、封止された空間部に電子部品が配置されるので、当該電子部品が外気 から遮断される。それにより、外的影響力 電子部品が保護される。その結果、電子 部品の損傷および劣化を防止することができる。
[0019] (4)
第 2の端子は少なくとも 1つの回路基板を貫通する導体を通して配線パターンに電 気的に接続されてもよい。 [0020] この場合、第 2の端子と配線パターンとを容易に接続することができる。また、第 2の 端子と複数の配線パターンとの間の配線の容量成分および誘導成分を低減すること ができる。それにより、電子部品に入力される検査信号に波形歪みが生じることを防 止することができる。さらに、当該導体の一部を第 2の端子として用いることができるの で、モジュール基板の製造コストを低減することができる。
[0021] (5)
第 2の端子は、複数の回路基板のうち最上部の回路基板の上面の一部領域に設 けられてもよい。
[0022] この場合、検査装置をモジュール基板の上方力 第 2の端子に容易に接続すること ができる。それにより、モジュール基板内の電子部品の不良を容易に検出することが できる。
[0023] (6)
モジュール基板は、最上部の回路基板の上面の一部領域を除く領域上に形成され た封止層をさらに備えてもよい。
[0024] この場合、封止層によって電子部品が外気力 遮断される。それにより、外的影響 から電子部品が保護される。その結果、電子部品の損傷および劣化を防止すること ができる。
[0025] (7)
第 2の端子は、複数の回路基板のうち最上部の回路基板を除くいずれかの回路基 板の上面の一部領域に設けられ、一部領域の上方に空間が形成されてもよい。
[0026] この場合、検査装置を空間から第 2の端子に容易に接続することができる。それに より、モジュール基板内の電子部品の不良を容易に検出することができる。また、第 2 の端子が形成される回路基板より上方に位置する回路基板により第 2の端子が外的 影響から保護されるので、第 2の端子の損傷および劣化を防止することができる。
[0027] (8)
いずれかの回路基板の上方に位置する他の 1または複数の回路基板は、第 2の端 子が露出するように切り欠き部または開口部を有してもよ!、。
[0028] この場合、検査装置を切り欠き部または開口部を通してモジュール基板の上方から 第 2の端子に容易に接続することができる。それにより、モジュール基板内の電子部 品の不良を容易に検出することができる。また、切り欠き部または開口部の内壁によ り取り囲まれることにより第 2の端子が外的影響力 保護されるので、第 2の端子の損 傷および劣化を防止することができる。
[0029] (9)
モジュール基板は、複数の回路基板のうち少なくとも 2つの回路基板間に設けられ た絶縁層をさらに備え、第 2の端子は絶縁層よりも下方の回路基板の上面の一部領 域に形成され、第 2の端子が露出するように絶縁層が切り欠き部または開口部を有し てもよい。
[0030] この場合、検査装置を切り欠き部または開口部を通して第 2の端子に容易に接続 することができる。それにより、モジュール基板内の電子部品の不良を容易に検出す ることができる。また、切り欠き部または開口部の内壁により取り囲まれることにより第 2 の端子が外的影響から保護されるので、第 2の端子の損傷および劣化を防止するこ とがでさる。
[0031] (10)
モジュール基板は、最上部の回路基板の上面または下面、ならびに最下部の回路 基板の下面に設けられる接地導体層をさらに備えてもよい。
[0032] この場合、接地導体層によって、電子部品および配線パターンカゝら放射される高周 波ノイズがモジュール基板の外部に漏洩することが防止される。それにより、電子機 器の誤作動を防止することができる。
[0033] (11)
第 1および第 2の端子はそれぞれ複数設けられ、複数の第 2の端子の各々のサイズ は、複数の第 1の端子の各々のサイズよりも小さくてもよい。
[0034] この場合、回路基板上の第 2の端子が形成される領域を小さくすることができるので
、電子部品を実装するための領域および配線パターンを形成するための領域を大き くすることができる。それにより、モジュール基板における電子部品の実装密度の向 上およびモジュール基板の小型化が可能になる。
[0035] また、第 2の端子を小さくすることにより、第 2の端子力もモジュール基板の外部に高 周波ノイズが放射されることを防止することができる。それにより、電子機器の誤作動 を確実に防止することができる。
[0036] (12)
複数の第 2の端子間のピッチは、複数の第 1の端子間のピッチよりも小さくてもよい。
[0037] この場合、回路基板上の第 2の端子が形成される領域を小さくすることができるので 、電子部品を実装するための領域および配線パターンを形成するための領域を大き くすることができる。それにより、モジュール基板における電子部品の実装密度の向 上およびモジュール基板の小型化が可能になる。
[0038] (13)
複数の第 2の端子は、マトリクス状に配置されてもよい。
[0039] この場合、回路基板上の第 2の端子が形成される領域を小さくすることができるので 、電子部品を実装するための領域および配線パターンを形成するための領域を大き くすることができる。それにより、モジュール基板における電子部品の実装密度の向 上およびモジュール基板の小型化が可能になる。
[0040] (14)
第 2の端子は、いずれかの回路基板の少なくとも 1辺に沿った領域に配置されても よい。
[0041] この場合、回路基板の中央部に電子部品を実装するための領域および配線パター ンを形成するための領域を十分に確保することができる。それにより、モジュール基 板における電子部品の実装密度の向上およびモジュール基板の小型化が可能にな る。
[0042] (15)
第 2の端子は、いずれかの回路基板の中央部に配置される。この場合、検査用端 子が外的影響力 保護されるので、検査用端子の損傷および劣化を防止することが できる。
[0043] (16)
1または複数の電子部品は、第 1および第 2の電子部品を含み、第 1および第 2の 電子部品は、複数の回路基板のうち最上部の回路基板を除く少なくとも 1つの回路 基板に形成される配線パターンによって相互に電気的に接続され、第 2の端子は、 当該第 1および第 2の電子部品を電気的に接続する配線パターンに電気的に接続さ れてもよい。
[0044] この場合、検査装置を第 2の端子に接続することにより、第 1および第 2の電子部品 間で転送されモジュール基板の外部に出力されることのない信号の検査を行うことが できる。それにより、モジュール基板内の電子部品の状態を詳細に検査することがで きる。
[0045] (17)
1または複数の電子部品および配線パターンは、所定の機能を達成する回路を構 成し、第 1の端子は、回路に接続される複数の外部端子を含み、第 2の端子は、回路 またはいずれかの電子部品を検査するための複数の検査用端子を含んでもよい。
[0046] この場合、外部端子を介してモジュール基板内の回路を外部基板に電気的に接続 することができる。また、検査用端子を介して、回路および電子部品を検査することが できる。
[0047] (18)
1または複数の電子部品は、第 1の電子部品と、複数の第 2の電子部品とを含み、 配線パターンは、第 1の電子部品に接続される第 1の配線部と、第 1の配線部から分 岐して複数の第 2の電子部品にそれぞれ接続される複数の第 2の配線部とを含み、 複数の検査用端子は複数の第 2の配線部に接続されてもよい。
[0048] この場合、検査装置を検査用端子に接続することにより、第 1の電子部品と第 2の 電子部品との間で転送される信号を確実に検査することができる。
[0049] (19)
複数の第 2の配線部の長さは等しくてもよい。この場合、第 2の端子で反射波が発 生することを防止することができる。それにより、第 1の電子部品と第 2の電子部品との 間で転送される信号に波形歪みが生じることを防止することができる。
[0050] (20)
複数の第 2の電子部品の各々は記憶装置であってもよい。
[0051] この場合、第 1の電子部品により処理される信号のビット数を、当該第 1の電子部品 に電気的に接続される記憶装置の数に応じて拡張することができる。それにより、ビッ ト数の少な 、低コストの記憶装置を用いてモジュール基板の性能を向上させることが できる。
発明の効果
[0052] 本発明によれば、第 2の端子が回路基板の上面に露出しているので、第 1の端子を 介してモジュール基板を外部基板に実装した状態においても、第 2の端子に検査装 置を接続することができる。それにより、モジュール基板を外部基板に実装した状態 で電子部品の内部回路の検査および電子部品の信号の検査を行うことができる。そ の結果、モジュール基板内の電子部品の不良を確実に検出することができる。
[0053] また、複数の回路基板のうちいずれかの回路基板に第 2の端子が形成されるので、 第 2の端子を形成するための別個の基板を設ける必要がない。それにより、モジユー ル基板の製造コストの増加を防止することができる。
[0054] また、第 1の端子は回路基板の下面に形成され、第 2の端子は回路基板の上面に 形成される。すなわち、第 1の端子と第 2の端子とは回路基板の異なる面に形成され る。更に、第 2の端子は、第 1の端子に比べ、十分に小さくすることができるとともに、 端子間のピッチを十分に小さくすることができる。この場合、第 1および第 2の端子を 形成するために回路基板が大型化することを防止することができる。それにより、モジ ユール基板の小型化が可能となる。
[0055] また、複数の電子部品が内蔵される場合において、第 1の電子部品に接続される 複数の電子部品には、長さの等しい複数の第 2の配線部により複数の第 2の端子が 接続されている。当該接続位置力も複数の第 2の端子までの配線長が等しくなつて いる。従って、複数の第 2の端子で反射波が発生することを防止することができる。そ れにより、配線パターンの信号に波形歪みが発生することを防止することができる。ま た、各電子部品および各電子部品間の配線パターンをモジュール基板内に形成さ れる接地導体層間に収納しているので、各電子部品や配線パターンが発生する高 周波ノイズの放射をシールドして抑制することができる。また第 2の端子は、十分に小 さくすることができる。それにより、モジュール基板の波形歪抑制コストおよびシールド コストの増加を防止することができる。 図面の簡単な説明
[0056] [図 1]図 1は第 1の実施の形態に係るモジュール基板を示す外観斜視図
[図 2]図 2はモジュール基板の内部構造を説明するための図
[図 3]図 3は第 1の基板に形成される配線パターンを模式的に示した図
[図 4]図 4は第 2の実施の形態に係るモジュール基板を示す外観斜視図
[図 5]図 5は図 4のモジュール基板の内部構造を説明するための図
[図 6]図 6は第 3の実施の形態に係るモジュール基板を示す外観斜視図
[図 7]図 7は図 6のモジュール基板の内部構造を説明するための図
[図 8]図 8は第 4の実施の形態に係るモジュール基板を示す外観斜視図
[図 9]図 9は図 8のモジュール基板の内部構造を説明するための図
[図 10]図 10は第 5の実施の形態に係るモジュール基板を示す外観斜視図
[図 11]図 11は第 6の実施の形態に係るモジュール基板を示す外観斜視図
[図 12]図 12は第 7の実施の形態に係るモジュール基板を示す外観斜視図
[図 13]図 13は第 8の実施の形態に係るモジュール基板を示す外観斜視図
[図 14]図 14は LSIと検査用端子との関係の一例を示した図
[図 15]図 15は LSIおよびメモリと検査用端子との関係の一例を示した図
[図 16]図 16は LSIおよびメモリと検査用端子との関係の他の例を示した図
発明を実施するための最良の形態
[0057] 以下、本発明の実施の形態に係るモジュール基板について図面を用いて説明する
[0058] (1)第 1の実施の形態
(a)構成
図 1は、第 1の実施の形態に係るモジュール基板を示す外観斜視図である。なお、 図 1においては、位置関係を明確にするために互いに直交する X方向、 Y方向およ び Z方向を示す矢印を付している。 X方向および Y方向は水平面内で互いに直交し 、 Z方向は鉛直方向に相当する。また、後述する図 2および図 4〜図 13においても、 同様に X方向、 Y方向および Z方向を示す矢印を付している。
[0059] 図 1に示すように、本実施の形態に係るモジュール基板 100は、第 1の回路基板 11 (以下、第 1の基板 11と略記する)、第 1のコンポジットシート 21、第 2の回路基板 12 ( 以下、第 2の基板 12と略記する)、第 2のコンポジットシート 22および第 3の回路基板 13 (以下、第 3の基板 13と略記する)が順に積層された構造を有する。第 3の基板 13 上には IC (Integrated Circuit) 31が実装されている。なお、第 1〜第 3の基板 11〜13 の各々は、多層基板であってもよぐ単層基板であってもよい。また、第 1および第 2 のコンポジットシート 21, 22としてはエポキシ榭脂を含む粘着性シートを用いることが できる。例えば、プリプレダを用いることができる。第 1および第 2のコンポジットシート は、絶縁層としての役割を担う。
[0060] 第 3の基板 13の上面の Y方向の 2辺に沿った所定の領域に第 1の検査部 410およ び第 2の検査部 420が設けられている。第 1の検査部 410および第 2の検査部 420に は、複数の検査用端子 41および複数の検査用端子 42がそれぞれマトリクス状に配 置されている。
[0061] 各検査用端子 41, 42は、後述するように、第 1および第 2の基板 11, 12上に実装 される LSI等の電子部品と配線パターンを介して電気的に接続されている。検査用 端子 41, 42としては、例えば、ランドまたはビアを用いることができる。検査用端子 41 , 42には、検査装置(図示せず)の検査用プローブが接続される。詳細は後述する。
[0062] 第 1の基板 11の下面には、複数のはんだボール 43が形成されている。各はんだボ ール 43は、第 1〜第 3の基板 11〜13に実装される電子部品と電気的に接続されて いる。
[0063] モジュール基板 100は、はんだボール 43を用いてはんだ付けすることにより外部基 板(図示せず)に実装される。それにより、外部基板とモジュール基板 100に実装され る電子部品とが電気的に接続される。モジュール基板 100は、例えば、リフローはん だ付け法により外部基板に実装される。
[0064] なお、検査用端子 41, 42は、外部基板に接続する必要がないので、リフローはん だ付け法によるはんだ付けを行う必要がない。そのため、検査用端子 41, 42は、検 查装置(図示せず)の検査用プローブが接触できる大きさを有していればよい。この 場合、各検査用端子 41, 42を十分に小さくすることができるとともに、検査用端子 41 間のピッチおよび検査用端子 42間のピッチを十分に小さくすることができる。 [0065] したがって、検査用端子 41, 42の大きさは、はんだボール 43の大きさに比べて十 分に小さくすることができる。また、検査用端子 41間のピッチおよび検査用端子 42間 のピッチは、はんだボール 43間のピッチに比べて十分に小さくすることができる。例 えば、はんだボール 43の大きさは約 650 mであり、検査用端子 41, 42の大きさは 約 100 mである。例えば、はんだボール 43間のピッチは lmmであり、検査用端子 41間のピッチは 150 μ mである。
[0066] 以下、モジュール基板 100の内部構造について詳細に説明する。
[0067] 図 2は、モジュール基板 100の内部構造を説明するための図である。図 2 (a)は、モ ジュール基板 100に実装される複数の電子部品の XY平面上での位置関係を示す 図であり、図 2 (b)は、モジュール基板 100の断面図である。
[0068] 図 2 (b)に示すように、第 1のコンポジットシート 21の中央部には、上下に貫通する 空間部 51が形成されている。空間部 51内で第 1の基板 11上に、 LSI32 (Large Seal e Integrated Circuit)、メモリ 33およびメモリ 34が実装されている。メモリ 33, 34は、 L SI32の作業領域として機能するワークメモリである。メモリ 33, 34としては、例えば D DR (double data rate)メモリを用いることができる。この場合、 LSI32とメモリ 33, 34と の間で、 400MHz以上の高周波号を転送することが可能となる。
[0069] また、第 2のコンポジットシート 22には、上下に貫通する空間部 52が形成されてい る。空間部 52内で第 2の基板 12上に、 LSI35が実装されている。
[0070] なお、空間部 51は、第 1のコンポジットシート 21および第 2の基板 12によって外気 力も遮断されている。つまり、 LSI32およびメモリ 33, 34は封止された空間部 51内に 実装されている。それにより、外的影響力も LSI32およびメモリ 33, 34を保護すること ができ、損傷および劣化を防止することができる。また、空間部 52は、第 2のコンポジ ットシート 22および第 3の基板 13によって外気力も遮断されている。つまり、 LSI35 は封止された空間部 52内に実装されている。それにより、外的影響力も LSI35を保 護することができ、損傷および劣化を防止することができる。なお、空間部 51、 52内 において、 LSI32およびメモリ 33, 34を覆うように薄膜モールドなどの封止層をさら に設けてもよい。
[0071] LSI32、メモリ 33, 34および LSI35は、例えば、厚さ数 μ mの接着シート(図示せ ず)を介して第 1の基板 11上および第 2の基板 12上に接着される。また、 LSI32、メ モリ 33, 34および LSI35は、例えば、ワイヤボンディング工法またはフリップチップェ 法により第 1の基板 11および第 2の基板 12に電気的に接続される。
[0072] ワイヤボンディング工法またはフリップチップ工法を用いることにより、 LSI32、メモリ 33およびメモリ 34の第 1の基板 11上での高さ、および LSI35の第 2の基板 12上で の高さを低く抑えることができる。それにより、第 1および第 2のコンポジットシート 21, 22の厚さを小さくすることが可能になり、モジュール基板 100の薄型化が可能になる
[0073] 図 2においては、 LSI32、メモリ 33およびメモリ 34は、ワイヤボンディング工法により 第 1の基板 11上の配線パターンに電気的に接続され、 LSI35はフリップチップ工法 により第 2の基板 12上の配線パターンに電気的に接続されている。なお、 IC31は第 3の基板 13上に実装されるため、高さを低く抑えなくてもよい。したがって、 IC31は、 リフローはんだ付け法により第 3の基板 13上の配線パターン(図示せず)に電気的に 接続することができる。
[0074] なお、 LSI32、メモリ 33, 34および LSI35としては、例えば、所定の大きさに研磨 およびダイシングされたベアダイ、または CSP (Chip Size Package)を用いることがで きる。第 1および第 2のコンポジットシート 21, 22の厚さは、上記ベアダイまたは CSP の厚さより大きいことが好ましぐ例えば、 50 μ m〜800 μ mである。
[0075] また、図 1には示していないが、図 2 (b)に示すように、第 1の基板 11の下面ならび に第 3の基板 13の上面および下面には、接地導体層 ECLが形成されている。
[0076] 第 1の基板 11の下面においては、はんだボール 43が形成される領域を除く領域に 接地導体層 ECLが形成されている。第 3の基板 13の上面においては、検査用端子 41, 42が形成される領域、 IC31が実装される領域、および配線パターン(図示せず )が形成される領域を除く領域に接地導体層 ECLが形成されている。第 3の基板 13 の下面においては、後述するビア 411, 412, 421〜423が形成される領域を除く領 域に接地導体層 ECLが形成されている。なお、接地導体層 ECLは、はんだボール 4 3、検査用端子 41,42、 IC31、配線パターンおよびビア 411, 412, 421〜423に接 触しないように、可能な限り広い領域に形成することが好ましい。接地導体層 ECLの 効果については後述する。
[0077] ここで、図 2 (a)に示すように、 LSI32、メモリ 33, 34、 LSI35および検査用端子 41 , 42は、第 1の基板 11に形成される配線パターン 111〜116および第 2の基板 12に 形成される配線パターン 117により電気的に接続されている。以下、さらに図 3を参 照しつつ、 LSI32、メモリ 33, 34および検査用端子 41, 42の間の配線について説 明する。
[0078] 図 3は、第 1の基板 11に形成される配線パターン 111〜116を模式的に示した図 である。なお、図 2においては、配線パターン 111〜117をそれぞれ 1本ずつ代表的 に示して!/ヽるが、実際には配線パターン 111〜117はそれぞれ複数形成されて 、る 。同様【こ、図 2【こお!ヽて ίま、後述するヒ、、ァ 411, 412, 421〜423をそれぞれ 1つず つ代表的に示している力 実際には、ビア 411, 412, 421〜423はそれぞれ複数形 成されている。
[0079] 図 3に示すように、複数の配線パターン 111の一端は、複数のボンディングパッド 3 22 (図 2 (a) )および複数のワイヤ 321 (図 2 (a) )を介して、 LSI32の複数の端子にそ れぞれ電気的に接続されている。複数の配線パターン 111の他端は、複数の配線パ ターン 112の中央部にそれぞれ接続されている。
[0080] 複数の配線パターン 112の一端は、ボンディングパッド 332 (図 2 (a) )およびワイヤ 331 (図 2 (a) )を介して、メモリ 33の複数の端子にそれぞれ電気的に接続されている 。複数の配線パターン 112の他端は、ボンディングパッド 342 (図 2 (a) )およびワイヤ 341 (図 2 (a) )を介して、メモリ 34の複数の端子にそれぞれ電気的に接続されている
[0081] 図 3に示すように、複数の配線パターン 113の一端は、モジュール基板 100 (図 2 (b ) )の Y方向の一辺の近くに形成されるビア 411 (図 2 (b) )を介して複数の検査用端 子 41にそれぞれ電気的に接続されている。また、複数の配線パターン 113の他端は 、複数の配線パターン 112にそれぞれ接続されている。このように、配線パターン 11 3は配線パターン 112から分岐するスタブ配線である。これにより、検査用端子 41と 配線パターン 111, 112とが電気的に接続される。
[0082] また、複数の配線パターン 114の一端は、モジュール基板 100 (図 2 (b) )の Y方向 の他辺の近くに形成されるビア 421 (図 2 (b) )を介して複数の検査用端子 42にそれ ぞれ電気的に接続されている。また、複数の配線パターン 114の他端側は、複数の 配線パターン 112にそれぞれ接続されている。このように、配線パターン 114は配線 パターン 112から分岐するスタブ配線である。これにより、検査用端子 42と配線パタ ーン 111, 112とが電気的に接続される。
[0083] 複数の配線パターン 115の一端は、ボンディングパッド 322 (図 2 (a) )およびワイヤ 321 (図 2 (a) )を介して、 LSI32の複数の端子にそれぞれ電気的に接続されている。 複数の配線パターン 115の他端は、ボンディングパッド 332 (図 2 (a) )およびワイヤ 3 31 (図 2 (a) )を介して、メモリ 33の複数の端子にそれぞれ電気的に接続されている。
[0084] また、複数の配線パターン 115は、モジュール基板 100 (図 2 (b) )の Y方向の一辺 の近くに形成されるビア 412 (図 2 (b) )を介して複数の検査用端子 41にそれぞれ電 気的に接続されている。これにより、検査用端子 41と配線パターン 115とが電気的に 接続される。
[0085] 複数の配線パターン 116の一端は、ボンディングパッド 322 (図 2 (a) )およびワイヤ 321 (図 2 (a) )を介して、 LSI32の複数の端子にそれぞれ電気的に接続されている。 複数の配線パターン 116の他端は、ボンディングパッド 342 (図 2 (a) )およびワイヤ 3 41 (図 2 (a) )を介して、メモリ 34の複数の端子にそれぞれ電気的に接続されている。
[0086] また、複数の配線パターン 116は、モジュール基板 100 (図 2 (b) )の Y方向の他辺 の近くに形成されるビア 422 (図 2 (b) )を介して複数の検査用端子 42にそれぞれ電 気的に接続されている。これにより、検査用端子 42と配線パターン 116とが電気的に 接続される。
[0087] 上記の構成により、配線パターン 111, 112を介して LSI32力らメモリ 33, 34へアド レス信号およびクロック信号が転送される。また、配線パターン 115, 116を介してデ ータ信号力 SLSI32とメモリ 33, 34との間で転送される。
[0088] ここで、酉己線ノ《ターン 111, 112, 115, 116は、機會的には、 LSI32とメモリ 33, 3 4とを接続する以外に必要のない配線である。すなわち、 LSI32とメモリ 33, 34とを 接続する配線は、各信号が転送される配線パターン 111, 112, 115, 116だけで機 能的に十分である。また、配線パターン 111, 112, 115, 116は、第 1のコンポジット シート 21および第 2の基板 12によって外気力も遮断されている。すなわち、 LSI32、 メモリ 33, 34および配線パターン 111, 112, 115, 116は、モジュール基板 100内 に封止されている。
[0089] ところで、 LSI32からメモリ 33, 34へ転送される各信号の波形およびパターンを検 查するためには、モジュール基板 100内に封止された配線パターン 111, 112, 115 , 116に検査装置(図示せず)を接続する必要がある。また、 LSI32およびメモリ 33, 34の内部回路を検査するためには、モジュール基板 100の外部力も検査信号を LS 132およびメモリ 33, 34に入力し、 LSI32およびメモリ 33, 34から出力される信号と 期待値とを照合する必要がある。
[0090] そこで、本実施の形態においては、図 2および図 3で説明したように、検査用端子 4 1と配線パターン 111, 112とを電気的に接続している。それにより、検査用端子 41 に検査装置(図示せず)を接続することにより、 LSI32からメモリ 33へ転送されるアド レス信号およびクロック信号の波形およびパターンを検査することができる。
[0091] また、検査用端子 42と配線パターン 111, 112とを電気的に接続している。それに より、検査用端子 42に検査装置(図示せず)を接続することにより、 LSI32からメモリ 3 4へ転送されるアドレス信号およびクロック信号の波形およびパターンを検査すること ができる。
[0092] また、検査用端子 41と配線パターン 115とを電気的に接続している。それにより、 検査用端子 41に検査装置(図示せず)を接続することにより、 LSI32とメモリ 33との 間で転送されるデータ信号の波形およびパターンを検査することができる。
[0093] また、検査用端子 42と配線パターン 116とを電気的に接続している。それにより、 検査用端子 42に検査装置(図示せず)を接続することにより、 LSI32とメモリ 34との 間で転送されるデータ信号の波形およびパターンを検査することができる。
[0094] また、 LSI32およびメモリ 33, 34の内部回路の検査を行う場合には、検査用端子 4 1, 42から検査信号を入力し、検査用端子 41, 42から出力される信号と期待値とを 照合することができる。
[0095] また、 LSI35は、図 2に示すように、配線パターン 117およびモジュール基板 100の ビア 423 (図 2 (b) )を介して検査用端子 42に電気的に接続されて 、る。したがって、 検査用端子 42に検査装置(図示せず)を接続することにより、 LSI32およびメモリ 33 , 34と同様に、 LSI35の内部回路の検査および信号の検査を行うことができる。
[0096] また、本実施の形態においては、 LSI32から出力される共通のアドレス信号および クロック信号が、配線パターン 111から配線パターン 112によって 2方向に分岐され てメモリ 33, 34へそれぞれ入力される。
[0097] この場合、例えば、図 3において、 LSI32力らメモリ 33, 34へ 6ビットのデータ信号 がそれぞれ転送される場合、メモリ 33, 34の各々において共通のアドレス信号により 指定される記憶領域にそれぞれ 6ビットのデータ信号が記憶される。したがって、メモ リ 33, 34に対して共通のアドレス信号およびクロック信号を用いて、合計 12ビットの データ信号を読み書きすることができる。つまり、 LSI32により処理されるデータ信号 のビット数を 2倍に拡張することができる。それにより、低コストのメモリを用いてモジュ ール基板 100の性能を向上させることができる。
[0098] なお、本実施の形態においては、同一の配線パターン 112に接続される配線パタ ーン 113と配線パターン 114とは、等しい長さに形成されている。また、配線パターン 111は、配線パターン 112を二等分する位置に接続されている。さらに、ビア 411とビ ァ 421とは、等しい長さに形成されている。したがって、当該接続位置から検査用端 子 41までの配線長と、当該接続位置力も検査用端子 42までの配線長とが等しくなる
[0099] 各配線パターン 111, 112に転送される信号を検査するための検査用端子は、連 結する 1組の配線パターン 111, 112に対して本来一つで十分である力 各配線パタ ーン 111または各配線パターン 112から一つのスタブ配線を引き出し、そのスタブ配 線を検査用端子に接続した場合、検査用端子で反射波が発生し、信号に波形歪が 生じる。
[0100] そこで、本実施の形態においては、各配線パターン 112から分岐する二つの配線 パターン 113, 114により、連結する 1組の配線パターン 111, 112ごとに 2つの検査 用端子 41、 42を接続している。また、同一の配線パターン 112から分岐する配線パ ターン 113の長さと配線パターン 114の長さとを等しくしている。さらに、配線パターン 111を、配線パターン 112を二等分する位置に接続している。これらにより、検査用 端子 41および検査用端子 42で反射波が発生することを防止することができる。その 結果、アドレス信号およびクロック信号に波形歪みが発生することを防止することがで きる。
[0101] なお、配線パターン 113, 114は配線パターン 112から分岐されずに配線パターン 111から分岐されてもよい。
[0102] また、 LSI32に接続されるメモリの数は 2個に限定されず、 3個以上のメモリを並列 に接続してもよい。この場合、 LSI32により処理されるデータ信号のビット数をさらに 拡張することが可能になる。
[0103] 図 3の構成では、 LSI32に接続される配線パターンが 2方向に分岐する力 メモリ の数を 3個以上にする場合には、 LSI32に接続される配線パターン力メモリの数と同 数の方向に分岐するように配線パターンを形成する。この場合、分岐された配線バタ ーンにそれぞれ検査用端子を接続する際には、上記の場合と同様に、分岐点から各 検査用端子までの配線長が等しくなるように各配線パターンを形成することが好まし い。それにより、各検査用端子で反射波が発生することを防止することができる。
[0104] また、上述したように、第 1の基板 11の下面ならびに第 3の基板 13の上面および下 面には、可能な限り広い領域に接地導体層 ECLが形成されている。それにより、 LSI 32, 35、メモリ 33, 34およびそれらに接続される配線パターン 111〜117を接地導 体層 ECL間に収納することができる。この場合、 LSI32, 35、メモリ 33, 34および配 線パターン 111〜117から放射される高周波ノイズがモジュール基板 100の外部に 漏洩することを接地導体層 ECLによって防止することができる。
[0105] また、上述したように、各検査用端子 41, 42の大きさは、十分に小さくすることがで きる。この場合、検査用端子 41, 42からモジュール基板 100の外部に高周波ノイズ が放射されることを防止することができる。
[0106] これらの結果、モジュール基板 100から高周波ノイズが放射されることを確実に防 止することができる。それにより、電子機器の誤作動を防止することができる。
[0107] (b)効果
以上のように、本実施の形態においては、第 3の基板 13上に検査用端子 41, 42が 設けられている。この場合、モジュール基板 100を外部基板に実装した状態におい ても、検査用端子 41, 42を用いて、モジュール基板 100内に実装されている各電子 部品(LSI32, 35およびメモリ 33, 34)の内部回路の検査および各電子部品の信号 の検査を行うことができる。それにより、モジュール基板 100の各電子部品の不良を 確実に検出することができる。
[0108] また、 LSI32とメモリ 33, 34との間の信号 (アドレス信号、クロック信号およびデータ 信号)のように、本来モジュール基板 100の外部に出力されることのない信号の検査 を行うことができる。それにより、モジュール基板 100の各電子部品の状態を詳細に 検査することが可能になる。
[0109] また、検査用端子 41, 42と電子部品とは配線パターン 111〜117およびビア 411 , 412, 421〜423を介して電気的に接続されている。この場合、各電子部品と各配 線パターン 111〜117とを接続するワイヤ 321, 331, 341以外に、各電子部品と検 查用端子 41, 42とを接続するためにワイヤを用いる必要がない。
[0110] したがって、各電子部品と検査用端子 41, 42との間のワイヤの長さを短くすること ができる。それにより、検査装置から検査用端子 41, 42に検査信号を入力する場合 に、当該検査信号に波形歪みが生じることを防止することができる。その結果、電子 部品の内部回路の検査を正確に行うことができる。
[0111] なお、特に、フリップチップ工法により各電子部品を第 1および第 2の基板 11, 12 上に実装する場合には、各電子部品を実装するためにワイヤを用いる必要がな 、。 それにより、各電子部品と検査用端子 41, 42との間のインピーダンス整合をより確実 に行うことができる。
[0112] また、検査用端子 41, 42と LSI32およびメモリ 33, 34とは配線パターン 111〜11 4およびビア 411, 421を介して電気的に接続されている。また、同一の配線パター ン 112に接続される配線パターン 113と配線パターン 114とは、等し 、長さに形成さ れている。さらに、配線パターン 111は、配線パターン 112を二等分する位置に接続 されている。したがって、当該接続位置から検査用端子 41までの配線長と、当該接 続位置力 検査用端子 42までの配線長とが等しくなる。それにより、検査用端子 41 および検査用端子 42で反射波が発生することを防止することができる。その結果、ァ ドレス信号およびクロック信号に波形歪みが発生することを防止することができる。 [0113] また、検査用端子 41, 42は、 IC31が実装される第 3の基板 13上に設けられている 。つまり、検査用端子 41, 42は電子部品を実装するための基板に設けられており、 検査用端子 41, 42を設けるために別個の基板を設ける必要がない。したがって、モ ジュール基板 100の製造コストの増加を防止することができる。
[0114] また、第 3の基板 13上に検査用端子 41, 42を設けることにより、各電子部品と検査 用端子 41, 42との間の配線長を短縮することができる。それにより、各電子部品と検 查用端子 41, 42との間の容量成分および誘導成分を低減することができる。その結 果、各電子部品に入力される検査信号に波形歪みが生じることを確実に防止するこ とがでさる。
[0115] また、検査用端子 41, 42は第 3の基板 13の両側方の上面に配置されている。この 場合、第 1〜第 3の基板 11〜13の中央部に、電子部品を実装するための領域およ び配線パターンを形成するための領域を十分に確保することができる。それにより、 モジュール基板 100における電子部品の実装密度の向上およびモジュール基板 10 0の小型化が可能になる。
[0116] また、各検査用端子 41, 42の大きさ、検査用端子 41間のピッチおよび検査用端子 42間のピッチは十分に小さい。それにより、電子部品を実装するための領域および 配線パターンを形成するための領域をさらに拡大することができる。その結果、モジュ ール基板 100における電子部品の実装密度を十分に向上させることができるとともに 、モジュール基板 100を十分に小型化することができる。
[0117] また、各電子部品(LSI32, 35およびメモリ 33, 34)および各電子部品間の配線パ ターン 111〜 117を、所定のパターンの接地導体層 ECL間に収容することができる。 それにより、各電子部品および配線パターン 111〜117から放射される高周波ノイズ がモジュール基板 100の外部に漏洩することを防止することができる。
[0118] また、各検査用端子 41, 42を十分に小さくすることができる。それにより、検査用端 子 41, 42からモジュール基板 100の外部に高周波ノイズが放射されることを防止す ることがでさる。
[0119] これらの結果、高周波ノイズを除去するための特別な処置を行うことなぐモジユー ル基板 100から高周波ノイズが放射されることを防止することができる。それにより、 電気機器の誤作動を確実に防止することができる。
[0120] 以上の結果、モジュール基板 100の波形歪を抑制するためのコストおよび高周波ノ ィズの漏洩を防止するためのコストの増加を防止することができる。
[0121] (c)他の構成
なお、検査用端子 41, 42の配置形状は図 1の例に限定されず、例えば、複数の検 查用端子 41, 42を第 3の基板 13の周縁部に沿うように配置してもよい。この場合も、 第 1〜第 3の基板 11〜13の中央部に、電子部品を実装するための領域および配線 ノターンを形成するための領域を十分に確保することができる。
[0122] また、図 2では、第 2の基板 12上に LSI35のみを実装した場合について説明したが 、第 2の基板 12上に複数の電子部品を実装してもよい。例えば、第 1の基板 11上と 同様に、 3つの電子部品を実装してもよい。
[0123] また、第 1および第 2のコンポジットシート 21, 22の代わりに回路基板を用いてもよ い。この場合、当該回路基板上に配線パターンを形成することができるので、さらに 多くの電子部品をモジュール基板 100に実装することが可能になる。
[0124] また、第 1および第 2のコンポジットシート 21, 22の代わりに回路基板を用いる場合 には、当該回路基板を第 1の基板 11、第 2の基板 12または第 3の基板 13と一体的に 形成してちょい。
[0125] (2)第 2の実施の形態
第 2の実施の形態に係るモジュール基板が第 1の実施の形態に係るモジュール基 板 100 (図 1〜図 3)と異なるのは以下の点である。
[0126] 図 4は、第 2の実施の形態に係るモジュール基板を示す外観斜視図である。また、 図 5は、図 4のモジュール基板 101の内部構造を説明するための図である。図 5 (a) は、モジュール基板 101に実装される複数の電子部品の XY平面上での位置関係を 示す図であり、図 5 (b)は、モジュール基板 101の断面図である。
[0127] 図 4および図 5に示すように、本実施の形態に係るモジュール基板 101においては 、第 2の基板 12の上面の Y方向の 2辺に沿った所定の領域が露出するように、第 2の コンポジットシート 22および第 3の基板 13の所定の領域に矩形の切り欠き部 430お よび切り欠き部 440がそれぞれ形成されている。また、切り欠き部 430, 440内で露 出する第 2の基板 12の上面の領域に、第 1の検査部 410および第 2の検査部 420が それぞれ設けられている。
[0128] なお、切り欠き部 430, 440は、第 2のコンポジットシート 22および第 3の基板 13の 所定の領域を予め切除することにより形成してもよぐ第 1〜第 3の基板 11〜13およ び第 1および第 2のコンポジットシート 21, 22を積層した後に、第 2のコンポジットシー ト 22および第 3の基板 13の所定の領域を切除することにより形成してもよい。
[0129] 本実施の形態においては、図 5 (b)に示すように、検査用端子 41, 42が第 2の基板 12上に設けられるので、各電子部品と検査用端子 41, 42とを電気的に接続するた めのビアを第 2のコンポジットシート 22および第 3の基板 13に形成する必要がない。 それにより、モジュール基板 101の製造コストを低減することができる。
[0130] また、第 2の基板 12上の配線パターン 117と検査用端子 42とを第 2の基板 12上で 接続することが可能になる。この場合、 LSI35と検査用端子 42との間の配線長を十 分に短縮することができる。それにより、 LSI35と検査用端子 42との間の誘導成分お よび容量成分を十分に低減することができる。その結果、 LSI35に入力される検査信 号に波形歪みが生じることを確実に防止することができる。
[0131] また、第 2の基板 12上に検査用端子 41, 42が設けられているので、 LSI32および メモリ 33, 34と検査用端子 41, 42との間の配線長を十分に短縮することができる。そ れにより、 LSI32およびメモリ 33, 34と検査用端子 41, 42との間の誘導成分および 容量成分を十分に低減することができる。その結果、 LSI32およびメモリ 33, 34に入 力される検査信号に波形歪みが生じることを確実に防止することができる。
[0132] また、図 4に示すように、第 1および第 2の検査部 410, 420は、一側方を除く周囲 を第 2のコンポジットシート 22および第 3の基板 13で囲まれている。この場合、第 2の コンポジットシート 22および第 3の基板 13により、検査用端子 41, 42が保護されるの で、検査用端子 41, 42の損傷および劣化を防止することができる。
[0133] なお、第 1の基板 11の上面の所定の領域が露出するように、第 1のコンポジットシー ト 21、第 2の基板 12、第 2のコンポジットシート 22および第 3の基板 13の所定の領域 に切り欠き部 430および切り欠き部 440をそれぞれ形成してもよい。
[0134] この場合、切り欠き部 430, 440内で露出する第 1の基板 11の上面の領域に、第 1 の検査部 410および第 2の検査部 420をそれぞれ設けることができる。この構成では 、 LSI32およびメモリ 33, 34と検査用端子 41, 42との間の配線長を確実に短縮する ことができる。なお、 LSI35と検査用端子 41, 42とは、第 2の基板 12および第 1のコ ンポジットシート 21にビアを形成することにより電気的に接続することができる。
[0135] (3)第 3の実施の形態
第 3の実施の形態に係るモジュール基板が第 1の実施の形態に係るモジュール基 板 100 (図 1〜図 3)と異なるのは以下の点である。
[0136] 図 6は、第 3の実施の形態に係るモジュール基板を示す外観斜視図である。また、 図 7は、図 6のモジュール基板 102の内部構造を説明するための図である。図 7 (a) は、モジュール基板 102に実装される複数の電子部品の XY平面上での位置関係を 示す図であり、図 7 (b)は、モジュール基板 102の断面図である。
[0137] 図 6に示すように、本実施の形態に係るモジュール基板 102においては、第 1の基 板 11、第 1のコンポジットシート 21および第 2の基板 12が順に積層されている。第 2 の基板 12の Y方向の 2辺に沿った所定の領域に、第 1および第 2の検査部 410, 42 0がそれぞれ設けられて ヽる。
[0138] また、図 6には示していないが、図 7 (b)に示すように、第 2の基板 11の上面および 下面には、接地導体層 ECLが形成されている。
[0139] 第 2の基板 12の上面においては、検査用端子 41, 42が形成される領域を除く領 域に接地導体層 ECLが形成されている。第 2の基板 12の下面においては、ビア 411 , 412, 421〜423が形成される領域を除く領域に接地導体層 ECLが形成されてい る。
[0140] また、図 7 (b)に示すように、第 2の基板 12の中央部の所定の領域に、孔部 53が形 成されている。図 6および図 7に示すように、空間部 51内および孔部 53を封止するよ うに封止層であるモールド部 61が形成されている。これにより、外的影響力も LSI32 およびメモリ 33, 34を保護することができ、損傷および劣化を防止することができる。 モールド部 61は、例えば、榭脂材料からなる。
[0141] 本実施の形態においては、図 7 (b)に示すように、第 2の基板 12上に検査用端子 4 1, 42力設けられるので、 LSI32およびメモリ 33, 34と検査用端子 41, 42との間の 配線長を十分に短縮することができる。それにより、 LSI32およびメモリ 33, 34と検査 用端子 41, 42との間の誘導成分および容量成分を十分に低減することができる。そ の結果、 LSI32およびメモリ 33, 34に入力される検査信号に波形歪みが生じること を確実に防止することができる。
[0142] また、検査用端子 41, 42は、電子部品を実装可能な第 2の基板 12上に設けられて いる。つまり、検査用端子 41, 42は電子部品を実装するための回路基板に設けられ ており、検査用端子 41, 42を設けるために別個の回路基板を設ける必要がない。し たがって、モジュール基板 102の製造コストの増加を防止することができる。
[0143] なお、第 1のコンポジットシート 21の代わりに回路基板を用いてもよい。この場合、 当該回路基板上に配線パターンを形成することができるので、さらに多くの電子部品 をモジュール基板 102に実装することが可能になる。
[0144] また、第 1のコンポジットシート 21の代わりに回路基板を用いる場合には、当該回路 基板を第 1の基板 11または第 2の基板 12の一体的に形成してもよい。
[0145] (4)第 4の実施の形態
第 4の実施の形態に係るモジュール基板が第 3の実施の形態に係るモジュール基 板 102 (図 6および図 7)と異なるのは以下の点である。
[0146] 図 8は、第 4の実施の形態に係るモジュール基板を示す外観斜視図である。また、 図 9は、図 8のモジュール基板 103の内部構造を説明するための図である。図 9 (a) は、モジュール基板 103に実装される複数の電子部品の XY平面上での位置関係を 示す図であり、図 9 (b)は、モジュール基板 103の断面図である。
[0147] 図 8および図 9に示すように、本実施の形態に係るモジュール基板 103においては 、第 1の基板 11の上面の Y方向の 2辺に沿った所定の領域が露出するように、第 1の コンポジットシート 21および第 2の基板 12の所定の領域に矩形の切り欠き部 430お よび切り欠き部 440がそれぞれ形成されている。また、切り欠き部 430, 440内で露 出する第 1の基板 11の上面の領域に、第 1の検査部 410および第 2の検査部 420が それぞれ設けられている。
[0148] 本実施の形態においては、図 9 (b)に示すように、検査用端子 41, 42が第 1の基板 11上に設けられるので、各電子部品と検査用端子 41, 42とを電気的に接続するた めのビアを第 1のコンポジットシート 21および第 2の基板 12に形成する必要がな!、。 それにより、モジュール基板 103の製造コストを低減することができる。
[0149] また、第 1の基板 11上に検査用端子 41, 42が設けられているので、 LSI32および メモリ 33, 34と検査用端子 41, 42との間の配線長を十分に短縮することができる。そ れにより、 LSI32およびメモリ 33, 34と検査用端子 41, 42との間の誘導成分および 容量成分を十分に低減することができる。その結果、 LSI32およびメモリ 33, 34に入 力される検査信号に波形歪みが生じることを確実に防止することができる。
[0150] また、第 1および第 2の検査部 410, 420は、一側方を除く周囲を第 1のコンポジット シート 21および第 2の基板 12で囲まれている。この場合、第 1のコンポジットシート 21 および第 2の基板 12により、検査用端子 41, 42が保護されるので、検査用端子 41, 42の損傷および劣化を防止することができる。
[0151] (5)第 5の実施の形態
第 5の実施の形態に係るモジュール基板が第 1の実施の形態に係るモジュール基 板 100 (図 1〜図 3)と異なるのは以下の点である。
[0152] 図 10は、第 5の実施の形態に係るモジュール基板を示す外観斜視図である。
[0153] 図 10に示すように、本実施の形態に係るモジュール基板 104は、第 1の基板 11、 第 1のコンポジットシート 21および第 2の基板 12が順に積層された構造を有する。第 2の基板 12の Y方向の 2辺に沿った所定の領域に、第 1の検査部 410および第 2の 検査部 420がそれぞれ設けられている。また、第 1の基板 11上に、図 2 (b)と同様に LSI32およびメモリ 33, 34が実装されている。
[0154] 本実施の形態においては、第 2の基板 12上に検査用端子 41, 42が設けられてい るので、 LSI32およびメモリ 33, 34と検査用端子 41, 42との間の配線長を十分に短 縮することができる。それにより、 LSI32およびメモリ 33, 34と検査用端子 41, 42との 間の誘導成分および容量成分を十分に低減することができる。その結果、 LSI32お よびメモリ 33, 34に入力される検査信号に波形歪みが生じることを確実に防止するこ とがでさる。
[0155] (6)第 6の実施の形態
第 6の実施の形態に係るモジュール基板が第 5の実施の形態に係るモジュール基 板 104 (図 10)と異なるのは以下の点である。
[0156] 図 11は、第 6の実施の形態に係るモジュール基板を示す外観斜視図である。
[0157] 図 11に示すように、本実施の形態に係るモジュール基板 105においては、第 1の 基板 11の上面の Y方向の 2辺に沿った所定の領域が露出するように、第 1のコンポジ ットシート 21および第 2の基板 12の所定の領域に矩形の切り欠き部 430および切り 欠き部 440がそれぞれ形成されている。また、切り欠き部 430, 440内で露出する第 1の基板 11の上面の領域に、第 1の検査部 410および第 2の検査部 420がそれぞれ 設けられている。
[0158] 本実施の形態においては、検査用端子 41, 42が第 1の基板 11上に設けられるの で、各電子部品と検査用端子 41, 42とを電気的に接続するためのビアを第 1のコン ポジットシート 21および第 2の基板 12に形成する必要がない。それにより、モジユー ル基板 105の製造コストを低減することができる。
[0159] また、第 1の基板 11上に検査用端子 41, 42が設けられているので、 LSI32および メモリ 33, 34と検査用端子 41, 42との間の配線長を十分に短縮することができる。そ れにより、 LSI32およびメモリ 33, 34と検査用端子 41, 42との間の誘導成分および 容量成分を十分に低減することができる。その結果、 LSI32およびメモリ 33, 34に入 力される検査信号に波形歪みが生じることを確実に防止することができる。
[0160] また、第 1および第 2の検査部 410, 420は、一側方を除く周囲を第 1のコンポジット シート 21および第 2の基板 12で囲まれている。この場合、第 1のコンポジットシート 21 および第 2の基板 12により、検査用端子 41, 42が保護されるので、検査用端子 41, 42の損傷および劣化を防止することができる。
[0161] (7)第 7の実施の形態
第 7の実施の形態に係るモジュール基板が第 6の実施の形態に係るモジュール基 板 105 (図 11)と異なるのは以下の点である。
[0162] 図 12は、第 7の実施の形態に係るモジュール基板を示す外観斜視図である。
[0163] 図 12に示すように、本実施の形態に係るモジュール基板 106においては、第 1の 基板 11の上面の Y方向の 2辺に沿った所定の領域が露出するように、第 1のコンポジ ットシート 21の所定の領域に矩形の切り欠き部 430および切り欠き部 440がそれぞ れ形成されている。また、切り欠き部 430, 440内で露出する第 1の基板 11の上面の 領域に、第 1の検査部 410および第 2の検査部 420がそれぞれ設けられている。
[0164] この場合、第 1および第 2の検査部 410, 420の上面が第 2の基板 12により保護さ れる。それにより、検査用端子 41, 42の損傷および劣化を確実に防止することがで きる。
[0165] また、第 2の基板 12に切り欠き部が形成されていないので、第 2の基板 12上におい て、電子部品を実装する領域および配線パターンを形成する領域を十分に確保する ことができる。
[0166] (8)第 8の実施の形態
第 8の実施の形態に係るモジュール基板が第 5の実施の形態に係るモジュール基 板 104 (図 10)と異なるのは以下の点である。
[0167] 図 13は、第 8の実施の形態に係るモジュール基板を示す外観斜視図である。
[0168] 図 13に示すように、本実施の形態に係るモジュール基板 107においては、第 1の 基板 11の上面の所定の領域が露出するように、第 1のコンポジットシート 21および第 2の基板 12の中央部に矩形の開口部 450が形成されている。また、開口部 450内で 露出する第 1の基板 11の上面の領域に、複数の検査用端子 45がマトリクス状に配置 されている。なお、検査用端子 45は、上記実施の形態と同様に、各電子部品に接続 されている。
[0169] 本実施の形態においては、第 1の基板 11上に検査用端子 45が設けられるので、 各電子部品と検査用端子 45とを電気的に接続するためのビアを第 1のコンポジットシ ート 21および第 2の基板 12に形成する必要がない。それにより、モジュール基板 10 7の製造コストを低減することができる。
[0170] また、第 1の基板 11上に検査用端子 45が設けられているので、 LSI32およびメモリ 33, 34と検査用端子 45との間の配線長を十分に短縮することができる。それにより、 LSI32およびメモリ 33, 34と検査用端子 45との間の誘導成分および容量成分を十 分に低減することができる。その結果、 LSI32およびメモリ 33, 34に入力される検査 信号に波形歪みが生じることを確実に防止することができる。
[0171] また、検査用端子 45は、周囲を第 1のコンポジットシート 21および第 2の基板 12で 囲まれている。この場合、第 1のコンポジットシート 21および第 2の基板 12により、検 查用端子 45が保護されるので、検査用端子 45の損傷および劣化を防止することが できる。
[0172] (9)他の実施の形態
上記実施の形態においては、第 1の基板 11上で LSI32およびメモリ 33, 34が電気 的に接続されている場合について説明したが、第 1の基板 11に実装される複数の電 子部品がそれぞれ電気的に独立して実装されてもよい。
[0173] 図 14は、第 1の基板 11上で LSI32が他の電子部品から電気的に独立して実装さ れている場合における、 LSI32と検査用端子 41, 42との関係の一例を示した図であ る。
[0174] 図 14においては、 LSI32の複数の端子と複数のはんだボール 43と力 複数の配 線パターン 118によってそれぞれ電気的に接続されている。これにより、 LSI32と外 部基板の回路とが電気的に接続される。なお、図 3では図示していないが、上記第 1 の実施の形態においても、図 14と同様に LSI32とはんだボール 43とが電気的に接 続されている。
[0175] また、 LSI32の複数の端子と複数の検査用端子 41, 42とが、複数の配線パターン 119によってそれぞれ電気的に接続されている。したがって、検査用端子 41, 42を 用いることにより、上記実施の形態と同様に、 LSI32の内部回路の検査および信号 の検査を行うことができる。
[0176] 図 15は、第 1の基板 11上で LSI32とメモリ 33とが電気的に接続されて実装されて いる場合における LSI32およびメモリ 33と検査用端子 41, 42との関係の一例を示し た図である。
[0177] 図 15においては、 LSI32は、図 14と同様にはんだボール 43に電気的に接続され ている。また、 LSI32の複数の端子とメモリ 33の複数の端子と力 複数の配線パター ン 120によってそれぞれ電気的に接続されている。これにより、 LSI32とメモリ 33と力 S 電気的に接続される。
[0178] また、各配線パターン 120上に検査用端子 41または検査用端子 42がそれぞれ形 成されている。したがって、検査用端子 41, 42を用いることにより、上記実施の形態 と同様に、 LSI32およびメモリ 33の内部回路の検査および信号の検査を行うことが できる。また、本例では、 LSI32およびメモリ 33と検査用端子 41, 42との間の配線長 を十分に短縮することができる。それにより、 LSI32およびメモリ 33に入力される検査 信号に波形歪みが生じることを確実に防止することができる。
[0179] 図 16は、第 1の基板 11上で LSI32とメモリ 33とが電気的に接続されて実装されて いる場合における LSI32およびメモリ 33と検査用端子 41, 42との関係の他の例を示 した図である。
[0180] 図 16の例が図 15の例と異なるのは以下の点である。
[0181] 図 16においては、各検査用端子 41, 42は、配線パターン 121によって各配線パタ ーン 120に電気的に接続されている。このように、配線パターン 121は配線パターン 120から分岐するスタブ配線である。この場合も、図 15と同様に、検査用端子 41, 4 2を用いることにより LSI32およびメモリ 33の内部回路の検査および信号の検査を行 うことができる。なお、本例では、配線パターン 121により LSI32およびメモリ 33の出 力信号を引き出している。そのため、検査用端子 41, 42の位置に影響されることなく 任意の経路で配線パターン 120を形成することができる。したがって、配線の自由度 が高くなる。
[0182] なお、第 1〜第 3の基板 11〜13上に実装される電子部品の数は上記実施の形態 で説明した数に限定されず、さらに多くの電子部品を第 1〜第 3の基板 11〜13上に それぞれ実装してもよぐ 1つまたは 2つの電子部品を第 1〜第 3の基板 11上にそれ ぞれ実装してもよい。
[0183] また、上記実施の形態においては、 2つまたは 3つの回路基板を積層した場合につ いて説明したが、 4つ以上の回路基板を積層してもよい。この場合も、上記実施の形 態と同様に、各回路基板上に電子部品を配置し、検査用端子 41, 42または検査用 端子 45を上方に露出するように配置すればよい。それにより、モジュール基板を外 部基板に実装した状態で、各電子部品の内部回路および信号の検査を行うことがで きる。
[0184] また、上記実施の形態においては、各電子部品を各基板の上面に実装しているが 、各基板の下面または両面に電子部品を実装してもよい。 [0185] また、上記実施の形態においては、検査用端子 41, 42を同一の回路基板上に設 けているが、検査用端子 41, 42を異なる回路基板上に設けてもよい。例えば、第 1の 基板 11上に検査用端子 41を設け、第 2の基板 12上に検査用端子 42を設けてもよ い。
[0186] また、上記実施の形態にお!、ては、 BGA (Ball Grid Array)タイプのモジュール基 板について説明した力 はんだボール 43の代わりにコネクタ端子を設け、モジュール 基板と外部基板とを電気的に接続してもよい。
[0187] また、上記においては、矩形の切り欠き部 430, 440および矩形の開口部 450を設 けた場合について説明した力 切り欠き部 430, 440および開口部 450の形状は上 記の例に限定されない。例えば、円形、楕円形または多角形等の他の形状であって もよい。また、切り欠き部または開口部が 3つ以上形成されてもよい。
[0188] 切り欠き部 430, 440または開口部 450が形成される位置も上記の例に限定されず 、例えば、モジュール基板の側面の中央部に形成してもよぐモジュール基板の四隅 に形成してもよい。
[0189] また、上記においては、矩形の検査部 410, 420を設けた場合について説明したが 、検査部 410, 420の形状は上記の例に限定されない。例えば、円形、楕円形また は多角形等の他の形状であってもよい。また、検査部 410, 420が 3つ以上形成され てもよい。
[0190] 検査部 410, 420が形成される位置も上記の例に限定されず、例えば、モジュール 基板の上面の中央部に形成してもよぐモジュール基板の側面の中央部に形成して もよぐモジュール基板の四隅に形成してもよい。
[0191] (10)請求項の各構成要素と実施の形態の各部との対応
以下、請求項の各構成要素と実施の形態の各部との対応の例について説明する 力 本発明は下記の例に限定されない。
[0192] 上記実施の形態では、はんだボール 43が第 1の端子および外部端子に相当し、検 查用端子 41、検査用端子 42および検査用端子 45が第 2の端子に相当し、モールド 部 61が封止層に相当し、第 1および第 2のコンポジットシート 21, 22が絶縁層に相当 し、 LSI32が第 1の電子部品に相当し、メモリ 33, 34が第 2の電子部品に相当し、配 線パターン 111が第 1の配線部に相当し、配線パターン 112〜 114が第 2の配線部 に相当し、ビア 411, 412, 421〜423が回路基板を貫通する導体に相当する。 産業上の利用可能性
本発明は、種々の電気機器または電子機器等に利用することができる。

Claims

請求の範囲
[1] 上下方向に積層され、各々が配線パターンを有する複数の回路基板と、
前記複数の回路基板のうち少なくとも 1つの回路基板上に実装され、前記配線バタ ーンと電気的に接続される 1または複数の電子部品と、
前記複数の回路基板のうち最下部の回路基板の下面に設けられ、前記配線バタ ーンと電気的に接続される第 1の端子と、
前記複数の回路基板のうちいずれかの回路基板の上面に露出するように設けられ
、前記配線パターンと電気的に接続される第 2の端子とを備える、モジュール基板。
[2] 前記 1または複数の電子部品のうち少なくとも 1つの電子部品は封止された、請求項
1記載のモジュール基板。
[3] 前記複数の回路基板内に空間部が形成され、前記 1または複数の電子部品のうち 少なくとも 1つの電子部品は前記空間部に配置され、
前記空間部は封止された、請求項 1または 2記載のモジュール基板。
[4] 前記第 2の端子は少なくとも 1つの回路基板を貫通する導体を通して前記配線バタ ーンに電気的に接続された、請求項 1〜3のいずれか〖こ記載のモジュール基板。
[5] 前記第 2の端子は、前記複数の回路基板のうち最上部の回路基板の上面の一部領 域に設けられる、請求項 1〜4のいずれかに記載のモジュール基板。
[6] 前記最上部の回路基板の上面の前記一部領域を除く領域上に形成された封止層を さらに備えた、請求項 5記載のモジュール基板。
[7] 前記第 2の端子は、前記複数の回路基板のうち最上部の回路基板を除くいずれかの 回路基板の上面の一部領域に設けられ、
前記一部領域の上方に空間が形成された、請求項 1〜4のいずれかに記載のモジ ユール基板。
[8] 前記いずれかの回路基板の上方に位置する他の 1または複数の回路基板は、前 記第 2の端子が露出するように切り欠き部または開口部を有する、請求項 7記載のモ ジュール基板。
[9] 前記複数の回路基板のうち少なくとも 2つの回路基板間に設けられた絶縁層をさらに 備え、 前記第 2の端子は前記絶縁層よりも下方の回路基板の上面の一部領域に形成され 、前記第 2の端子が露出するように前記絶縁層が切り欠き部または開口部を有する、 請求項 7または 8記載のモジュール基板。
[10] 前記最上部の回路基板の上面または下面、ならびに前記最下部の回路基板の下面 に設けられる接地導体層をさらに備える、請求項 1〜9のいずれかに記載のモジユー ル基板。
[11] 前記第 1および第 2の端子はそれぞれ複数設けられ、前記複数の第 2の端子の各々 のサイズは、前記複数の第 1の端子の各々のサイズよりも小さい、請求項 1〜: LOのい ずれかに記載のモジュール基板。
[12] 前記複数の第 2の端子間のピッチは、前記複数の第 1の端子間のピッチよりも小さい
、請求項 11記載のモジュール基板。
[13] 前記複数の第 2の端子は、マトリクス状に配置される、請求項 11または 12記載のモジ ユール基板。
[14] 前記第 2の端子は、前記いずれかの回路基板の少なくとも 1辺に沿った領域に配置 される、請求項 1〜13のいずれかに記載のモジュール基板。
[15] 前記第 2の端子は、前記いずれかの回路基板の中央部に配置される、請求項 1〜1
4の!、ずれかに記載のモジュール基板。
[16] 前記 1または複数の電子部品は、第 1および第 2の電子部品を含み、
前記第 1および第 2の電子部品は、前記複数の回路基板のうち少なくとも 1つの回 路基板に形成される配線パターンによって相互に電気的に接続され、
前記第 2の端子は、当該第 1および第 2の電子部品を電気的に接続する配線バタ ーンに電気的に接続される、請求項 1〜15のいずれかに記載のモジュール基板。
[17] 前記 1または複数の電子部品および前記配線パターンは、所定の機能を達成する回 路を構成し、
前記第 1の端子は、前記回路に接続される複数の外部端子を含み、
前記第 2の端子は、前記回路またはいずれかの電子部品を検査するための複数の 検査用端子を含む、請求項 1〜16のいずれかに記載のモジュール基板。
[18] 前記 1または複数の電子部品は、第 1の電子部品と、複数の第 2の電子部品とを含み 前記配線パターンは、前記第 1の電子部品に接続される第 1の配線部と、前記第 1 の配線部力 分岐して前記複数の第 2の電子部品にそれぞれ接続される複数の第 2 の配線部とを含み、
前記複数の検査用端子は前記複数の第 2の配線部に接続される、請求項 17記載 のモジュール基板。
[19] 前記複数の第 2の配線部の長さは等しい、請求項 18記載のモジュール基板。
[20] 前記複数の第 2の電子部品の各々は記憶装置である、請求項 18または 19記載のモ ジュール基板。
PCT/JP2006/305125 2005-03-17 2006-03-15 モジュール基板 WO2006098364A1 (ja)

Priority Applications (6)

Application Number Priority Date Filing Date Title
KR1020077023713A KR101204224B1 (ko) 2005-03-17 2006-03-15 모듈 기판
JP2007508180A JP4934022B2 (ja) 2005-03-17 2006-03-15 モジュール基板
EP06729146A EP1863087A4 (en) 2005-03-17 2006-03-15 MODULE CARD
US11/908,726 US8077478B2 (en) 2005-03-17 2006-03-15 Module board
CN2006800084513A CN101142678B (zh) 2005-03-17 2006-03-15 模块板
US13/299,842 US8675369B2 (en) 2005-03-17 2011-11-18 Module board

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2005076806 2005-03-17
JP2005-076806 2005-03-17

Related Child Applications (2)

Application Number Title Priority Date Filing Date
US11/908,726 A-371-Of-International US8077478B2 (en) 2005-03-17 2006-03-15 Module board
US13/299,842 Continuation US8675369B2 (en) 2005-03-17 2011-11-18 Module board

Publications (1)

Publication Number Publication Date
WO2006098364A1 true WO2006098364A1 (ja) 2006-09-21

Family

ID=36991706

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2006/305125 WO2006098364A1 (ja) 2005-03-17 2006-03-15 モジュール基板

Country Status (6)

Country Link
US (2) US8077478B2 (ja)
EP (1) EP1863087A4 (ja)
JP (2) JP4934022B2 (ja)
KR (1) KR101204224B1 (ja)
CN (1) CN101142678B (ja)
WO (1) WO2006098364A1 (ja)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006324646A (ja) * 2005-04-19 2006-11-30 Matsushita Electric Ind Co Ltd モジュール基板
JP2008147669A (ja) * 2006-12-09 2008-06-26 Stats Chippac Ltd 積み重ねられた集積回路パッケージインパッケージシステム
JP2008251917A (ja) * 2007-03-30 2008-10-16 Renesas Technology Corp 半導体装置
WO2009093414A1 (ja) * 2008-01-22 2009-07-30 Olympus Corporation 積層実装構造体
JP2013167646A (ja) * 2013-05-22 2013-08-29 Olympus Corp 積層実装構造体

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101084788B1 (ko) 2009-08-25 2011-11-21 삼성에스디아이 주식회사 이차전지
KR101097247B1 (ko) 2009-10-26 2011-12-21 삼성에스디아이 주식회사 전자 회로 모듈 및 그 제조 방법
US9287249B2 (en) 2012-04-11 2016-03-15 Panasonic Intellectual Property Management Co., Ltd. Semiconductor device
USD760230S1 (en) * 2014-09-16 2016-06-28 Daishinku Corporation Piezoelectric vibration device
CN108431932A (zh) * 2015-09-04 2018-08-21 欧克特沃系统有限责任公司 使用封装部件中的系统的改进的系统
KR102565698B1 (ko) * 2016-12-01 2023-08-10 삼성디스플레이 주식회사 표시 장치

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2001082367A1 (fr) * 2000-04-20 2001-11-01 Hitachi, Ltd. Circuit integre et procede de fabrication
JP2003086733A (ja) * 2001-09-11 2003-03-20 Matsushita Electric Ind Co Ltd 半導体装置とその製造方法およびそれを用いた電子機器

Family Cites Families (32)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US191715A (en) * 1877-06-05 Improvement in fire-fronts
US1488829A (en) * 1923-04-18 1924-04-01 Jessup & Mnoore Paper Co Process of making cooking liquors
JPS63265451A (ja) 1987-04-22 1988-11-01 Mitsubishi Electric Corp 半導体装置
US5200362A (en) * 1989-09-06 1993-04-06 Motorola, Inc. Method of attaching conductive traces to an encapsulated semiconductor die using a removable transfer film
JP3366062B2 (ja) 1992-07-02 2003-01-14 モトローラ・インコーポレイテッド オーバモールド形半導体装置及びその製造方法
JPH0878572A (ja) * 1994-08-31 1996-03-22 Hitachi Ltd 半導体パッケージおよび、それの製造方法および、それを実装した回路ボードと電子機器
US5579207A (en) * 1994-10-20 1996-11-26 Hughes Electronics Three-dimensional integrated circuit stacking
TW373308B (en) * 1995-02-24 1999-11-01 Agere Systems Inc Thin packaging of multi-chip modules with enhanced thermal/power management
US5661647A (en) * 1995-06-07 1997-08-26 Hughes Electronics Low temperature co-fired ceramic UHF/VHF power converters
JP2907127B2 (ja) 1996-06-25 1999-06-21 日本電気株式会社 マルチチップモジュール
FI962816A (fi) * 1996-07-11 1998-01-12 Nokia Mobile Phones Ltd Mikropiirimodulien kotelorakenne
US5748452A (en) * 1996-07-23 1998-05-05 International Business Machines Corporation Multi-electronic device package
US5754410A (en) * 1996-09-11 1998-05-19 International Business Machines Corporation Multi-chip module with accessible test pads
JPH10189815A (ja) 1996-12-26 1998-07-21 Kyocera Corp 半導体素子搭載基板の実装構造
US6064116A (en) * 1997-06-06 2000-05-16 Micron Technology, Inc. Device for electrically or thermally coupling to the backsides of integrated circuit dice in chip-on-board applications
JP3109477B2 (ja) * 1998-05-26 2000-11-13 日本電気株式会社 マルチチップモジュール
JP3119247B2 (ja) 1998-08-20 2000-12-18 日本電気株式会社 Icパッケージ
US6890798B2 (en) * 1999-06-08 2005-05-10 Intel Corporation Stacked chip packaging
JP2001111232A (ja) 1999-10-06 2001-04-20 Sony Corp 電子部品実装多層基板及びその製造方法
JP3681155B2 (ja) * 1999-12-22 2005-08-10 新光電気工業株式会社 電子部品の実装構造、電子部品装置、電子部品の実装方法及び電子部品装置の製造方法
US6480395B1 (en) * 2000-05-25 2002-11-12 Hewlett-Packard Company Device and method for interstitial components in a printed circuit board
JP3722209B2 (ja) * 2000-09-05 2005-11-30 セイコーエプソン株式会社 半導体装置
JP3662219B2 (ja) * 2001-12-27 2005-06-22 三菱電機株式会社 積層高周波モジュール
JP2003243797A (ja) * 2002-02-19 2003-08-29 Matsushita Electric Ind Co Ltd モジュール部品
JP2003249763A (ja) * 2002-02-25 2003-09-05 Fujitsu Ltd 多層配線基板及びその製造方法
US7485489B2 (en) * 2002-06-19 2009-02-03 Bjoersell Sten Electronics circuit manufacture
JP2005026573A (ja) 2003-07-04 2005-01-27 Murata Mfg Co Ltd 部品内蔵モジュールの製造方法
US7309838B2 (en) * 2004-07-15 2007-12-18 Oki Electric Industry Co., Ltd. Multi-layered circuit board assembly with improved thermal dissipation
US7543376B2 (en) 2004-10-20 2009-06-09 Panasonic Corporation Manufacturing method of flexible printed wiring board
JP4291279B2 (ja) 2005-01-26 2009-07-08 パナソニック株式会社 可撓性多層回路基板
US7354800B2 (en) * 2005-04-29 2008-04-08 Stats Chippac Ltd. Method of fabricating a stacked integrated circuit package system
JP2008085310A (ja) * 2006-08-28 2008-04-10 Clover Denshi Kogyo Kk 多層プリント配線基板

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2001082367A1 (fr) * 2000-04-20 2001-11-01 Hitachi, Ltd. Circuit integre et procede de fabrication
JP2003086733A (ja) * 2001-09-11 2003-03-20 Matsushita Electric Ind Co Ltd 半導体装置とその製造方法およびそれを用いた電子機器

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
See also references of EP1863087A4 *

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006324646A (ja) * 2005-04-19 2006-11-30 Matsushita Electric Ind Co Ltd モジュール基板
JP2008147669A (ja) * 2006-12-09 2008-06-26 Stats Chippac Ltd 積み重ねられた集積回路パッケージインパッケージシステム
JP2008251917A (ja) * 2007-03-30 2008-10-16 Renesas Technology Corp 半導体装置
WO2009093414A1 (ja) * 2008-01-22 2009-07-30 Olympus Corporation 積層実装構造体
JP2009174910A (ja) * 2008-01-22 2009-08-06 Olympus Corp 積層実装構造体
US8385081B2 (en) 2008-01-22 2013-02-26 Olympus Corporation Stacked mounting structure
JP2013167646A (ja) * 2013-05-22 2013-08-29 Olympus Corp 積層実装構造体

Also Published As

Publication number Publication date
JP2011061234A (ja) 2011-03-24
EP1863087A1 (en) 2007-12-05
CN101142678A (zh) 2008-03-12
CN101142678B (zh) 2010-05-19
KR101204224B1 (ko) 2012-11-26
JP5371932B2 (ja) 2013-12-18
JP4934022B2 (ja) 2012-05-16
EP1863087A4 (en) 2010-12-22
US20080205016A1 (en) 2008-08-28
US20120063110A1 (en) 2012-03-15
JPWO2006098364A1 (ja) 2008-08-28
US8077478B2 (en) 2011-12-13
KR20070112477A (ko) 2007-11-26
US8675369B2 (en) 2014-03-18

Similar Documents

Publication Publication Date Title
JP5371932B2 (ja) モジュール基板
KR100843202B1 (ko) 기판 양면에 검사용 패드를 갖는 반도체 패키지 및검사방법
JP4947054B2 (ja) ソケットおよびモジュール基板およびそれを用いる検査システム
US8143713B2 (en) Chip-on-board package
JPH10303331A (ja) ボール・グリッド・アレイ・モジュール
US8552549B2 (en) Semiconductor device, and inspection method thereof
KR101004684B1 (ko) 적층형 반도체 패키지
KR20100123664A (ko) 매입형 상호접속체를 구비하는 보강 봉입체를 포함하는 집적회로 패키징 시스템 및 그 제조 방법
US20110260309A1 (en) Semiconductor package, test socket and related methods
US7902664B2 (en) Semiconductor package having passive component and semiconductor memory module including the same
US20050253616A1 (en) Method and apparatus for testing and diagnosing electrical paths through area array integrated circuits
US8631706B2 (en) Noise suppressor for semiconductor packages
JP2006080564A (ja) 半導体装置のパッケージ構造
US8044498B2 (en) Interposer, semiconductor chip mounted sub-board, and semiconductor package
JP2010118592A (ja) 半導体装置
JP4303772B2 (ja) 半導体パッケージ
JP4388989B2 (ja) 半導体チップマウント封止サブ基板
JP2001085601A (ja) 半導体装置

Legal Events

Date Code Title Description
WWE Wipo information: entry into national phase

Ref document number: 200680008451.3

Country of ref document: CN

121 Ep: the epo has been informed by wipo that ep was designated in this application
WWE Wipo information: entry into national phase

Ref document number: 2007508180

Country of ref document: JP

NENP Non-entry into the national phase

Ref country code: DE

WWE Wipo information: entry into national phase

Ref document number: 2006729146

Country of ref document: EP

WWE Wipo information: entry into national phase

Ref document number: 1020077023713

Country of ref document: KR

NENP Non-entry into the national phase

Ref country code: RU

WWP Wipo information: published in national office

Ref document number: 2006729146

Country of ref document: EP

WWE Wipo information: entry into national phase

Ref document number: 11908726

Country of ref document: US